[go: up one dir, main page]

SU815886A1 - Устройство сравнени частот двухСигНАлОВ - Google Patents

Устройство сравнени частот двухСигНАлОВ Download PDF

Info

Publication number
SU815886A1
SU815886A1 SU792778806A SU2778806A SU815886A1 SU 815886 A1 SU815886 A1 SU 815886A1 SU 792778806 A SU792778806 A SU 792778806A SU 2778806 A SU2778806 A SU 2778806A SU 815886 A1 SU815886 A1 SU 815886A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
input
elements
output
Prior art date
Application number
SU792778806A
Other languages
English (en)
Inventor
Александр Евгеньевич Алмазов
Владимир Николаевич Дзюба
Анатолий Васильевич Доровских
Сергей Николаевич Филоненко
Original Assignee
Киевское Высшее Военное Инженерноедважды Краснознаменное Училище Связиим.M.И.Калинина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Высшее Военное Инженерноедважды Краснознаменное Училище Связиим.M.И.Калинина filed Critical Киевское Высшее Военное Инженерноедважды Краснознаменное Училище Связиим.M.И.Калинина
Priority to SU792778806A priority Critical patent/SU815886A1/ru
Application granted granted Critical
Publication of SU815886A1 publication Critical patent/SU815886A1/ru

Links

Landscapes

  • Optical Transform (AREA)

Description

(54) УСТРОЙСТВО СРАВНЕНИЯ ЧАСТОТ ДВУХ ,СИГНАЛОВ чены к выходным шинам, второй вход через третий элемент И и первый элемент ИЛИ соединен с выходами п того и шестого элементов И, первые входы которых подключены к выходам триггеров и первым входам четвертого и седьмого элементов И, а вторые входы - к анодам светодиодов, катоды которых соединены с общей шиной, и к пр мым выходам первого и второго счетчиков импульсов соответственно, инверсный выход последнего из которых соединен со вторым входом второго элемента И, при этом выход второго элемента ИЛИ подключен через делитель частоты к входу элемента НЕ, а входы - к выходам четвертого и седьмого элементов И, первые входы которых соединены с выходами триггеров, а вторые входы - с пр мыми выходами первого и второго счетчиков импульсов. На чертеже представлена структурна  электрическа  схема устройства. Устройство содержит блок 1 коммутации частот, состо щий из триггеров 2 и 3 Шмидта , элементов И 4, 5 первого и второго (входных ), счетчиков 6, 7 импульсов первого и второго (двоичных), элементов И 8-11 четвертого , п того, шестого и седьмого (коммутируюших ), элементов ИЛИ 12 и 13, элемент И 14 третий (считывающий), делитель 15 частоть на 10 п, счетчики 16 импульсов третий и.четвертый (дес тичные), дешифраторы 17, элемент НЕ 18, дифференцирующий элемент 19, светодиоды 20 и 21. Входные щины устройства через триггеры 2 и 3 подключены к первым-входам элементов И 4, 8, 11 и элементов И 5, 9 и 10 соответственно, выходы элементов И 4 и 5 подключены к первым входам счетчиков 6 и 7, а вторые входы - к инверсным выходам счетчиков 6 и 7, вторые входы которых через дифференцирующий элемент 19 соединены с выходом элемента НЕ 18 и входами установки в начальное состо ние счетчиков 16, а пр мые выходы, соответственно, - со светодиодами 20 и 21, вторыми входами элементов И 8, 9 и эле ментов 10 и И непосредственно , причем выходы элементов И 8, 10 подключены через элемент ИЛИ 12 к первому входу элемента И 14, а выходы элементов И 9, 11 - через элемент ИЛИ 13 и делитель 15 частоты - к входу элемента НЕ 18 и второму входу элемента И 14. Устройство работает следующим образом . В начальном состо нии на инверсных выходах счетчиков 6 и 7 сигналы, соответствующие логическим единицам. Если на входы триггеров 2 и 3 поступают сигналы с частотами fi и fj,причем fi f2, тогда заполнение счетчика 6 происходит быстрее, чем счетчика 7. С пр мого выхода счетчика 6 сигнал логической единицы поступает на коммутирующие элементы И 8, 9, на выходах которых получаютс  последовательности импульсов частот f-| fz. 8 64 Как только на пр мом выходе счетчика 6 по вл етс  сигнал, соответствующий логической единице, загораетс  светодиод 20, свидетельствующий о том, что fi li и с инверсного выхода счетчика б на элемент И 5 поступает сигнал, соответствующий логическому нулю, и счетчик 7 прекращает счет импульсов частоты fj. С j OMмутирующих элементов И 8, 9 импульсы поступают соответственно на элементы ИЛИ 12 и 13. Импульсы меньщей частоты 1 с выхода элемента ИЛИ 13 поступают на делитель 15 в 10 п раз и далее на считывающий элемент И 14. Дес тичные счетчики 16 соответственно считывают дробную и целую часть числа. соответствующего отношению f| и fj, далее сигналы подаютс  на дешифраторы 17 и на световое табло, Если делитель 15 устанавливают на 10 и химеютс  два счетчика 16, то сравнивают частоты fi и fit с точностью до дес тых долей, отличающиес  не более чем в 9 раз. Если сравнивают частоты с точностью до сотых долей, необходимо установить делитель 15 на 100 и иметь три счетчика 16. Если частоты fi и г отличаютс  более чем в 10 раз и менее чем в 100 раз и сравниваютс  с точностью до сотых долей, необходимо установить делитель 15 на 100 и иметь четыре счетчика 16. Если частота fa превышает частоты fi, т. е. fi fi, то двоичный счетчик 7 заполн етс  быстрее двоичного счетчика 6. Как только на пр мом выходе счетчика 7 по вл етс  сигнал, соответствующий логической единице , загораетс  светодиод 21, свидетельствующий о том, что . Счетчик 6 прекращает счет импульсов, так как на входной элемент И 4 с инверсного выхода счетчика 7 поступает сигнал логического нул . С пр мого выхода двоичного счетчика 7 сигнал логической единицы поступает на коммутирующие элементы И 10 и 11, что создает возможность прохождени  импульсов частоты fi на вход элемента ИЛИ 12, а импульсов частоты fi на вход элемента ИЛИ 13. Дальнейша  работа схемы аналогична рассмотренному ранее случаю, когда fi гСброс всей схемы в начальное состо ние осуществл етс  по окончании импульса на входе считывающего элемента И 14, поступающего с делител  15 частоты на 10. Сигнал логического нул  через элемент НЕ 18 подаетс  на инверсные входы счетчиков 16 и переводит их в исходное состо ние. Этот же сигнал через дифференцирующий элемент 19 подаетс  на инверсные входы счетчиков 6, 7 и переводит их в исходное состо ние . Использование новых элементов - двух входных элементов И, четырех коммутирующих элементов И, двух элементов ИЛИ, считывающего элемента И, элемента НЕ, дес 

Claims (1)

  1. Формул^, изобретения
    Устройство сравнения частот двух сигналов, содержащее два триггера, выходы которых соответственно соединены с первыми входами первого и второго элементов И, три счетчика импульсов, инверсный выход первого из которых подключен ко второму входу первого элемента И, элемент НЕ, вход которого соединен с первым входом третьего элемента И, четвертый элемент И и делитель частоты, отличающееся тем, что, с целью расширения функциональных возможностей, в него введены два светодиода, мой элементы И, два дешифратора и дифференцирующий элемент, вход которого соединен с первыми входами первого и второго счетчиков импульсов, вторые входы которых подключены к выходам первого и второго элементов И соответственно, а выход — с выходом элемента НЕ и первым входом третьего счетчика импульсов, выходы которого через дешифраторы подключены к выходным шинам, а второй вход через третий элемент И и первый элемент ИЛИ соединен с выходами пятого и шестого элементов И, первые входы которых подключены к выходам триггеров и первым входам четвертого и седьмого элементов И, а вторые входы —’ к анодам светодиодов, катоды которых соединены с общей шиной, и к прямым выходам первого и второго счетчиков импульсов соответственно, инверсный выход последнего из которых соединен с вторым входом второго элемента И, при этом выход второго элемента ИЛИ подключен через делитель частоты к входу элемента НЕ, а входы — к выходам четвертого и седьмого элементов И, первые входы которых соединены с выходами триггеров, а вторые входы — с прямыми выходами первого и второго счетчиков импульсов.
SU792778806A 1979-06-05 1979-06-05 Устройство сравнени частот двухСигНАлОВ SU815886A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792778806A SU815886A1 (ru) 1979-06-05 1979-06-05 Устройство сравнени частот двухСигНАлОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792778806A SU815886A1 (ru) 1979-06-05 1979-06-05 Устройство сравнени частот двухСигНАлОВ

Publications (1)

Publication Number Publication Date
SU815886A1 true SU815886A1 (ru) 1981-03-23

Family

ID=20833188

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792778806A SU815886A1 (ru) 1979-06-05 1979-06-05 Устройство сравнени частот двухСигНАлОВ

Country Status (1)

Country Link
SU (1) SU815886A1 (ru)

Similar Documents

Publication Publication Date Title
KR890017866A (ko) 필터회로
SU815886A1 (ru) Устройство сравнени частот двухСигНАлОВ
SU1046934A1 (ru) Делитель частоты на три
SU1522398A1 (ru) Делитель частоты на 11
SU641658A1 (ru) Многопрограмный делитель частоты
SU839068A1 (ru) Делитель частоты следовани импуль-COB C КОэффициЕНТАМи дЕлЕНи
SU1559400A1 (ru) Устройство переключени генераторов тактовых частот
SU1707762A1 (ru) Быстродействующий управл емый делитель частоты
SU984057A1 (ru) Делитель частоты импульсов
SU471649A1 (ru) Частотный манипул тор
SU1078625A1 (ru) Синхронный делитель частоты
SU671034A1 (ru) Делитель частоты импульсов на семь
SU1437994A1 (ru) Синхронный счетчик
SU563723A1 (ru) Шифратор дл дес тичного счетчика
SU1170608A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1115238A1 (ru) Управл емый делитель частоты следовани импульсов
SU869058A1 (ru) Кольцевой счетчик
SU884150A1 (ru) Разр д реверсивного счетчика импульсов
SU725242A2 (ru) Делитель частоты импульсов
SU1157662A1 (ru) Генератор импульсных последовательностей
RU1839279C (ru) Делитель частоты с измен емым коэффициентом делени
SU1649577A1 (ru) Многоканальный счетчик импульсов
SU678672A1 (ru) Перестраиваемый делитель частоты
SU1471310A2 (ru) Резервированный делитель частоты
SU944095A1 (ru) Устройство дл выделени одиночного импульса