SU748801A1 - Устройство дл автоматической регулировки усилени - Google Patents
Устройство дл автоматической регулировки усилени Download PDFInfo
- Publication number
- SU748801A1 SU748801A1 SU782588063A SU2588063A SU748801A1 SU 748801 A1 SU748801 A1 SU 748801A1 SU 782588063 A SU782588063 A SU 782588063A SU 2588063 A SU2588063 A SU 2588063A SU 748801 A1 SU748801 A1 SU 748801A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- integrator
- attenuator
- input
- signal
- Prior art date
Links
Landscapes
- Control Of Amplification And Gain Control (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОЙ РЕГУЛИРОВКИ УСИЛЕНИЯ
Изобретение относитс к устройствам регулировани усилени и может использоватьс дл автоматического регулировани усилени с посто нным 5 быстродействием, не завис цщм от уровн входного сигнала, в системах телемеханики с врем -ИгМпульсной, широтно-импульсной , частотно-импульсной и кЬд9-импульсной модул цией. 0
Известно устройство дл автоматической регулировки усилени , содержащее последовательно регулируемый усилитель, к управл ющему входу которого подключен интегратор, элемент j сравнени с; заданным уровнем и перемножитель , а между выходом регу.лируемого усилители и входом сброса интегратора включены последовательно блок статистического обнаружени , 20 интервала существовани импульсного :зигнала и блок обнаружени исчезновени импульсной последовательности, причем другой вход перемножител подключен к выходу блока статистическо- 25 го обнаружени интервала существовани импульсной последовательности fij
Однако в известном устройстве быстродействие приведени последователь- jp
ности импульсов к нормированному уровню зависит от их амплитуды;
Цель изобретени - получение независимого от амплитуды входных импульсов быстродействи .
Claims (1)
- Дл этого в устройство дл автоматической регулировки усилени , -содержащее последовательно соединенные регулируё№1Й усилитель, к управл ющему входу которого подключен интегратор, элемент сравнени с задантным уравнем и перемножитель, а между выходом регулируемого усилител и входом сброса интегратора:включены последовательно блок статистического обнаружени интервала существовани импульсного сигнала и блок обнаружени исчезновени импульсной последовательности , причем другой вхрд перемножител подключен к выходу блока статистического) обнаружени интервала существовани импульсной последовательности , между выходом перемножител и первым вхоДом интегратора включен первый аттенюатор, ежду аьоходом элемента сравнени с-заданнымуровнем и вторым входом интегратора включены последовательно дополнительный перемножитель и второй аттенюатор, а между выходом интегратора и управл ющим входом каждого аттенюатора включена цепь нелинейной обратной св зи, ри этом другой вход дополнительного перемножител соединен спротивофазным выходом блока статистического обнару жени интервала существовани импульсной последовательности. На фиг, 1 представлена структурна электрическа схема предложенного устройства; на фиг. 2 - крива за висимости сопротивлени аттенюаторов R(U) в зависимости от выходного напр жени U(t) .интегра.тора. Устройство iviH айтоматической регулировки усилени содержит регулируемый усилитель 1, элемент 2 срав нени с заданным уровнем, перемножитель 3, интегратор 4, блок 5 обнаружени исчезновени импульсной последо вательности, блок 6 статистического обнаружени интервала существовани и пульсного сигнала, первый аттенюатор 7, второй аттенюатор 8, дополнительны перемножителб 9, цепи 10 и 11 нелиней ной обратной св зи. Блок б статистического обнаружени интервала существовани импульсного сигнала может, например , из блока 12 смещени , активного веро тностного реле 13 и парафазных блоков 14 и 15. Устройство работает следующим образом . . В исходном состо нии; йрй отсутствии сигнала 2 (t) на входе устройства , напр жение на выходе регули руемого усилител 1 и на выходе интегратора 4 равны нулю. Сопротивление Rd) второго аттенюатора 8 имеет бесконечно большое значение. При поступлении на вход регулируе мого усилител 1 импульсной последовательности , искаженной высокочастот ной помехой, эта последовательность усиливаетс им в U, (UQ- коэффициен усилени ) раз и подаетс на вход эле мента 2 .сравнени с заданным уровнем стабилизации, прин тым за единицу Uc- 1. На выходе элемента 2 .с завне ни образуетс сигнал рдссогласовани . (t) 7(t) - 1, который поступа ет, напервые; входы перемножителей 3 и 9. Одновременно сигнал с выхода регулируемого усилител 1 через блок 12 смещени , смещающий этот сигнал на уровень - 0,5UcT поступает на УХОД активного веро тностного реле 1 соторое обнаруживает моменты начала I окончани импульсного сигнала, искаженного помехой на уровне нулевого порога (по входу блока 12 смешени этот уровень соответствует значению порога + 0,5UcT ) Активное веро- тно тнре реле 13 выдает на вых ода п е ремножителей 9 через парафаЪные блоки 14 и 15 разноПсэл рнЫе напрйжёни +V (i) и -у (t) , соответствутощйё по модулю веро тности превышени полезным импульсным сигналом порога + 0,5UtT . С выхода перемножител 3 произведение g.-V положительной пол рности поступает на вход первого аттенюатора 7, величина сопротивлени которого определ етс выходным сйг аломцепи 10 нелинейной обратной св зи. Первый аттенюатор 7 так же, как и второй аттенюатор 8 выполн ет роль нелинейного сопротивлени интегратора 4: через первый аттенюатор 7 происходит, зар д емкости интегратора 4, а через второй аттенюатор 8 - ее перезар д. Сигналу (t) с выхода интегратора 4 поступает на управл ющий вход регулируемого усилител 1, под действием которого измен етс коэффициент усилени м (.и) регулируемого усилител 1. При возрастании U на выходе интегратора 4 коэффициент усилени Kg регулируемого усилител 1 уменьшаетс от максимального значени К о до некоторого минимального значени . Одновременно .уменьшаетс сопротивление первого аттенюатора по кривой 16 (фиг. 2). Эта крива по форме совпадает с кривой изменени коэффициента усилени WQ регулируемого усилител . Такое согласованное изменение коэффициента усилени К (U) регулируемого усилител 1 и сопротивлени R(IJ) первого аттенюатора 7 позвол ет получить независимость быстродействи приведени последовательное-ти импульсов к фиксированной амплитуде от величины их амплитуды. В том случае, когда амплитуда : импульсного си.гналаUgbix выходе регулируемого усилител 1 за счет уменьшени амплитуды входного импульснотЬ сигнала Z(t) становитс меньше напр жени ист 1, на выходе элемента сравнени 2 образуетс сигнал рассогласовани . (t) отрицательной пол рности. Этот сигнал умножаетс в дополнительном перемножителе 9 на сигнал веро тности превышени импульсным сигналом порога 0,5 UCT . С выхода дополнительного перемножител 9 сигнал отрицательной пол рности - g.V через второй аттенюатор 8 поступает на интегратор 4, где он интегрируетс . При этом сигнал и (t) на выходе интегратора уменьшаетс , что приводит к увеличению сопротивлени разр да R(u) емкости интегратора, роль которой выполн ет второй аттенюатор 8. При этом величина сопротивлени второго аттенюатора 8 мен етс по кривой 17 (фиг. 2) . Эта кри,ва большей своей ч.астью совпадает с кривой 16 и только при значении напр жени U , близком к нулю, крива 17 проходит выше кривой 16 и при дальнейшем приближении и к нулю уходит в бесконечность за счет специального выбора па раметров цепи 11 нелинейной обратной св зи . Такое увеличение сопротивлени R(U) цепи перезар да емкости интегратора 4, при приближении выходного напр жени и интегратора 4 к нулю, н обходимо дл предотвращени по влени напр жени отрицательной .пол рности на его выходе, так как регулируемый усилитель 1, обЕлчно выполн емый на полевых транзисторах, рассчитан на работу только с положительным напр жением управлени . С помощью предлагаемого устройства дл АРУ достигаетс посто нство быстродействи независимо от амплиту ды последовательности входных импульсов за счет согласованного изменени посто нной времени интегратора с коэффициентом усилени регулируемого усилител . Формула изобретени Устройство дл автоматической регу лировки усилени , содержащее последовательно соединенные регулируемый усилитель, к управл ющему входу которого подключен интегратор, элемент сравнени с заданным уровнем и перемножитель , а между выходом регулируемого усилител и входом сброса интегратора включены последовательно блок статистического обнаружени интервалаФи,8.У существовани импульсного сигнала и блок обнаружени исчезновени импульсной последовательности, причем другой вход перемножйтел подключен к выходу блока статистического обнаружени интервала существовани импульсной последовательности, о т л и ч а (о щ е е с. тем, что с целью получени независимого от амплитуды входных импульсов быстродействи , между выходом перемножител и первым входом интегратора включен первый аттенюатор, между выходом элемента сравнени с заданным уровнем и вторым входом интегратОра включены последовательно перемножитель и второй аттенюатор, а между выходом интегратора и управл ющим входом каждого аттенюатора включена цепь нелинейной обратной св зи, при этом другой вход дополнительного перемножител соединен с противофазным вцходом блока статистического обнаружени интервала существовани импульсной последовательности . Источники информации, прин тые во вниманиё экспёр й§е 1. Авторское свидетельство СССР 618835, кл. Н 03 G 3/20, 30.11.77 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782588063A SU748801A1 (ru) | 1978-03-07 | 1978-03-07 | Устройство дл автоматической регулировки усилени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782588063A SU748801A1 (ru) | 1978-03-07 | 1978-03-07 | Устройство дл автоматической регулировки усилени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU748801A1 true SU748801A1 (ru) | 1980-07-15 |
Family
ID=20752523
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782588063A SU748801A1 (ru) | 1978-03-07 | 1978-03-07 | Устройство дл автоматической регулировки усилени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU748801A1 (ru) |
-
1978
- 1978-03-07 SU SU782588063A patent/SU748801A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4507619A (en) | Amplifier with signal-dependent voltage supply source | |
US3701059A (en) | Remote controlled, adjustable bandwidth low pass filter | |
US4216434A (en) | Variable gain alternating voltage amplifier | |
SU593678A3 (ru) | Устройство регулировани тембра на высоких частотах | |
SU748801A1 (ru) | Устройство дл автоматической регулировки усилени | |
US4142110A (en) | Circuit to eliminate DC bias | |
GB1568513A (en) | Automatic signal level control system | |
US4980584A (en) | Multi-stage wideband successive detection logarithmic amplifier | |
US4038611A (en) | Variable on-and off-time relaxation oscillator | |
US3505614A (en) | Voltage to frequency converter | |
EP0648384B1 (en) | Method and apparatus for controlling amplifier power | |
US4333079A (en) | Doppler signal processing circuit | |
GB2225187A (en) | Agc circuit | |
KR930015711A (ko) | 비디오 카메라의 마이크로폰 신호 회로 | |
JPH03175709A (ja) | 高周波増幅器の電力制御回路 | |
GB789412A (en) | Improvements in or relating to arrangements for controlling power to be fed to a load by means of semi-conductor resistances more especially transistors | |
US8183923B2 (en) | Constant gain amplifier system with gain control feedback | |
JP2705347B2 (ja) | パワーアンプ保護回路 | |
SU746883A1 (ru) | Формирователь линейноизмен ющегос напр жени | |
DE3381276D1 (de) | Schaltungsanordnung zur lautstaerkestellung. | |
SU1494208A1 (ru) | Усилительное устройство с регулируемым коэффициентом усилени | |
SU801230A1 (ru) | Устройство дл автоматическойРЕгулиРОВКи уСилЕНи | |
SU545866A1 (ru) | Устройство дл коррекции коэффициента усилени | |
JP2814501B2 (ja) | 自動利得制御増幅器 | |
SU853775A1 (ru) | Усилитель мощности класса "д |