SU739583A1 - Data display device - Google Patents
Data display device Download PDFInfo
- Publication number
- SU739583A1 SU739583A1 SU772547319A SU2547319A SU739583A1 SU 739583 A1 SU739583 A1 SU 739583A1 SU 772547319 A SU772547319 A SU 772547319A SU 2547319 A SU2547319 A SU 2547319A SU 739583 A1 SU739583 A1 SU 739583A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- input
- counter
- pulse generator
- Prior art date
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ(54) DEVICE FOR DISPLAYING INFORMATION
1one
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано в системах отображени информации.The invention relates to the field of automation and computer technology and can be used in information display systems.
Известно устройство дл отображени информации, содержащее матричную индикаторную панель, два дешифратора, подключенных к горизонтальным и вертикальным шинам матркч1юй индикаторной панели, 6jroK пам ти, счетчик горизонтального отклонени и генератор импутгь- COB(I.A device for displaying information is known, comprising a matrix display panel, two decoders connected to horizontal and vertical tires of a display panel, 6jroK memory, a horizontal deflection counter and a COB generator (I.
Наиболее близким техническим реше1шем к изобретенто вл етс устройство дл отображени графической информашш, содержащее матричную тадикаторную панель , к соответствующим входам которой подключены два дешифратора, блок пам ти , подключенный через схемы масштабировани ко входам первого дешифратора , счетчик и Генератор импульсов 2 .The closest technical solution to the invention is a device for displaying a graphical information containing a matrix tadikatorny panel, to the corresponding inputs of which two decoders are connected, a memory unit connected through scaling schemes to the inputs of the first decoder, a counter and a pulse generator 2.
Недостатком таких устройств вл етс невысока точность отображени информации .The disadvantage of such devices is the low accuracy of information display.
Целью изобретени вл етс повьпиение точности отображени информашш.The aim of the invention is to improve the accuracy of information display.
Поставленна цель до сттйаетс тем, что в устройство, содержащее генератор импульсов, матричную индикаторную панель, горизонтальные шины которой подключены к выходам первого дипифратора , а вертикальные - к выходам второго деищфратора, входы которого подключены к соответствуюпшм выходам The goal is achieved by the fact that a device containing a pulse generator, a matrix display panel, the horizontal tires of which are connected to the outputs of the first dipole, and the vertical - to the outputs of the second device, the inputs of which are connected to the corresponding outputs
10 первого счетчика и к управл ющим в одам блока пам ти, информационные входы которого подключены к входным шинам, введены второй и третий счетчики, регистр , первый и второй блоки совпаде15 ни , блок задержки,,делитель.частоты, дополнительный тенератор импульсов и блок сравнетш , соответствующие входы которого подключены к выходам блока пам ти и второго счетчика, а выгод - 10 of the first counter and the controllers in the memory unit odes, whose information inputs are connected to the input buses, the second and third counters, the register, the first and second blocks coincide 15, the delay unit, frequency divider, additional pulse generator and the comparator unit are entered , the corresponding inputs of which are connected to the outputs of the memory unit and the second counter, and the benefits -
20 к одним входам первого и второго блоков совпадени , другой вход которого соединен с выходом допошшчельного генератора импульсов, а другой вход первогч5 блока совпадени сюедтген с выходо генератора импульсов и со входом делител частоты, выход котррого соединен с управл попшм входом регистра и через блок задержки со входом первого счетчика и первыми входами второго и третьего счетчиков, вторые входы которых подключены к выходам соответствегшо первого и второго блоков совпадени . Выходы третьего счетчика подключены к информационным входам регистра, выходы которого соединены с соответствую щими входами первого дешифратора. На чертеже представлена структурна схема устройства. Устройство содержит блок пам ти 1, первый дешифратор 2, матричную индикаторную панель 3, второй дешифратор 4 первый счетчик 5, генератор импульсов б блок сравнени 7, второй 8 и .третий 9 счетчики, регистр 10, первый 11 и второй 12 блоки совпадени , дополнительный генератор импульсов 13, делитель частоты 14 и блок задержки 15. Генератор импульсов 13 представл ет собой перестраиваемый по частоте генератор импульсов. Устройство работает следуюЕШМ образом . На вход : блока пам ти 1 поступает и -разр дный двоичный код, значение которого соответствует ординатам исследуемого сигнала. По окончании записи производитс воспроизведение записанной информашш на экране матричной индикаторной панели 3 в В1ще точечной осциллограммы. Период воспроизведени каждого значени ординаты исследуемого сигнала задаетс вьгаодньпли импульсами делител частоты 14, которые производ т периодическую перезапись ин(|юрмации из счетчика 9 в регистр 10 и через блок задержки 15, наличие которой обусловлешз временем перезаписи информации из счетчика 9 в регистр 1О, устанавливают в нулевое состо ние счетчшш 8 и 9 и измен ют состо йиё счетчика 5. По кодам регистра 10 и счетчика 5 соответственно дешифраторы 2 и 4 осуществл ют выбор координат отображаемой точки. В то же врем по коду счетчика 5 осуществл етс выбор из блока пам ти кода следующей ординаты исследуемого сигнала. В период временл между выходными Импульсами делител частоты 14 осуществл етс заполнение счетчтсов 8 и 9 соответственно импутгьсами генератора импульсов б, следующими с частотой f и 1енератора импульсов 13, следующими с частотой { .По мере запол 1еш1 счетчиков код счетчика 8 становитс равным коду ординаты исследуемого сигнала, выбранному и блока пам ти 1. При этом на выходе блока сравнени 7 по вл етс сигнал, запрещающий прохождение импульсов генератора импульсов б через блок совпаде1ш 11 на вход счетчика 8 и импульсов renqpaтора импульсов 13 через блок совпадени 12 на счетчика 9. К этому моменту код счетчика 9 равен коду счетчика 8, и, следовательно, коду ординаты исследуемого сигнала,измененному , Дл того чтобы в период между выходными импульсами делител частоты 14 счетчик 8 мог быть заполнен до максимального значени кода, представл емого 1 -разр дным двоичным числом. Коэффициент делени делител частоты 14 должен быть равен или быть больше величины 2 п j где 1 - число разр дов входного кода блока пам ти 1. Так как процесс воспроизведени вл етс периодическим, то изменетшем час тоты генератора импульсов 13 с помощью внешних регулировок можно, наблюда воспроизводимый на экране матричной индикаторной панели 3 сигнал, добитьс такого размера изображени , при котором оно будет 3aionviaTb весь вертикальный размер экрана. При этом масштаб отображе1ш будет 1 :fi/fpФормула изобретени Устройство дл отображени информации , содержащее генератор кмпульсов, матричную щшикаторную панель, горизонтальные щины которой подключены к выходам первого дешифратора, а вертикальные - к выходам вторюго деижфратора , входы которого подключены к соответствующим выходам первого счетчика и к управл ющим- входам блока пам ти , информацио1шые входы которого подключены к входным шинам, отличающеес тем, что, с целью повышени точности отображе1ш информации , оно содержлт второй и третий счетчики, регистр, первый и второй блоки совпадени , блок задержки, делитель частоты, дотюшгательный генератор т тульсов и блок сравнени , соответствующие входы которого хюдключены к выходам блока пам ти и второго счетчика , а выход - к одним входам первого и второго блоков совпадени , другой вход которого соединен с выходом дополнительного генератора импульсов, а другой вход первого блока совпадени оэединен с выходом генератора импульсов и со входом делител частоты, выхо которого соединен с управл ющим входом регистра и через блок задержки со входом первого счетчика и первыми20 to one input of the first and second blocks of coincidence, the other input of which is connected to the output of the pre-pulse generator of pulses, and the other input of the primary generator of the coincidence block from the output of the pulse generator and to the input of the frequency divider, the output of which is connected to the control input of the register and through the input of the first counter and the first inputs of the second and third counters, the second inputs of which are connected to the outputs of the corresponding first and second matching blocks. The outputs of the third counter are connected to the information inputs of the register, the outputs of which are connected to the corresponding inputs of the first decoder. The drawing shows a block diagram of the device. The device contains a memory block 1, the first decoder 2, the matrix display panel 3, the second decoder 4, the first counter 5, the pulse generator, the comparison block 7, the second 8 and the third 9 counters, the register 10, the first 11 and the second 12 matching blocks, additional pulse generator 13, frequency divider 14 and delay unit 15. Pulse generator 13 is a frequency tunable pulse generator. The device works in the following way. At the input: the memory block 1 is supplied and is the binary code, the value of which corresponds to the ordinates of the signal under study. At the end of the recording, the recorded information is played on the screen of the matrix display panel 3 in B1 beyond the point waveform. The reproduction period of each value of the ordinate of the signal under study is set by each pulse of frequency divider 14, which periodically overwrites the input (| yrmatii from counter 9 to register 10 and through the delay block 15, the presence of which is due to overwriting information from counter 9 to register 1O, set to the zero state of the counter is 8 and 9 and changes the state of the counter 5. Registers 10 and counter 5, respectively, decoders 2 and 4 select the coordinates of the displayed point. At the same time, the counter code The code of the next ordinate of the signal under investigation is selected from the memory block 5. During the time between the output pulses of frequency divider 14, the counts 8 and 9 are filled with impulse generator b followed by frequency f and 1 pulse generator 13 followed by frequency {. As the counters are filled up, the counter code 8 becomes equal to the ordinate code of the signal under investigation, the selected one and the memory block 1. At the same time, the output of the comparison block 7 is a signal that prohibits the generation of pulses ra pulses b through the block coincident 11 11 to the input of counter 8 and pulses renqpator pulses 13 through the coincidence block 12 to counter 9. At this point, the counter code 9 is equal to the counter code 8, and therefore the ordinate code of the signal under study, changed to the period between the output pulses of the frequency divider 14, the counter 8 could be filled to the maximum code value, represented by a 1-digit binary number. The division factor of frequency divider 14 must be equal to or greater than 2 p j, where 1 is the number of bits of the input code of memory 1. Since the playback process is periodic, it is possible to change the pulse generator frequency 13 by external adjustments. The signal reproduced on the screen of the matrix display panel 3, to achieve such an image size that it will be 3aionviaTb the entire vertical size of the screen. In this case, the scale of the map will be 1: fi / fp. To the control inputs of the memory unit, the information inputs of which are connected to the input buses, characterized in that, in order to improve the accuracy of the information display, it contains the second and the third counters, the register, the first and second coincidence blocks, the delay block, the frequency divider, the suppressor generator and the comparison block, the corresponding inputs of which are connected to the outputs of the memory block and the second counter, and the output to the same inputs of the first and second blocks the other input of which is connected to the output of the additional pulse generator, and the other input of the first coincidence unit is connected to the output of the pulse generator and to the input of a frequency divider, the output of which is connected to the control input of the register and through the delay unit with the input of the first counter and the first
входами второго и третьего счетчиков, вторые входы которых подключены к выходам соответственно первого и второго | блоков совпадени , а выходы третьего счетчика подключены к информащданным входам регистра, выходы которого соединены с соответствующими входами первого дешифратора.the inputs of the second and third counters, the second inputs of which are connected to the outputs of the first and second, respectively | blocks of coincidence, and the outputs of the third counter are connected to the information inputs of the register, the outputs of which are connected to the corresponding inputs of the first decoder.
Источники информагтй , прин тые во внимание при экспертизу .Sources of information taken into account in the examination.
1. Электроника № 9, 1972.1. Electronics No. 9, 1972.
2. Приборы и система управлени № 7, 1977, с, 42-44 (протртш).2. Devices and control system No. 7, 1977, s, 42-44 (protrtsh).
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772547319A SU739583A1 (en) | 1977-11-28 | 1977-11-28 | Data display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772547319A SU739583A1 (en) | 1977-11-28 | 1977-11-28 | Data display device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU739583A1 true SU739583A1 (en) | 1980-06-05 |
Family
ID=20734667
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772547319A SU739583A1 (en) | 1977-11-28 | 1977-11-28 | Data display device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU739583A1 (en) |
-
1977
- 1977-11-28 SU SU772547319A patent/SU739583A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850001592A (en) | Display controller | |
SU739583A1 (en) | Data display device | |
SU543960A1 (en) | Device for displaying information | |
SU1285521A1 (en) | Device for generating graphic information on screen of television receiver | |
SU1339628A1 (en) | Device for displaying information on television indicator screen | |
SU634322A1 (en) | Information display | |
US3688272A (en) | Visual indication device in which a part of the indicated data can be changed | |
SU1397963A1 (en) | Device for displaying information on television indicator screen | |
SU960916A1 (en) | Device for displaying data on cathode-ray tube screen | |
SU1474730A1 (en) | Data display | |
SU813345A1 (en) | Device for displaying coordinate information | |
SU746629A1 (en) | Information display | |
SU1265782A1 (en) | Information input-output device | |
SU436370A1 (en) | DEVICE FOR INDICATION | |
SU514313A1 (en) | Character generator | |
SU932531A1 (en) | Device for displaying information on television receiver | |
SU903855A1 (en) | Device for displaying data on cathode ray tube screen | |
SU715567A1 (en) | Device for displaying graphical information | |
SU1095225A1 (en) | Device for displaying information | |
SU1161986A1 (en) | Graphic information output device | |
SU1658204A1 (en) | Device for data display on tv screen | |
SU549820A1 (en) | Digital display device | |
SU798794A1 (en) | Device for displaying information on crt screen | |
SU1109787A1 (en) | Device for displaying information onto television indicator screen | |
SU1030839A1 (en) | Device for displaying information |