[go: up one dir, main page]

SU734671A1 - Преобразователь двоичного кода в число-импульсный код - Google Patents

Преобразователь двоичного кода в число-импульсный код Download PDF

Info

Publication number
SU734671A1
SU734671A1 SU772538313A SU2538313A SU734671A1 SU 734671 A1 SU734671 A1 SU 734671A1 SU 772538313 A SU772538313 A SU 772538313A SU 2538313 A SU2538313 A SU 2538313A SU 734671 A1 SU734671 A1 SU 734671A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
elements
binary
Prior art date
Application number
SU772538313A
Other languages
English (en)
Inventor
Виктор Иванович Редченко
Вячеслав Владимирович Куванов
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU772538313A priority Critical patent/SU734671A1/ru
Application granted granted Critical
Publication of SU734671A1 publication Critical patent/SU734671A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Manipulation Of Pulses (AREA)

Description

(54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ЧИСЛО1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении вычислительных и преобразующих устройств, использующих число-импульсное представление информации .
Известен преобразователь двоично-дес тичного кода в унитарный код, содержащий двоично-дес тичный счетчик на счетных декадах , схемы дешифрации числа, управл ющий триггер с установочным входом, элемент И с шиной подачи тактовых импульсов, элемент ИЛИ с щиной подачи единичного имлульса, входные элементы И, которые подключены к инверсным разр дам двоично-дес тичного кода, щину записи и щину сброса, соединенные соответственно с входными элементами И и счетными декадами 1.
Недостатки этого устройства - низкие помехозащищенность и надежность, вызванные тем, что поступивщйй по шине записи ложный импульс искажает преобразуемую информацию, а несинхронность подачи тактовых импульсов с подачей входной информации вызывает попадание на схему «осколков импульсов, т.е. первый импульс на выходе устройства будет ненормированной длиИМПУЛЬСНЫЙ КОД
тельности. Кроме того, известное устройство не может преобразовать одновременно несколько значений кода, что значительно снижает его функциональные возможности.
Наиболее близким по технической сущJ ности  вл етс  преобразователь двоичного кода в число-имлульсный код, содержащий первый преобразующий канал, который содержит двоичный счетчик, группу элементов И приема, управл ющий триггер, элемент НЕ, элемент И запрета, первый вход которого соединен с единичным выходом управл ющего триггера, второй вход элемента И запрета через элемент НЕ соединен с первыми входа.ми группы элементов И приема, а выход элемента
j И запрета соединен со счетным входом двоичного счетчика, группа входов установки единицы которого соединена с выходами группы элементов И приема, а выход двоичного счетчика соединен со счетным входом управл ющего триггера, вход
20 установки нул  которого соединен с входом установки нул  двоичного счетчика 2.
Кроме того, известное устройство содержит запоминающий регистр, дополнительные элементы И, одновибраторы, дифференцирующие цепочки, элемент ИЛИ переполнени , выходные элементы ИЛИ, триггер пам ти, триггер управлени , инвертор, БЬ(ходы импульсов различной пол рности, дополнительный элемент ИЛИ.
Названный преобразователь делает меньшей возможность искажени  выходной информации в момент, когда процесс преобразовани  предыдущей кодовой посылки не окончен. Однако это достигаетс  значительным усложнением схемы,уменьшением быстродействи  и помехозащищенности, что вызываетс  применением в каждом разр де одновибраторов, дифференцирующих цепочек , элементов И, а также необходимостью проведени  повторного контрольного цикла . Известный преобразователь не исключает также по влени  на выходе импульса ненормированной длительности и не может производить с минимальными аппаратурными затратами одновременно несколько значений кода, что снижает помехозащищенность и функциональные возможности устройства .
Цель изобретени  - повышение помехозащищенности и увеличение числа одновременно преобразуемых чисел.
Поставленна  цель достигаетс  тем, что преобразователь содержит п преобразующих каналов, счетный триггер, элемент ИЛИ переполнени , дополнительный элемент НЕ, элемент задержки, три элемента И, а все преобразующие каналы дополнительно содержат триггер пам ти, элемент И управлени  и многовходовой элемент ИЛИ, причем выход счетного триггера соединен с третьими входами элементов И запрета всех преобразующих каналов, счетный вход счетного триггера через первый элемент И соединен с входом дополнительного элемента НЕ и выходом элемента ИЛИ переполнени , входы которого соответственно соединены с единичными выходами управл ющих триггеров всех преобразующих каналов, выход второго элемента И соединен со входом установки в ноль счетного триггера и входами установки в ноль двоичных счетчиков и триггеров пам ти всех преобразующих каналов, выход дополнительного элемента НЕ через элемент задержки и третий элемент И соединен с первыми входами группы элементов И приема и первыми входами элементов И всех преобразующих каналов, вторые входы группы элементов И приема которых соответственно соединены с входами многовходового элемента ИЛИ в каждом из преобразующих каналов, выход многовходового элемента ИЛИ соединен с входом установки единицы триггера пам ти, выход которого соединен со вторым входом элемента И, выход которого соединен со входом установки единицы триггера управлени .
На чертеже представлена функциональна  схема устройства.
Преобразователь двоичного кода в числоимпульсный код содержит каналы 1 преобразовани  с шинами 2 «Выход, 3 «Вход, 4 «Запись, 5 «Сброс, 6 «Переполнение, 7 «Выходной код, счетный триггер 8, первый элемент И 9, элемент ИЛИ 10 переполнени , второй элемент НЕ 11, второй элемент И 12, третий элемент И 13, элемент 14 задержки и шины 15 «Начальные услови , 16 «Строб, 17 «Пуск, 18 «Выходные импульсых .Числа, подлежащие преобразованию , поступают по шинам 19. 3 состав каждого канала 1 вход т двоичный счетчик 20,
построенный на счетных триггерах 21 н соединенный своим выходом с управл ющим триггером 22, выход которого подключен ко входу элемента И 23 запрета. Входы триггера 24 пам ти и группа элементов И 25, 26
5 соединены со входами триггеров 2, а объединенные входы названных элементов - через инвертор 27 к соответствующему входу элемента И 23 запрета, к через элемент И 28 управлени  с установочным входом управл ющего триггера 22, а многовходо вой элемент ИЛИ 29 подключен к единичному входу триггера пам ти 24, Шина 18 «Входные импульсы через первый элемент И 9 соединена со счетным входом счетного триггера 8, выход которого через элемент
3 И 23 запрета подключен ко входу счетчика 20, а выход зправл ющего триггера 22 - к соответствующим входам элемента И запрета 23 и элемента ИЛИ 10 переполнени . Элемент ИЛИ 29 пам ти подключен к единичному входу триггера пам ти 24, выход которого через элемент И 28 управлени  соединен с единичным входом управл ющего триггера 22.
Устройство работает с. едуюш.им образом .
Перед началом работы оно устанавливаетс  в исходное состо ние сигналом на шине
15«Начальные услови , который стробируетс  соответствующим сигналом на шине
16«Строб, формиру  сигнал через второй элемент И 12.
В этом случае управл ющие триггеры 22 всех каналов 1 преобразовани  устанавливаютс  в нулевое состо ние и на выходе элемента ИЛИ 10 переполнени  присутствует нулевой уровень, закрывающий входной элемент И 9, а счетные триггеры 21, счетчика 20 всех каналов 1 преобразовани  установ тс  в исходное состо ние. При поступлении на входные элементы И 25, 26 {шины 7 «Входной код) кода отличного от
g нулевого, на выходе элемента ИЛИ 29 пам ти вырабатываетс  сигнал, устанавливающий триггер пам ти 24 в состо ние «1. Далее названный код переписываетс  сигналом «Пуск через элг.мент И 13, который в этом случае открыт единичным уровнем,
поступающим с выхода элемента НЕ 11, на счетчик 20. На все врем  действи  записи элемент И 23 запрета закрыт нулевым уровнем, Г1оступающим с инвертора 27. О,з.новременно единичный уровень на выходе
триггера пам ти 24 разрешает прохождение сигнала записи через элемент И 28 управлени  на единичный установочный вход управл ющего триггера 22, устанавлива  его в состо ние 1, после чего на выходе элемента ИЛИ 10 переполнени  по витс  сигнал разрешающий прохождение входной последовательности импульса с шины 18 устройства через элемент И 9 на вход счетного триггера 8. Первый импульс в этом случае устанавливает названный триггер в состо ние 1, второй в состо ние О и т.д., т.е. через элементы И 23 .запрета, открытые сигналом с управл ющего триггера 22, проход т импульсы нормированной длительности, равные периоду импульсов входной последовательности . Изложенное позвол ет обеспечить работоспособность устройства в случае, когда сигнал 17 «Пуск попадает на конец длительности первого импульса входной последовательности , т.е. предохран ет устройство от попадани  на вход счетчиков 20 импульсов ненормированной длительности, которые могут привести к сбо м в начале отработки информации. Далее сигналы на выходе элементов И 23 запрета соответствующих каналов 1 преобразовани , считаютс  соответствующими счетчиками 20 и поступают на шину 2 «Выход. В течение всего времени обработки информации элемент И 13 закрыт нулевым уровнем с выхода элемента НЕ 11, т.е. до окончани  всего цикла работы устройства невозможно вли ние ложной или не предназначенной дл  преобразовани  информации на шинах 7 «Входной код каналов преобразующих или по сигналу «Пуск устройства. Следует заметить, что врем  задержки элемента 14 задержки выбираетс  из услови  обеспечени  срабатывани  всех управл ющих триггеров 22. После того, как число импульсов, поступающих на вход счетчика 20 преобразующего канала 1, станет соответствовать входному коду, счетчик 20 вырабатывает сигнал, устанавливающий в состо ние «О управл ющий триггер 22, который закрывает элемент И 23 запрета, т.е. данный канал 1 преобразовани  работу закончил. Одновременно выдаетс  нулевой уровень на соответствующий вход элемента ИЛИ 10 переполнени . Поскольку входной код на разных каналах может быть различным, то первым оканчивает отработку , закрываетс  элемент И 23 запрета канала преобразующего, на который поступило наименьшее значение кода. Далее оканчивает работу второй и т.д. каналы. После того, ак все каналы отработали заданные значени  входного кода, на всех входах элемента ИЛИ 10 переполнени  сформируютс  нулевые уровни, и названный элемент выработат нулевой сигнал, запрещающий прохождение входной последовательности импульсов через элемент И 9. В этом случае элемент Е 11 вырабатывает единичный уровень, разрешающий прохождение сигнала записи и перезапись входного кода. В случае, когда
на щинах / «Входной код присутствует нулева  информаци , то элемент И 2й управлени  не управл ет триггером 22 пам ти и отработки информации нет, т.е. это предохран ет устройство от отработки полного
5 объема информации, определ емой разр дностью счетчика вместо нулей. Каждый преобразующий канал 1 имеет шины 2 «Выход , 3 « Вход, 4 «Запись, 5 «Сброс, 6 «Переполнение и 7 «Входной код. Таким образом, введение элемента И 13,
О элемента ИЛИ 10 переполнени  и элемента 14 задержки второго элемента НЕ 11, элемента ИЛИ 10 позвол ет повысить помехозащищенность устройства на величину, определ емую отношением
Т вп.
где Той.- врем  отработки информации, Тб«.- врем  ввода программы. Введение счетного триггера 8, группы
0 входных элементов 25, 26 И приема позвол ет полностью исключать попадание на счетчики импульсов ненормированной длительности , а включение инвертора 27 исключает прохождение помехи на входы преобразующих каналов 1 в момент записи входной
S информации. Предлагаемое устройство позвол ет одной кодовой посылкой входной информации обеспечить отработку нескольких значений кода в число импульсов, что повышает быстродействие системы в целом и расшир ет функциональные возможности устройства .

Claims (1)

  1. Формула изобретени 
    Преобразователь двоичного кода в числоимпульсный код, содержащий первый преобразующий канал, который содержит двоичный счетчик, группу элементов И приема, управл ющий триггер, элемент НЕ, элемент И
    запрета, первый вход которого сбединен с единичным выхбдом управл ющего триггера , второй вход элемента И запрета через элемента НЕ соединен с первыми входами группы элементов И приема, а выход элемента И запрета соединен со счетным входом двоичного счетчика, группа входов установки единицы которого соединена с вы .ходами группы элементов И приема, а выход двоичного счетчика соединен со счетным входом управл ющего триггера, вход установки нул  которого соединен с входом установки нул  двоичного счетчика, отличающийс  тем, что с целью повышени  помехозащищенности и увеличени  числа одновременно преобразуемых чисел, он содержит п преобразуюших каналов, счетчный триггер,
    элемент ИЛИ переполнени , дополнительный элемент НЕ, элемент задержки, три
    элемента И, а все преобразующие каналы дополнительно содержат триггер пам ти, элемент И управлени  и многовходовой элемент
SU772538313A 1977-10-28 1977-10-28 Преобразователь двоичного кода в число-импульсный код SU734671A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772538313A SU734671A1 (ru) 1977-10-28 1977-10-28 Преобразователь двоичного кода в число-импульсный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772538313A SU734671A1 (ru) 1977-10-28 1977-10-28 Преобразователь двоичного кода в число-импульсный код

Publications (1)

Publication Number Publication Date
SU734671A1 true SU734671A1 (ru) 1980-05-15

Family

ID=20730759

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772538313A SU734671A1 (ru) 1977-10-28 1977-10-28 Преобразователь двоичного кода в число-импульсный код

Country Status (1)

Country Link
SU (1) SU734671A1 (ru)

Similar Documents

Publication Publication Date Title
GB1053189A (ru)
SU734671A1 (ru) Преобразователь двоичного кода в число-импульсный код
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
SU600470A1 (ru) Преобразователь частоты в код
SU594501A1 (ru) Компаратор
SU1365356A1 (ru) Преобразователь кода в период повторени импульсов
SU790241A1 (ru) Селектор импульсов по длительности
SU1468251A1 (ru) Многостоповый преобразователь временных интервалов в цифровой код
SU1368984A1 (ru) Управл емый делитель частоты
SU397907A1 (ru) УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ
SU1062698A1 (ru) Генератор потоков случайных событий
SU907814A2 (ru) Генератор импульсов с управл емой частотой
SU942001A1 (ru) Устройство дл сортировки чисел
SU824120A1 (ru) Способ измерени однократныхВРЕМЕННыХ иНТЕРВАлОВ
SU610297A1 (ru) Устройство экстрапол ции временного интервала
SU875610A1 (ru) Селектор импульсных сигналов
SU1455388A2 (ru) Управл емый делитель частоты
SU813751A2 (ru) Селектор пачки импульсов
SU1120321A1 (ru) Устройство дл извлечени корн седьмой степени
SU913369A1 (ru) Квадратор1
SU1088114A1 (ru) Программируемый преобразователь код-временной интервал
SU1596325A1 (ru) Генератор коррелированных нормальных чисел
SU383218A1 (ru) Устройство определения длительности элементарной посылки телеграфных сообщений с различными скоростями телеграфирования
SU549804A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU993460A1 (ru) Пересчетное устройство