SU664304A1 - Способ цикловой синхронизации - Google Patents
Способ цикловой синхронизацииInfo
- Publication number
- SU664304A1 SU664304A1 SU752308618A SU2308618A SU664304A1 SU 664304 A1 SU664304 A1 SU 664304A1 SU 752308618 A SU752308618 A SU 752308618A SU 2308618 A SU2308618 A SU 2308618A SU 664304 A1 SU664304 A1 SU 664304A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- cycle
- coincidence
- code
- output
- transmission
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
(54) СПОСОБ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ
Изобретение относитс ксинтетической телефонии и может использоватьс при передаче телефонных сигналов по низкоскоростнымдискретным каналам св зи.
Известен способ цикл:ойой синхронизации дл систем св зи с импульсно-кодовой модул циейг например дл вокодерных систем, бснованный на последовательной передаче по m подци1 лам, образующим цикл передачи двоичных сигналов п-разр дным кодом например сигнал - параметров спектра речи и основного тона, и обнаружении иачала цикла передачи путем дешифрации кодовых комбинаций опознавани начала цикла, передаваемых в моменты речевых пауз 1.
Однако при известном способе цикловой синхронизации наблюдаетс больша веро тность сбоев и снижаетс эффективность использовани канала св зи.
I Цель изобретени -снижение веро . тности сбоев цикловой синхрониза|ции в услови х акустических помех 1и повышение зффективности испольэр вани полосы канала св зи.
Дл этого в способе цикловой синхронизации дл систем св зи с импульсно-кодовой модул цией, например дл вокодерных систем, основанном на последовательной передаче .по т.подциклам, o6pa3iTomHM цикл передачи, двоичных сигналов п-разр дным кодом, например сигнал-параметров спектра речи и основного тона, и об0 наружении начала цикла передачи путём дешифрации кодовых .наций опозновани начала цикла, передаваемых в моменты речевых Пауз, при передаче в нечетных циклах передачи
5 инвертируют символы старших разр дов ДВОИЧНБ1Х сигналов, передаваемых , в одних из подциклов, а в четных циклах передачи - символы старших разр -дов двоичных сигналов, передаваемых
0 мых в других подциклах, а при приеме из последовательности переданных двоичных сигналов в четных и нечетных циклах передачи выдел ют временное положение двоичных сигналЪй с
5 инвертированными и неинвертирЬван ными символами, которые задерживайт на цикл передачи друг относительно друга, сравнивают и по моменту совПадени выделенных двоичных сигнаов устанавливают соответствие фаэ11ро1зани цикла передачи и приема.
Предложенный способ заключаетс в том, что в качестве синхроийформаций используют некоторые разр ды части кодированных сигналов, которые инвертируют каждый нечетный цикл, а некоторые разр ды другой части упом нутых сигналов инвертируют каждый четный цикЛ, в результате чего из инвертированных и нёинвертированных разр дов образуют две сопр женные и чередующиес через цикл кодовые комбинации с кодовым рассто нием, резко отли11аю1г(имс от кодовых рассто ний информационного (речевого) сигнала, а затем в пауах речи по этим комбинаци м фазируют приемную часть системы икм.
На фиг. 1 представлена структурна электрическа схема устройства дл реализации .способа цикловой синхронизации дл систем св зи с иШульсно-кодовой модул цией; на . фиг. 2 - временна диаграмма работы устройства.
Устройство содержит многоканальный аналого-цифровой преобразователь 1, цепи 2 выдачи группового сигнала, (двоичного кода), цепи 3 управлени инверсией разр дов, инвертор 4, элементы совпадени 5 и 6, элементы ИЛИ 7, линию 8 передачи группового сигнала , регистр сдвига 9, приёмной части , элементы совпадени 10 и 11 устройства 12 и 13 задержки, элемент совпадени 14, регистр 15 сдвига единицы, элементы совпадени 16, цепи выдачи сигнала фазировани 17 (Фиг. 1).
Устройство работает следующим обg (5MV:
Многоканальный аналого-цифровой преобразователь 1 производит кодирование сигнал-параметров вокодера (в данном примере их 10) и видает последовательный двоичный код по цепи 2 на входы элементов совпадени 5 и 6, которые отличаютс один от-другого наличием инверсного выхода . В моменты по влени кодовых, символов старших разр дов спектральных параметров по цепи Т выдаютс импульсы, открывающие элемент совпс1дечи 5, в рёз йьтатё чего на выходе его возникают инверсные Жиа Ший: 11ёрадаваёШ Гра дбв в остальное врем благодар инвертору 4 открыт элемент совпадени 6. CiTr aeuriia с выходов элементов совпадени 5 и б пода1отс на элемент ИЛИ 7, на выхЬде которЬговозникает групповой сиггнал, состо щий воврем ЙЖУЭЙ ИЗ шести единиц, передаваемых йа:позици х старших разр дов, 6-ти спектральных параметров, и чулей, йерёдаваемых на остальных позици х цикла (фиг. 2 а, где Т - период цикла). В следующем цикле в инверснШ 1Щё пёр-едаютс Старшие разр 1Ы 5-го и 7-го сигнал-параметров (фиг. 2а). .
Такой закон инвертировани старих разр дов разных каналов в чере-ующихс циклах передачи двоичной нформации делает получающиес в паузе комбинации резко отличными от омбинаций, возникающих при передаче азговора и, следовательно, исключает возможис)сТь сбо цикловой синх ронйзацйи во врем разговора. Групповой сигнал от передающей части передаетс по линии 8 в приемный регистр сдвига 9, после запол-, нени которого кодовыми комбинаци ми первых семи каналов на позици х :тарших разр дов этих каналов возникает комбинаци 1111110, котора подаетс на элемент совпадени 10 и вызывает импульс на его выходе (фиг. 26). Этот импульс задержива- . етс в устройстве 12 задержки на врем передачи одного цикла. В.следующем цикле после заполнени регистра сдвига 9кодовыми комбинаци ми первых семи каналов на позици х старших разр дов этих каналов возникает комбинаци OOOOlOi, котора i вызывает единицы .на семи входах 8-ми; входового элемента совпадени 11.0дновременно на й-ой вход элемента совпадени 11 приходит импульс , с вьзхода устройства 12 задержки. На выходе элемента совпадени 11 возникает импульс (фиг. 2 в), который-, задерживаетс на врем одного цикла устройством 13 задержки импульса.
8момент заполнени регистра сдвига
9кодовыми зйачени кт третьего цикла на позици х старших разр дов возникает кодова комбинаци 1111110, вызывающа импульс на выходе з1лемента совпадени 10, который подаетс на устройство 12 задержки и на вход элемента совпадени 14. Одноврейёйно на второй вход элемента совпадени 14 приходит импульс с выхода устройства 13 задержки. Совпадение двух импульсов на входах элемента совпадени 14 выбивает импульс на его выходе (фиг. 2г), который подаетс на вход элемента совпадени 16 неодновременно фазирует регистр 15 сдвига единии Ы, на выходе которого периодическивоз никает импульс однираз за цикл. Регистр 15 сдйига единицы Фазируетс так, чтобы в течение последующих циклов момент по влени иМпульса на его выходе совпадал бы с моментом ,по влейи импульса на выходе элемента совпадёйи 14. Совпадение, по вре|У1ени импульсов, возникгиощих на йыхбйах элемента совпадени 14 и регистра 15 сдвига единицы, вызывает импульс н.а выходе цепи вьщачи сигйала фазировани 17 элемента совпадени 16 (Фиг. 2д). Этот импульс фаэй)Ует генератор сетки импульсов приемной части.
Чтобы производилось правильное (фазирование) декодирование прин тых информационных сигналов, в приемной части системы ИКМ делаетс .инверси тех же разр дови в том же пор дке, как это делалось в передающей части.
Claims (1)
1. Аппаратура передачи дискрет ,ной инфермации МС-5. Под ред. Заездного A.M. и Окунева Ю.Б. М., Св зь, 1970, с. 121-122,
JS №
til IS IP
Illll....I.IП11ПI.IIlllll
i
IIIIHIII
4
-(t
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752308618A SU664304A1 (ru) | 1975-12-29 | 1975-12-29 | Способ цикловой синхронизации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752308618A SU664304A1 (ru) | 1975-12-29 | 1975-12-29 | Способ цикловой синхронизации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU664304A1 true SU664304A1 (ru) | 1979-05-25 |
Family
ID=20643715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU752308618A SU664304A1 (ru) | 1975-12-29 | 1975-12-29 | Способ цикловой синхронизации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU664304A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4984236A (en) * | 1987-02-20 | 1991-01-08 | Plessey Company Plc | Circuit arrangement for use in the time division multiplexed signalling system |
-
1975
- 1975-12-29 SU SU752308618A patent/SU664304A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4984236A (en) * | 1987-02-20 | 1991-01-08 | Plessey Company Plc | Circuit arrangement for use in the time division multiplexed signalling system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3369229A (en) | Multilevel pulse transmission system | |
US4301531A (en) | Three-party conference circuit for digital time-division-multiplex communication systems | |
US4049908A (en) | Method and apparatus for digital data transmission | |
SU664304A1 (ru) | Способ цикловой синхронизации | |
US3627946A (en) | Method and apparatus for encoding asynchronous digital signals | |
US3706855A (en) | Generator for digital pulse signals representative of analog signal pairs | |
US3358082A (en) | Time division multiplex digital transmission arrangement | |
US3689697A (en) | Synchronizing system | |
JP2958733B2 (ja) | 同期信号伝送装置 | |
US3737780A (en) | Digital communication system employing unity bit per sampling coding method | |
SU1088147A1 (ru) | Хронизатор сеансов св зи | |
SU1529465A1 (ru) | Устройство дл передачи и приема сигналов вызова в цифровых системах передачи | |
SU1580581A1 (ru) | Система передачи двоичной информации | |
USRE31814E (en) | Three-party conference circuit for digital time-division-multiplex communication systems | |
SU1444752A1 (ru) | Суммирующее устройство | |
SU860326A1 (ru) | Устройство асинхронного сопр жени цифровых сигналов | |
SU508927A1 (ru) | Преобразователь двоичного кода вовременной интервал | |
US4800558A (en) | Telephone switching system frame sync generator | |
SU1597890A1 (ru) | Способ приема управл ющих сигналов | |
SU1285609A2 (ru) | Устройство декодировани импульсных кодовых последовательностей | |
SU924893A1 (ru) | Устройство цикловой синхронизации | |
SU572938A1 (ru) | Устройство дл временного уплотнени каналов | |
SU1735860A1 (ru) | Двухканальное устройство дл сопр жени ЭВМ | |
SU1298942A2 (ru) | Устройство дл передачи и приема дискретной информации | |
SU1566517A2 (ru) | Система селективного вызова |