[go: up one dir, main page]

SU660228A1 - Умножитель частоты - Google Patents

Умножитель частоты

Info

Publication number
SU660228A1
SU660228A1 SU762419114A SU2419114A SU660228A1 SU 660228 A1 SU660228 A1 SU 660228A1 SU 762419114 A SU762419114 A SU 762419114A SU 2419114 A SU2419114 A SU 2419114A SU 660228 A1 SU660228 A1 SU 660228A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
input
divider
pulses
output
Prior art date
Application number
SU762419114A
Other languages
English (en)
Inventor
Ростислав Степанович Ермолов
Ромил Алексеевич Ивашев
Геннадий Федорович Морозов
Original Assignee
Предприятие П/Я Г-4377
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4377 filed Critical Предприятие П/Я Г-4377
Priority to SU762419114A priority Critical patent/SU660228A1/ru
Application granted granted Critical
Publication of SU660228A1 publication Critical patent/SU660228A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использова но дл  получени  высоких значений коэффициента умножени  частоты. Известен умножитель частоты разомкнутого типа, осуществл ющий умножение частоты следовани  периодических импульсов и построенный на .базе генераторов импульсов образцовой частоты, делителей частоты, счетчиков импульсов и запоминающих регистров l . Принцип действи  этого умножител  частоты состоит в выполнении сче но-импульсным методом операций деле ни  текущего периода следовани  импульсов на результат и измерени  предыдущего периода следовани  импульсов входной частоты. Умножение входной частоты в W раз достигаетс тем, что частота заполнени  периода входной частоты при выполнении опер ции делени  в m раз больше частоты заполнени , используемой при измере нии временного интервала. Однако это устройство имеет огра . ниченную величину коэффициента.умно жени . Наиболее близким по технической сущности к предложенному  вл етс  устройство, содержащее счетчик, запоминающий регистр, управл емый делитель частоты, делитель опорной частоты и клапан. Коэффициент умножени  в этом устройстве равен коэффициенту делени  делител  опорной частоты 2. Недостатком этого умножител  частоты при заданной точности умно- жени , определ емой точностью измерени  периода умножаемой частоты,  вл етс  то, что коэффициент умножени  ограничен максимально допустимым значением образцовой частоты. Последн  , в свою очередь, огранич иваетс  быстродействием элементов устройства. Цель .«3:Обр етени  - поншиен ие коэффициента умножени . Это достигаетс  тем, что в умножитель частоты, содержащий клапан, делитель опорной частоты, первый вход которого подключен к источнику импульсов опорной частоты, а выходк счетному входу счетчика импульсов, выход которого через запоминающий регистр соединен с управл ющими входами управл емого делител  частоты, второй вход делител  опорной частоты и второй вход запоминакмцего регистра подключены к входной шине, введены 3 элемент задержки, элемент ИЛИ, узел фиксации нул  и дополнительнь-ай упра делитель частоты, управл ющи входы которого соединены с выходами старших декад запоминающего регистр счетный вход - с источником импульсов опорной частоты, установочный вход- с выходом элемента ИЛИ, а выход - с первым входом клапана, второй вход которого подключен к выход узла фиксации нул , входы которого соединены с информационным выходом и входом переноса счетчика импульсо Установочны. вход управл емого дели тел  частоты и первый вход элемента ИЛИ непосредственно и установочные входы счетчика импульсов и узла фик сации нул  через элемент задержки подключены к входной шине, а второй вход элемента ИЛИ - к выходу управл емого делител  частоты, счетный вход которого соединен с источником импульсов опорной частоты. На чертеже представлена структур электрическа  схема умножител  част ты. Умножитель частоты состоит из де лител  1 опорной частоты, выход которого подключен к счетному входу счетчика 2 импульсов, запоминающего регистра 3, включенного ме- щу выхода ми счетчика 2 и управл ющими входами управл емого делител  частоты 4, эле мента задержки 5, дополнительного управл емого делител  частоты б, элемента ИЛИ 7, узла 8 фиксации нул  клапана 9 и источника 10 импульсов опорной частоты. . Устройство работает следующим образом. Импульсы опорной частоты f посту пают на вход делител  1 частоты, коэ фициент делени  которого равен гп, и с его выхода на счетный вход счетчик 2. По каждому входному импульсу умно жаемой частоты f , числоу набранное в счетчике 2, переписываетс  в запоминающий регистр 3 и с него подаетс  на управл ющие входы управл е мого делител  частоты 4, а счетчик 2 через элемент задержки 5 устанавли ваетс  в нулевое исходное состо ние Таким образом, за один период Т сл довани  импульсов умножаемой частоты f в счетчике 2 будет набрано число На счетный вход управл емого делител  частоты 4 поступают импульсы опорной частоты а на выходе его формируютс  импульсы с частотой - fa n -- лУправл ющие входы дополнительного управл емого делител  частоты б подключены к выходам старших декад запоминающего регистра 3. Число стар ших декад этого регистра,, подключаемых к дополнительному управл емому 8 делителю частоты б, на единицу больше числа оставшихс  неподключенными младших декад. В общем случае при нечетном числе i декад в запоминающем регистре 3 к входам дополнительного управл емого делител  б подключаетс  () /2 старших декад, а при четном числе 1 декад к входам дополнительного управл емого делител  частоты б if2- / старших декад. Импульсы опорной частоты Q одновременно поступают и на счетный вход дополнительного управл емого делител  частоты б, а импульсы с выхода управл емого делител  частоты 4 через элемент ИЛИ 7 поступают на установочный вход дополнительного управл емого делител  частоты б, устанавлива  его в нулевое состо ние IT) раз за один период следовани  импульсов умножаемой частоты f. Допустим, запоминающий регистр 3 состоит из трех декад, Число п, записанное в нем, можно представить в виде , где а,Ь,с - число единиц, записанное в старшей, средней и младшей декадах соответственно. К входу дополнительного управл емого делител  частоты б подключены две старшие декады а и b запоминающего регистра 3. Как видно из выражени  (1), за один период TXумножаемой частоты fx на входы управл емых делителей частоты 4 и 6 поступит nm периодов Тр опорной частоты. На выходе управл емого делител  частоты 4 по вл етс  импульс каждый раз, когда на его счетный вход поступает определенное число импульсов, равное числу, записанному в запоминающем регистре и подаваемому на управл ющие входы делител . Следовательно, за один период Т X на выходе управл емого делител  4 по витс  m импульсов. Поскольку каищый раз с по влением импульса на выходе управл емого делител  частоты 4 в дополнительном управл емом делител  частоты 6 тер етс  с единиц из-за сброса его в нулевое состо ние импульсом свыхода делител  частоты 4, за один период TX на выходе дополнительного управл емого делител  частоты б будет следующее число импульсов nin-mc (abc)-m-mc abCCabo - m -T-:1OttlFT cTb - ati Следовательно, на выходе Дополнительного управл емого делител  частоты 6 формируетс  последовательность импульсов с частотой . В общем случае при нечетном числе i декад- в запоминающем регистре 3 в предлагаемом умножителе обеспечиваетс  повышение коэффициента умно1 - ( жени  на пор дков.
SU762419114A 1976-11-10 1976-11-10 Умножитель частоты SU660228A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762419114A SU660228A1 (ru) 1976-11-10 1976-11-10 Умножитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762419114A SU660228A1 (ru) 1976-11-10 1976-11-10 Умножитель частоты

Publications (1)

Publication Number Publication Date
SU660228A1 true SU660228A1 (ru) 1979-04-30

Family

ID=20682452

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762419114A SU660228A1 (ru) 1976-11-10 1976-11-10 Умножитель частоты

Country Status (1)

Country Link
SU (1) SU660228A1 (ru)

Similar Documents

Publication Publication Date Title
CA1129504A (en) Generating timing signals
US3970954A (en) Digital frequency multiplier
US2414107A (en) Electronic timing apparatus
SU660228A1 (ru) Умножитель частоты
JP2704203B2 (ja) タイミング発生装置
SU1157520A1 (ru) Рециркул ционный измеритель временных интервалов
RU2722410C1 (ru) Способ измерения временного интервала и устройство для его осуществления
CA1128147A (en) Generating timing signals
SU1061256A1 (ru) Умножитель частоты следовани импульсов
SU757880A1 (ru) Устройство градуировки калориметрических установок 1
SU824440A1 (ru) Цифровой умножитель частоты сле-дОВАНи иМпульСОВ
SU705686A1 (ru) Пересчетное устройство
SU826343A1 (ru) Умножитель частоты следования периодических импульсов
SU884102A1 (ru) Устройство дл умножени частоты следовани импульсов
SU756617A1 (ru) Умножитель частоты следования импульсов
SU512468A1 (ru) Устройство дл делени
JP2523890B2 (ja) パルス位相計測装置
SU1164858A2 (ru) Цифровой умножитель частоты следовани периодических импульсов
SU1200188A1 (ru) Цифровой измеритель отклонени измер емой частоты от номинальной
SU682904A1 (ru) Коррелометр
SU864182A1 (ru) Цифровой измеритель фазового сдвига
SU955049A1 (ru) Устройство дл умножени
SU849092A1 (ru) Цифровой частотомер
SU898600A1 (ru) Устройство дл умножени частоты следовани импульсов
RU1836681C (ru) Устройство дл умножени частоты