[go: up one dir, main page]

SU660190A1 - Устройство дл управлени автономным тиристорным инвертором - Google Patents

Устройство дл управлени автономным тиристорным инвертором

Info

Publication number
SU660190A1
SU660190A1 SU762396584A SU2396584A SU660190A1 SU 660190 A1 SU660190 A1 SU 660190A1 SU 762396584 A SU762396584 A SU 762396584A SU 2396584 A SU2396584 A SU 2396584A SU 660190 A1 SU660190 A1 SU 660190A1
Authority
SU
USSR - Soviet Union
Prior art keywords
switch
block
input
control
inverter
Prior art date
Application number
SU762396584A
Other languages
English (en)
Inventor
Ушер Моисеевич Спектор
Original Assignee
У. М. Спектор
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by У. М. Спектор filed Critical У. М. Спектор
Priority to SU762396584A priority Critical patent/SU660190A1/ru
Application granted granted Critical
Publication of SU660190A1 publication Critical patent/SU660190A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Description

1
Насто щее изобретение относитс  к электротехнике , в частности к устройствам управлени  инверторами.
Известен тиристорный регул тор иосто нного напр жени  с защитой от срывов коммутации, содержащий логический элемент с элементом задержки, триггером, схемой И, где с целью предотвращени  повторного срабатывани  защиты в интервале времени ее восстановлени  последовательно с логическими элементами включен ждущий мультивибратор Ij. Недостатком данного устройства  вл етс  его сложность .
Наиболее близким ио технической сущности к данному изобретению  вл етс  устройство дл  управлени  автономным инвертором , содержащее задающий генератор , распредедитель импульсов, блоки регулируемой и нерегулируемой задержек, сумматоры, разделительные трансформаторы , генератор управл ющих импульсов, различные формирователи 2J.
Недостатком данного устройства  вл етс  возникновение ложных импульсов на выходе устройства при сбое в коммутаторе.
Нелью изобретени   вл етс  предотвращение ложных импульсов на выходе устройства при сбо х в коммутаторе.
Поставленна  цель достигаетс  тем, что устройство дл  управлени  автономным тнристорным инвертором, нагрузкой которого служит магнптострикционный преобразователь частоты, содержащее задающий генератор , подключенный ко входу коммутатора с п выходами, блок формировани  унравл ющих импульсов дл  силовых тирнсторов , дополнительно снабжено коммутатором с л выходами, блоком формировани  сигнала дл  второго коммутатора, элементом НЛИ, блоком задержкп и блоком п элементов совпадени , нри этом одноименные выходы первого и второго коммутаторов подключены к блоку формировани  управл ющих импульсов через блок элементов совпадений, л-й выход первого ко.ммутатора подключен ко входу дополнительного коммутатора, к другому входу
которого через блок задерЛСкн и элемент НЛИ подключен блок формировани  сигналов дл  дополнительного коммутатора, выходы которого дл  подключени  силовых тиристоров. Нри этОлМ обеснечиваетс  включение цепей коммзтации силовых тиристоров только нри синхронной работе двух коммутаторов и установка исходного состо ни  схемы управлени , через врем , достаточное дл  восстановлени  работоспособности при сбо х.
ila черте/КС npiiiicAOiia блок-схема устройства управлени  автономным тлрнсториым инвертором, содержащего задающие генератор 1, подключенный ко входу коммутатора 2 импульсов с л выходами, выход Р:Оторого подключен ко входу блока 3 формпровани  управл ющих пмнульсов дл  силовых тирнсторов, блок 4 силовых ii,piicioров , блок 5 формированп  сигналов дли дополнительного коммутатора, иодкл оченпый через элемент ИЛИ 6 п блок / задержки ко входу доио«тпителы1ого комм татора 8 с л выходами, выходы которого подключены ко входу блока 9 п элементов совнадени . Задающий генератор 1 представл ет соГюи иреобразо1зате: ь папр /кепие --lacTt)та и формирует стабильную последовательность нмпульсов. Коммутатор 2 импyлiJCOв с п выходами представл ет собой перосчетпую схему. На вход коммутатора подключаютс  импульсы с частотой повторени  / а иа каждом выходе коммутатора частота повторени  импульсов составл ет /т/-/ь нх длительность - TI 1//т. Блок 3 формпровани  управл ющих нмпульсов дл  силовых тиристоров содержит п формирователей сигналов управлени :
, d/, Ж
и др. в зависимости от режима на выходе могут формироватьс  или одиночные имиу;1ьсы или пакеты импульсов.
Блок 5 формировани  сигналов дл  второго коммутатора содерж1гг п схем, фиксирующих врем  включени  силовых тиристоров . Например и резисторных делителей , подключенных иараллельно силовым тиристорным неп .м. делител м нодключены разделительные трансформаторы, выходные обмотки которых формируют через дифференцируюи1,ие неии производную скачка папр женн . Инвертирование скачка напр жени  дл  цепей коммутации, фор;-..ируюи;с11 1: }итивоположп ю по пол рпостп полуволну фазного паир жени , производитс  за счет измеиени  пол рноети включени  вторичной обмотки трансформаторов . Нсли число тиристоров в цени более единицы, то дл  формироваии  сигиала (дл  второго коммутатора) исиользуетс  элемент И на количеетво входов, равное количеству тиристоров. Дл  фиксации времени включени  тиристоров могут быть использованы датчики анодного тока.
Коммутатор 8 импульсов с п выходами в отличие от liepBoro коммутатора имеет входа. Первый вход используечс  дл  уста1ШВКИ исходного состо ни , второй - дл  заг.уска. На выходе формируюгси имиульсы длительностью тг .,С
(- -- ) Блок 9 элементов совпадений содержит а
двухвходовых элементов совнадений.
Рассмотрим работу ус1ройства. Носле включени  импульсы с генератора 1 поступают иа вход первогО коммутатора 2, который в момент включени  может нахоД ггьси li произвольном состо нии. Коммуi атор 8 не заиускает1:  до Icx пор, пока на установочный вход ас пр1;дет импульс с /г-го выхода комму iai(jpa 2. Б ;j,,i (jjC i;iyi Hcj |; ;1лод,е jiicAieiii uLj LUbiiaдс1 ,;;;. ;;..,(,a у имих.ьсоь ;;е Когда iia b;..j;i .ол;м Тспчзра k ;;рондет а импульсчй (-,е // j (t i), п-н имн,льс ностунает на второй вход коммутатора 8 и устанавл1шает eio в исходное состо ние
(разрешакмцпй иоте1:1и1ал на i-м выходе). На нервьп вход первого элемента И блока 9 е нервого выхода коммутатора 2 иостуиает нмиу.тье дл Г ельностью TI, который через первый выход элемента И блока У ноCTyjiaeT на нервыь формирователь управл юни1Х импульсов блока 6, дл  иерио цени коммутации блока 4 п ристоров. Нри срабатывании формир)ютс  второй миульс запуска на вход комм)-татора 8,
через блок 5, ИЛИ (), блок 7 задержки. В это врем  на нервом входе второго э.темеи1а Н блока 9 liMeeiCH в орой импульс t-j с коммучатора 2. а иа inopOM входе коммутатора 8 формируетс  импульс t2 дл  второго входа второго э.темеита И блока 9, на выходе которого формирхетс  имнульс унравлени  дл  второй цени коммутации блока 4, котора  форми)ует импульс уиравлеии  дл  TpeTbCJi цеи;: через третий элемент
И блока 9 и т. д.
Нсли нроизоше.ч eiJoii, то н течен1-1е времени т TI выходы с а по п блока 9 элемептов Н отключаютс  (не формируют сигпалов ) от входов блока 3. Отключение будет производитьс  как при сбое в блоке 4, так и ири сбое в коммутаторах 2 или 8. Формироваиие ложной едиипцы в одном из коммутаторов 2 или 8 jie нривод1 т к сбою, так как совпадение в одном ii3 ь-лемеитов
Н блока 9 ВОЗЛ10ЖНО юлько при синхронной работе двух коммутаторов, иоэтому наличие едиипцы в одно:-, из коммутаторов ие приводит к нарушению работы .
Фор м ) л а и 3 о о р е т е и и  
Устройство дл  уиравлеии  аьюномны.м тиристорньгм инвертором, нагрузкой которого  вл етс  магнитострпкциониый преобразователь часто;-ы, (юдержащ.ее задающие генератор, нодключеины;; ко входу коммутатора е II выходами, блок формировани  унравл юншх ими;/Л со 5 дл  силовых тиристоров , о т л и ч а i(j и; с е с ;; тем, чти, с
целью нредотвран;ени  ложных имнульсов па выходе устройства нри сбое в коммутаторе , оно доиолнителыю сиабже1 о коммутатором с п выходами, блок формировани  сигналов дл  доио.льнтельного ко.м.мутатоpa , элемен1ом ИЛИ, блоком задержки и
блоком п элементов совпадени , причем одHOHMeinibie выходы коммутаторов подключены к блоку формировани  управл ющих импульсов через блок элементов совпадений , л-ый выход первого коммутатора подключен ко входу дополнительного коммутатора , к другому входу которого через блок задержки и элемент ИЛИ подключен блок формировани  сигналов дл  дополнительного коммутатора, выходы которого служат дл  подключени  силовых тиристоров .
Источники информации, прин тые во внимание при экспертизе
1.Авторское свидетельство СССР N° 429488, кл. Н OIH 7/10, 1970.
2.Авторское свидетельство СССР № 311365, кл. Н 02Р 13/18, 1968.
SU762396584A 1976-08-13 1976-08-13 Устройство дл управлени автономным тиристорным инвертором SU660190A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762396584A SU660190A1 (ru) 1976-08-13 1976-08-13 Устройство дл управлени автономным тиристорным инвертором

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762396584A SU660190A1 (ru) 1976-08-13 1976-08-13 Устройство дл управлени автономным тиристорным инвертором

Publications (1)

Publication Number Publication Date
SU660190A1 true SU660190A1 (ru) 1979-04-30

Family

ID=20674207

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762396584A SU660190A1 (ru) 1976-08-13 1976-08-13 Устройство дл управлени автономным тиристорным инвертором

Country Status (1)

Country Link
SU (1) SU660190A1 (ru)

Similar Documents

Publication Publication Date Title
GB997706A (en) Inverter
US4233039A (en) Power supply for an electric precipitator
GB1108571A (en) Inverter systems
GB1083139A (en) Improvements in or relating to electrical pulse generators
SU660190A1 (ru) Устройство дл управлени автономным тиристорным инвертором
US3665273A (en) Polyphase alternating current frequency variator for induction and synchronous type motor
US3662237A (en) Commutated motor including commutation means responsive to reactive voltage induced in armature windings
RU2616585C1 (ru) Устройство передачи многофазной системы напряжений по однопроводной линии
US4358820A (en) Inverter with individual commutation circuit
SU1317604A1 (ru) Устройство дл коммутации напр жени переменного тока
SU1760596A1 (ru) Устройство дл управлени и защиты резонансного инвертора
SU690604A1 (ru) Устройство дл управлени автономным инвертором
SU1494095A1 (ru) Устройство дл токовой защиты трехфазной электроустановки
SU1089752A1 (ru) Устройство дл управлени статическим преобразователем
SU447649A1 (ru) Устройство дл контрол чередовани и обрыва фаз
SU851287A1 (ru) Устройство дл контрол чередовани фАз ТРЕХфАзНОгО пЕРЕМЕННОгО НАпР жЕНи
SU714649A1 (ru) Устройство управлени тиристорным преобразователем частоты
SU782126A1 (ru) Трехфазный тиристорный коммутатор
SU559404A1 (ru) Устройство дл циркул рного телеуправлени по силовым распределительным сет м
SU1504715A1 (ru) Способ защиты трехфазного потребител от несимметричных режимов и устройство дл его осуществлени
SU674622A2 (ru) Коммутатор
SU1483548A1 (ru) Устройство дл диагностировани системы управлени трехфазным выпр мителем
SU1339819A1 (ru) Регулируемый преобразователь переменного напр жени в переменное
SU1705958A1 (ru) Устройство электроснабжени с резервированием
SU1322453A2 (ru) Статический выключатель