SU651472A1 - Pulse-width modulator - Google Patents
Pulse-width modulatorInfo
- Publication number
- SU651472A1 SU651472A1 SU772535760A SU2535760A SU651472A1 SU 651472 A1 SU651472 A1 SU 651472A1 SU 772535760 A SU772535760 A SU 772535760A SU 2535760 A SU2535760 A SU 2535760A SU 651472 A1 SU651472 A1 SU 651472A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse
- width modulator
- comparators
- positive
- integrator
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
Изобретение относитс к импульсной технике, может быть применено в устройствах автоматического регулировани .The invention relates to a pulse technique, can be applied in automatic control devices.
Известен широтно-импульсный модул тор , содержаидий генератор пилообразного напр жени и компаратор дл сравнени входного сигнала с пилообразным напр жением .A pulse-width modulator is known to contain a sawtooth generator and a comparator for comparing the input signal with a sawtooth voltage.
У этого устройства низка помехозащищеннодть и наличие зоны нечувствительноети 1.This device has low noise immunity and a dead zone 1.
Зона нечувствительности устранена в другом известном устройстве, содержащем два компаратора и подключенные к ним два источника смещени положительной и отрицательной пол рности 2. Его недостаток - низка помехозащищенность.The deadband is eliminated in another known device containing two comparators and two sources of bias of positive and negative polarity connected to them 2. Its disadvantage is low noise immunity.
Цель изобретени - повыщение помехозащищенности щиротно-импульсного модул тора .The purpose of the invention is to increase the noise immunity of the pulse-width modulator.
Цель достигаетс тем, что в устройство, содержащее два компаратора и подключенные к ним источники смещ.ени положитель ной и отрицательной пол рности, введены суммирующий интегратор, дифференциальный операционный усилитель и резисторнЫе цепи положительной обратной св зи в компараторах, причем выходы компараторов соединены с соответствующими входами дифференциального усилител , выход которого соединен с одним из входов интегратора; выход интегратора соединен с сигнальными входами компараторов, второй вход интегратора вл етс сигнальным входом устройства .The goal is achieved by introducing a summing integrator, a differential operational amplifier and positive feedback resistor circuits in the comparators into a device containing two comparators and connected sources of bias of positive and negative polarity, with the outputs of the comparators being connected to the corresponding inputs a differential amplifier whose output is connected to one of the inputs of the integrator; The integrator output is connected to the signal inputs of the comparators, the second input of the integrator is the signal input of the device.
На фиг. 1 представлена схема щиротноимнульсного модул тора; на фиг. 2 приведены эпюры напр жений.FIG. Figure 1 shows a pulse-width modulator circuit; in fig. 2 shows the stress diagrams.
Широтно-импульсный модул тор содержит два компаратора 1 и 2 с резисторами 3-6 цепей положительной обратной св зи , источники 7 и 8 положительного и отрицательного смещени , дифференциальный The pulse width modulator contains two comparators 1 and 2 with resistors 3-6 of positive feedback, sources 7 and 8 of positive and negative bias, differential
5 операционный усилитель 9 и суммирующий интегратор 10.5 operational amplifier 9 and summing integrator 10.
На соответствующие входы компараторов 1, 2, охваченных положительной обрат0 ной св зью на резисторах 3-6, подаютс напр жени от источников 7 и 8 положительного и отрицательного смещени . Выходы компараторов 1 и 2 соединены с соответствующими входами дифференциальногоThe respective inputs of the comparators 1, 2, covered by the positive feedback on the resistors 3-6, are supplied with voltage from the sources 7 and 8 of the positive and negative bias. The outputs of the Comparators 1 and 2 are connected to the corresponding inputs of the differential
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772535760A SU651472A1 (en) | 1977-10-18 | 1977-10-18 | Pulse-width modulator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772535760A SU651472A1 (en) | 1977-10-18 | 1977-10-18 | Pulse-width modulator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU651472A1 true SU651472A1 (en) | 1979-03-05 |
Family
ID=20729712
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772535760A SU651472A1 (en) | 1977-10-18 | 1977-10-18 | Pulse-width modulator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU651472A1 (en) |
-
1977
- 1977-10-18 SU SU772535760A patent/SU651472A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SE7601518L (en) | SLIP PREVENTION DEVICE | |
SU651472A1 (en) | Pulse-width modulator | |
GB1090524A (en) | Voltage-to-frequency conversion system | |
SE8000633L (en) | FEEDBACK POWER AMPLIFIER CONNECTION | |
GB1136059A (en) | Integrator or synchronizer systems | |
JPS5612791A (en) | Laser driving control system | |
GB1276368A (en) | Electronic controller circuit | |
SU584429A1 (en) | Relaxation generator | |
MY100773A (en) | Frequency to current converter circuit. | |
SU577662A1 (en) | Comparator | |
SU1515357A1 (en) | Amplitude selector | |
JPS579114A (en) | Limiter circuit | |
DK0415209T3 (en) | Circuit device for controlling the level of electrical signals | |
JPS57111121A (en) | Pulse width modulating method and its circuit by negative feedback circuit configuration | |
SU875399A1 (en) | Dividing device | |
SU1119033A1 (en) | Timebase operational amplifier | |
SU413618A1 (en) | ||
JPS55140327A (en) | Pulse width modulator | |
SU991318A1 (en) | Device for checking voltage | |
SU598230A1 (en) | Frequency doubler | |
SU744918A1 (en) | Controllable generator | |
SU634305A1 (en) | Functional generator | |
SU668088A1 (en) | Non-electric value-to-time interval converter | |
SU1160440A1 (en) | Device for calculating values of function a minus b in paranthesis over a plus b in paranthesis | |
SU962847A1 (en) | Follow-up system |