[go: up one dir, main page]

SU650101A1 - Запоминающее устройство - Google Patents

Запоминающее устройство

Info

Publication number
SU650101A1
SU650101A1 SU731879977A SU1879977A SU650101A1 SU 650101 A1 SU650101 A1 SU 650101A1 SU 731879977 A SU731879977 A SU 731879977A SU 1879977 A SU1879977 A SU 1879977A SU 650101 A1 SU650101 A1 SU 650101A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
state
bus
address
input
Prior art date
Application number
SU731879977A
Other languages
English (en)
Inventor
Валерий Николаевич Сасковец
Израиль Яковлевич Акушский
Вадим Александрович Шелков
Людмила Михайловна Мальцева
Людмила Ивановна Сакун
Original Assignee
Ленинградское научно-производственное объединение "Красная заря"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградское научно-производственное объединение "Красная заря" filed Critical Ленинградское научно-производственное объединение "Красная заря"
Priority to SU731879977A priority Critical patent/SU650101A1/ru
Application granted granted Critical
Publication of SU650101A1 publication Critical patent/SU650101A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

На фиг. 1 представлена блок-схема устройства; на фиг. 2 дан пример построени  запомииаюпцего устройства.
Устройство имеет генератор 1 импульсов , выход которого людключен к схеме 2 запуска. Выход схемы запуска соединен со счетным входом первого счетчика 3 импульсов . Выходы счетчика импульсов подключены к входу дешифратора 4, который расшифровывает любое состо пие счетчика 3 импульсов и возбуждает одну из своих выходных шин. Выходы дешифратора соединены с соответствующими разр дами накопител  5, выполненного в виде регистра и параллельно на блок 6 анализа единичного состо ни  разр дов накопител . Выход блока анализа единичного состо ни  подключен через схему 7 запуска к выходам второго счетчика 8 импульсов, а к устройству 9 выработки сигналов считывани , котора  с помош,ью своего выхода опрашивает состо ние счетчиков 8 и 3. Счетчик 8 входами св зан с адресными шинами. На выходе счетчика 8 усгано;злена схема 10 вы влени  нулевого состо ни , выход которой подсоединен к устройству 9 выработки сигнала считывани . Схема 2, блок 6 и схема 7 управл ютс  шинами «Считывашгс и «Выработка адреса, а накопитель 5 - шинами «Запись и «Стирание . Генератор 1, схемы 2, 7, 10 и устройство 9 образуют вместе блок управлени .
Работа устройства по сн етс  на примере запоминаюш,его устройства на четыре трехразр дных числа (см. фиг. 2). Рассмотрим режим «Запись. Первоначаотыю трехразр дный код числа параллельно с числовых шин поступает на вход счетчика 3 числа. На выходе дешифратора 4 при этом возбуждаетс  одна из восьми шин. Так как кажда  шина дешифратора заведена по пор дку на соответствуюш,ий разр д накопител  5, то при поступлении сигнала «Запись по шине 3 происходит установка в единичное состо ние того разр да накопител , на входе которого произошло совпадение снгналов возбужденной шины дешифратора с сигналом записи. Таким образом, нри поступлении других кодов на вход счетчика 3 также в накопителе 5 будут зафиксированы единичные состо ни . Например, как показано на фиг. 2, в единичном состо нии находитс  второй разр д накопител , которому соответствует число 2, третий разр д, которому соответствует число 3, п тый разр д, которому соответствует число 5, и седьмой разр д, которому соответствует число 7. Аналогично осундествл етс  режим «Стирание информации в накопителе 5. При этом код числа поступает параллельно на вход счетчика 3, а сигнал «Стирание на шине «Стирание устанавливает в нулевое состо ние тот разр д накопител , на входе которого произошло совпадение сигналов от дешифратора 4 и шины -хСтиранне.
В режиме «Выработка адреса первоначально счетчики 8 и 3 должны быть установлены в нулевое состо ние. Сигналом «Выработка адреса по шине «Выработка адреса через элемент ИЛИ 11 на вход элемента И 12 схемы 2 запуска даетс  разрешение ка прохождение через элемент
К) И сигналов генератора 1 импульсов на счетный вход счетчика 3. Первый имп}льс с генератора 1 устанавливает счетчик 3 в состо ние 100-«1. При этом возбуждаетс  нерва  шина ДШ1 дешифратора 4, котора  управл ет элементом И 13 блока 6 аналнза единичного еосто ни . При этом элемент PI 13 выдел ет импульс, который поступает через элемент ИЛИ 14 блока 6 анализа и элемент И 15 схемы 7 запуска
0 на счетный вход цени сложени  реверсивного счетчика 8 адреса. При совпадении трех сигналов: с первой шины дешифратора 4, с шины «Выработка адреса через линию задержки 16 и элемент 17 блока 6,
5 с выхода первого разр да накопител , который выдел ет сигнал только наход сь в единичном состо;;и1;и, iuu K;.I; первый разр д накопител  находитс  в нулевом состо нии , то сигнала на вход счетчика 8 не
0 поступает, и счетчик 8 остаетс  в нулевом состо нии.
Далее на вход счетчика 3 через схему 2 поступает второй импульс. При этом счетчик 3 устанавливаетс  в состо ние 010-
5 «2, возбуждаетс  шина ДШ2 дешифратора 4, котора  заведена на вход элемента И 18 блока 6 анализа. Элемент И 18 выдел ет имнульс, но все три его входа возбуждены из-за присутстви  сигнала от второго
0 разр да накопител  5, иаход шегос  в единичном состо нии, от шины «Выработка адреса и в данный момент от шины ДШ2 дешифратора 4. Таким образом, счетчик 8 устанавливаетс  в состо ние 10-«1. Так
5 как сигнал от элемента И 15 также заведен через устройство 9, а именно линию задержки 19 и элемент 20, то он с задержкой , равной времени установлени  состо ни  10-«1 счетчика 8, онрашивает вы0 ходные цепи счетчика 8 и счетчика 3. Таким образом, на адресных шинах по вл етс  код 10-первый адрес, а на числовых шинах код 010 - код числа 2. При поступлении третьего импульса генератора 1 в режиме «Выработка адреса на адресных шинах по вл етс  код 01 - второй адрес, а на числовых шинах 110- код числа 3, и т. д. до четвертого адреса и кода числа, равного 7. После выделени  0 восьмого импульса с генератора 1 дев тый импульс не проходит, так как режим «Выработки адреса должен быть закончен.
В режиме «Считывание по адресным
шинам параллельно на вход счетчика 8 поступает код адреса. Предположим, что это 5 код адреса 11-«3. Кроме того, сигнал шины считывани  через элементы ИЛИ и И СхХемы 2 запуска разрешает импульсам генератора 1 поступать на счетный вход счетчика 3 числа. Первый импульс генератора устанавливает счетчик 3 в состо ние 100-«1. На выходе дешифратора возбуждаетс  шина ДШь однако элемент И 13 на элемент ИЛИ 14 блока 6 анализа импульса не выдел ет, так как первый разр д накопител  5 находитс  в нулевом состо нии. С приходом второго импульса на счетчик 3 элемент И 18 выдел ет сигнал через элемент ИЛИ 14 блока 6 анализа и элемент И 21 схемы 7 запуска на счетный вход 3 счетчика, работаюидего на вычитание. Счетчик 8 переходит из состо ни  11-«3 в состо ние 01-«2. Элемент И 18 блока 6 анализа выдел ет импульсы, так как на всех ее трех входах имеютс  сигналы от шины считывани  через линию задерл%;ки 22 и элемент ИЛИ 17; сигнал от шины ДШо дешифратора 4 и сигнал от второго разр да накопител  5, который находитс  в единичном состо нии. Третий импульс с генератора 1, установив счетчик в состо ние 110-«3, возбуждает шину ДШз дешифратора 4 и элемент И выдел ет импульс на вход «Вычитание счетчика 8 и переводит его из состо ни  01-«2 в состо ние 10-«1. Четвертый импульс, поступив на счетчик 3, не вырабатывает импульс на вход счетчика 8, так как четвертый разр д накопител  5 находитс  в состо нии «О. П тый импульс устанавливает счетчик 3 в состо ние 101-«5, а счетчик 8 переводит из состо ни  10-«1 в состо ние 00-«О. Схема 10 вы влени  нулевого состо ни  счетчика 8 выдел ет импульс на элемент ИЛИ 20 устройства 9 дл  опроса состо ни  счетчика 3. Таким образом в числовые шины выдаетс  код 101-«5. Это и будет число по адресу «3. Аналогично считываютс  числа по другим адресам. Так, по адресу «2 считываетс  код ПО-«3, по адресу «4 - число 7, а по адресу «1 - число 2. Однако каждый раз в начале режима «Считывание необходимо предварительно установить счетчик 3 в нулевое состо ние. Режим «Считывание может прекращатьс  (снпмаетс  сигнал с шины «Считывание) после ка;кдого считывани  кода числа или при считывании части или всего массива чисел. Сигнал «Стирание может вырабатыватьс  также по окончании «Считывание . При этом в накопителе соотвегствуюший разр д переводитс  из состо ни  «Ь в состо ние «О. Есл1 , что двум или нескольким пользовател м требуетс  записать одно и то же число, тогда этому числу соответствует определенный адрес. Этот адрес будет использован всеми пользовател ми. Испытани  предлагаемого устройства показали , что врем  на считывание и заиись информации 3 запоминаюи,ее устройство может быть уменьшено в среднем в 8-16 раз при значени х разр дности числа от i6 до 32. Формула и 3 о б р е т е н н   Запоминаюш,ее устройство, содержащее счетчики имнульсов, накопитель, вход которого соединен с вы.ходом дешифратора, блок управлени , вход которого соединен с шиной считывани , а выходы - с соответствующими входами первого счетчика импульсов , шины записи и стирани , адресные и числовые шины, отличающеес  тем, что, с целью повыщени  быстродействи  устройства, оно содержит блок анализа единичного состо ни  накоиител , один вход которого соединен с щиной считывани , другие входы соединены с соответсгвующими входами дещифратора, выход блока анализа единичного состо ни  накопител  подключен к входу блока управлени , выход которого соединен с входом второго счетчика импульсов, второй вход блока управлени  соединен с шиной адреса , первый и второй уиравл ющие входы блока управлени  соединены соответственно с плииами считывани  и адресной. Источники информации, прин тые во внимание при экспертизе 1.Майоров С. А., Новиков Г. И. Структура ЦВМ. Л., «Машиностроение, 1970, с 271. 2.Авторское свидетельство СССР № 496604, кл. G ПС 11/00, 1973. Счи1Т1ы1он:.е
MUJj ДШг ПШз quit ДШ5 ДШ-/ fs
пш дшз aiis ДШ7
- дщ f niis l дч/g
цш
А/9v,К
ilucnaSbie шины
Э
,-1
AdpecMiiie шин
фиг. г Ы
SU731879977A 1973-01-29 1973-01-29 Запоминающее устройство SU650101A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU731879977A SU650101A1 (ru) 1973-01-29 1973-01-29 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU731879977A SU650101A1 (ru) 1973-01-29 1973-01-29 Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU650101A1 true SU650101A1 (ru) 1979-02-28

Family

ID=20541588

Family Applications (1)

Application Number Title Priority Date Filing Date
SU731879977A SU650101A1 (ru) 1973-01-29 1973-01-29 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU650101A1 (ru)

Similar Documents

Publication Publication Date Title
SU650101A1 (ru) Запоминающее устройство
SU1034188A1 (ru) Пороговый элемент (его варианты)
SU1280600A1 (ru) Устройство дл ввода информации
SU1037258A1 (ru) Устройство дл определени количества единиц в двоичном коде
SU1160410A1 (ru) Устройство адресации пам ти
SU515154A1 (ru) Буферное запоминающее устройство
SU1524038A1 (ru) Программируемый распределитель импульсов
SU1275523A1 (ru) Устройство дл индикации
SU955067A1 (ru) Устройство дл опроса информационных каналов
SU1226398A1 (ru) Многоканальный измеритель временных интервалов
SU1341649A1 (ru) Устройство дл определени числа вершин подграфов графа
SU1241239A1 (ru) Стохастический преобразователь
SU482744A1 (ru) Устройство микропрограммного управлени
SU1049867A1 (ru) Устройство дл формировани последовательностей управл ющих сигналов
SU966685A2 (ru) Устройство дл сопр жени
SU746629A1 (ru) Устройство дл отображени информации
SU1529223A1 (ru) Устройство дл фиксации сбоев
SU892310A1 (ru) Цифровое индикаторное устройство
SU705678A1 (ru) Устройство опроса телеметрических каналов
SU1270900A1 (ru) Устройство дл преобразовани последовательного кода в код
SU868749A1 (ru) Устройство дл сортировки чисел
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1361561A1 (ru) Герератор тестов
SU841061A1 (ru) Устройство дл контрол блоковпАМ Ти
SU1168958A1 (ru) Устройство дл ввода информации