[go: up one dir, main page]

SU620018A1 - Устройство аналого-цифрового преобразовани - Google Patents

Устройство аналого-цифрового преобразовани

Info

Publication number
SU620018A1
SU620018A1 SU762418222A SU2418222A SU620018A1 SU 620018 A1 SU620018 A1 SU 620018A1 SU 762418222 A SU762418222 A SU 762418222A SU 2418222 A SU2418222 A SU 2418222A SU 620018 A1 SU620018 A1 SU 620018A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
switch
elements
input
Prior art date
Application number
SU762418222A
Other languages
English (en)
Inventor
Анатолий Леонидович Ларин
Нина Ивановна Пилипчук
Виталий Павлович Яковлев
Original Assignee
Предприятие П/Я Г-4097
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4097 filed Critical Предприятие П/Я Г-4097
Priority to SU762418222A priority Critical patent/SU620018A1/ru
Application granted granted Critical
Publication of SU620018A1 publication Critical patent/SU620018A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) УСТРОЙСТВО АНАЛОГО-ЦИФРОВОГО ПРЕОБРАЗОВАНИЯ
1
Изобретение отнсхзитс  к технике аналого-цифрового преобразовани  и может быть использовано при передаче аналоговых сигналов по дискретным каналам св зи.
Известно устройство кодировани  адаптацией по разр дности, в котором число разр дов кодового слова мен етс  в соответствии с измеренным сродним значением кодового сигнала ij.
Недостатком такого устройства  вл етс  неспособность слежени  за быстромен ющимис , например экспоненциально, входными сигналами,а также избыточност при кодировании сигналов, обусловленной отличием текущего значени  сигнала от измеренного среднего уровн .
Наиболее близким по технической сущности к за вл емому изобретению  вл етс  аналого-цифровой преобразователь, содержащий блок сравнени , логическое устройство, cocTosnaee из элементов И и коммутатора, блок пам ти, дифроаналоговый преобразователь и генератор импульсов 2 .
Недостатеом такс  о устройства  вл е- с  избыточность в дискретном представлении малых входньсс сигналов, выражающвн  с  в том, что в этсм случае старшие разр ды равны нулю и передача их по каналу св зи нецелесообразна.
Целью изобретени   вл етс  устране- нение избыточности при кодировании
входных сигналов.
Указанна  цель достигаетс  тем, что в предлагаемое устройство, содержащее блок сравнени , первый вход которого соединен с шиной входного сигнала,
второй вход - с выходом цифроаналогового преобразовател , а выход подключен к первым входам каждого из Ш , элементов И, вторые входы которых соединены соответственно с выходами с
2 - (m+l) коммутатора, выходы последних соединены соответственно с первыми входами каждого из -ГП элементов пам ти , их вторые входы соединены соответственно с W выходами коммутатора , выходы которых соединены соответст венно с ГС входами цифроаналогового преобразовател , управл ющие входы ком мутатора подк цочены к шине стартовых импульсов и выходу генератора тактовых импульсов, дополнительно введены ревер сивный счетч.ик и два логических элемен та, первые .|Т1 входов этих элементов сое динены соответственно с ГП выходами элементов пам ти, вторые ,1г входов которых соед1шены с соответствующими входами коммутатора и m выходами ре версивного счетчика, вычитающий и суммирующий входы которых соединены со01 етственно с выходами первого и второго- логических элементов. На чертеже дана структурна электри ческа  схема предлагаемого устройства ала ого-иифров ого преобразова1«л . Устройство содержит блох 1 сравнени первый вход которого соединен с шиной 2 входного сигнала, второй вход о выходом цифроаналогового преобразоватен  3, выход подзс ючен к первым входам каждого из элементов И 4, вторые входы которых соедине1Ш1 соответственно с выходами с 2 - (-Тп -f 1} коммутато ра 5, а выходы элвменто В И 4 соединены с первыми входами каждого из элементов пам ти 6, их вторые входы соединены соотйетственно с Ш выходами коммутатора 5, а выходы элементов на , ти 6 - соотБетс1Бенно с входами цифр аналогового преобразовател  3 и с первыми входами логических элементов 7 и 8, вторые ;ГП входы последних соединены соотзетственио с Ш входами коммутатора 5 и с выходами реверсивного счетчика 9, а .выходы логических элементов 7 и. 8, соединены соответственно с вычитающим и суммирующим входами реверсивного счетчика 9, управл ющие вхо ды коммутатора 5 соединены с шиной 1О стартовых импульсов и выходом генератора 11 тактовых импульс.ов. Устройство работает следующим образом . Стартовый импульс, поступающий на управл ющий вход коммутатора 5, переписывает содержимое реверсивного счвтчика 9, KOTOpiDe а исходном состо нии равно нулю, в счетчих коммутатора, Тшстовые импульсы, поступающие на управл ющий вход коммутатора 5, с выхода генератора 11 тактовых импульсов по вл ютс  поочередно на одном из (ти-1) выходов коммутатора 5, начина  с ( 1 +1), где i - содержимое реверсивного счетчика 5, т.е. первый импульс по вл етс  на ( i +1)-ом выходе, второй- на {i +2)-ом и т. д. При помощи этих импульсов преобразуетс  входна  аналогова  величина методом пораар д ного кодировани  в двоичное (JT1 - i )разр дное число благодар  применению элементов И 4, элементов пам ти 6, цнфроаналогавого преобразовател  3 и блока 1 сравнени . По окончании такта преобразовани  начинаетс  анализ полученного двоичного чибла. /1л ,этой цели используютс  логические элементы 7 и 8, ко входам которых подключены выходы элементов пам ти б и выходы реверсивного счетчика 9, Логический элемент 8 выполн ет логическую функцию 1-Ц где - содержимое ( i +1)-г6 разр да в двоичном представлении преобразуе мого напр жени , 1 - число, записанное в реверсив«« ном счетчике 9. На выходе логического элемента 9 по вл етс  сигнал, равный единице в том случае, если ( и ) (старщий) разр д равен нулю. Сигнал с выхода логического элемента 8 поступает на вход сложени  реверсивного счетчика 9 и увеличивает его содержимое на единицу, благодар  этому в очередном такте преобразовани  число разр дов уменьшаетс  на единицу. Логический элемент 7 выполн ет логическую функцию , к i-n где X j. - содержимое К -го разр да aatv ичного числа; 3 - чкспо, записанное в реверснвном счетчике 9; m - максимальное число разр дов двоичного числа; П - логическое произведение. Следовательно, если во всех разр дах , начина  с (й+1), содержатс  единицы , то на выходе логического элемента 7 по вл етс  сигнал/который подает с  на вход вычитани  реверсивного счетчика 9, и в очередном такте npeia6paзовани  число разр дов.увеличиваетс  на единицу, что позвол ет преобразовать сигнал вдвое болыие предыдущего по абсолютной величине, т.е. предлагаемое устройство следит за экспоненциально быстрыми изменени ми сигнала. В канал св зи поступают не все 1И peasр дов , а только (m-i) разр дов, поскольку первые Л разр дов отключаютс  и их содержимое равно нулю. Так как изменение числа разр дов происходит на основании анализа двоичного числа, иере-т
даваемого по каналу св зи в очередном такте, то на приемном конце мо сно аналогичным анализом определить количество разр дов, которые передаютс  на следующем такте.

Claims (1)

1. Авторское свидетельство СССР № 293239, кл. GO6 F 5/О2, 07.03.69.
S. Шл нпин В. М. Цифровые электроизмерительные приборы, М., Энерги , 1972, с. 282, рис. 7-1.
SU762418222A 1976-11-09 1976-11-09 Устройство аналого-цифрового преобразовани SU620018A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762418222A SU620018A1 (ru) 1976-11-09 1976-11-09 Устройство аналого-цифрового преобразовани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762418222A SU620018A1 (ru) 1976-11-09 1976-11-09 Устройство аналого-цифрового преобразовани

Publications (1)

Publication Number Publication Date
SU620018A1 true SU620018A1 (ru) 1978-08-15

Family

ID=20682150

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762418222A SU620018A1 (ru) 1976-11-09 1976-11-09 Устройство аналого-цифрового преобразовани

Country Status (1)

Country Link
SU (1) SU620018A1 (ru)

Similar Documents

Publication Publication Date Title
SU620018A1 (ru) Устройство аналого-цифрового преобразовани
US3665457A (en) Approximation analog to digital converter
SU470842A1 (ru) Устройство дл преобразовани телеметрической информации
SU1057891A2 (ru) Устройство дл измерени мощности потерь при коммутации тиристора
SU758510A1 (ru) Аналого-цифровой преобразователь
SU1264170A1 (ru) Дифференцирующее устройство
SU517998A1 (ru) Адаптивный анолого-цифровой преобразователь
US3073904A (en) Dual encoder for pcm
SU1309086A1 (ru) Аналоговое запоминающее устройство
SU798947A2 (ru) Адаптивный коммутатор телеизме-РиТЕльНОй СиСТЕМы
SU1151994A1 (ru) Устройство дл определени отношени двух напр жений
SU590798A1 (ru) Адаптивный коммутатор телеизмерительной системы
SU885947A1 (ru) Устройство регулировани уровн квантовани
SU900438A2 (ru) След щий аналого-цифровой преобразователь
SU430423A1 (ru) Многоканальное передающее устройствотелемеханики
SU1714641A2 (ru) Адаптивный коммутатор системы телеизмерени
SU1008901A1 (ru) Аналого-цифровой преобразователь
SU1133611A2 (ru) Адаптивное телеизмерительное устройство
SU984035A1 (ru) Адаптивный аналого-цифровой преобразователь
SU1064453A1 (ru) Цифро-аналоговый преобразователь
SU1102031A1 (ru) След щий аналого-цифровой преобразователь
SU1246369A1 (ru) След щий стохастический преобразователь аналог-код
SU873405A1 (ru) Аналого-цифровой преобразователь
SU1448352A1 (ru) Устройство дл сбора телеметрической информации
SU1176452A1 (ru) Измеритель нелинейности аналого-цифровых преобразователей