SU616654A1 - Блок управлени дл буферного запоминающего устройства - Google Patents
Блок управлени дл буферного запоминающего устройстваInfo
- Publication number
- SU616654A1 SU616654A1 SU742323403A SU2323403A SU616654A1 SU 616654 A1 SU616654 A1 SU 616654A1 SU 742323403 A SU742323403 A SU 742323403A SU 2323403 A SU2323403 A SU 2323403A SU 616654 A1 SU616654 A1 SU 616654A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- control unit
- buffer storage
- triggers
- trigger
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Description
ные на четыре регистра, и элементы 22-24, блок 25 управлени дл буферного Запоминающего устройства, содержащий элементы ИЛИ-НЕ 26-28, основные триггеры 29-32 и вспомогательные триггеры 33-35; выходные шины 36-38 запомингиощего устройства, шину 39 считывани информации.
Устройство работает следующим образом . На тактовую шину 8 посто нно пост упают импульсы, равные логическому нулю, частота которых не ниже возможной частоты записи информации. Дл записи информации в запоминающее устройство по шине 7 управлени поступает импульс, по которому первое слово записываетс в первый регистр, образованный триггерами 10-12, одновременно основной триггер 29 первого разр да блока управлени устанавливаетс в единичное состо ние, при этом на выходе элемента 26 по вл етс сигнал, равный логической единице, который поступает на нулевой вход вспомогательного триггера 33. С приходом по тактовой шине 8 очередного тактирующего импульса на Нулевом выходе вспомогательного триггера 33 по вл етс сигнал, равныйлогической единице, который переписывает информацию из триггеров 10-12 первого регистра в триггеры 13-15 второго регистра , кроме того, этот сигнал устанавливает основной тригге р 30 в единичное состо ние, а основной триггер 29 - в нулевое. Наличие св зи с нулевого выхода вспомогательного триггера 33 на единичный вход вспомогательного триггера 34 преп тствует по влению на нулевом выходе последнего сигнала, равного логической единице , в момент действи данного входного сигнала. С приходом следующего тактирующего импульса сигнал, равный логической единице, по вл етс на нулевом выходе вспомогательного триггера 34, который переписывает информацию из триггеров 13-15 второго регистра в триггеры 16-18 третьего регистра, устанавливает основной триггер 31 в единичное состо ние, а триггер 30 - в нулевое состо ние.
Через ( п -1) тактовьах импульсов, где П - количество регистров дл хранени числа, первое слово окажетс в И -ом регистре.
Запись и перепись из регистра в регистр следующего слова осуществл етс аналогично.
Через ( П -2) тактовых импульсов второе слово окажетс в ( п-1)-м регистре.
При считывании информации из запоминающего устройства на шину 39 считывани подаетс импульс считывани , и первое слово из П -го регистра через элементы 22-25 выводитс из устройства,, Поскольку при этом триггер 32 устанавливаетс в нулевое состо ние, то очередным тактирующим импульсом информаци из ( П-1)го регистра переписываетс в п -и регистр.
Аналогично переписываетс информаци из младших регистров в освобождающиес регистры.
Таким образом, сдвиг единицы в основных триггерах блока управлени дл буферного запоминающего устройства происходит за один такт, т.е быстродействие предлагаемого блока управлени выше .при более простой структуре устройства.
Claims (2)
1.Авторское свидетельство СССР № 411652, М, Кл. Н 03 К 25/00, 1971.
2.Авторское свидетельство СССР . 407396, М. Кл. G11 С 19/00, 1970.
Вх7 Вхв
S JГ JГLГlГUГ J JЛS J
Вык35
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU742323403A SU616654A1 (ru) | 1974-02-13 | 1974-02-13 | Блок управлени дл буферного запоминающего устройства |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU742323403A SU616654A1 (ru) | 1974-02-13 | 1974-02-13 | Блок управлени дл буферного запоминающего устройства |
Publications (1)
Publication Number | Publication Date |
---|---|
SU616654A1 true SU616654A1 (ru) | 1978-07-25 |
Family
ID=20648552
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU742323403A SU616654A1 (ru) | 1974-02-13 | 1974-02-13 | Блок управлени дл буферного запоминающего устройства |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU616654A1 (ru) |
-
1974
- 1974-02-13 SU SU742323403A patent/SU616654A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4873671A (en) | Sequential read access of serial memories with a user defined starting address | |
ATE216529T1 (de) | Eine synchrone nand-dram-speicherarchitektur | |
GB1078580A (en) | Electronic data processing system | |
SU616654A1 (ru) | Блок управлени дл буферного запоминающего устройства | |
US5467303A (en) | Semiconductor memory device having register groups for writing and reading data | |
SU450233A1 (ru) | Запоминающее устройство | |
SU1191913A1 (ru) | Устройство дл ввода-вывода информации | |
SU1372316A1 (ru) | Запоминающее устройство дл графического диспле | |
SU849299A1 (ru) | Запоминающее устройство | |
SU982094A2 (ru) | Буферное запоминающее устройство | |
SU1010653A1 (ru) | Запоминающее устройство | |
SU1751817A1 (ru) | Ячейка ассоциативной пам ти | |
SU1053161A1 (ru) | Устройство управлени дл доменной пам ти | |
SU974411A1 (ru) | Буферное запоминающее устройство | |
SU487422A2 (ru) | Буферное запоминающее устройство | |
SU1305776A1 (ru) | Запоминающее устройство с последовательной записью и считыванием | |
SU1425653A1 (ru) | Устройство ранжировани чисел | |
SU1265856A1 (ru) | Устройство управлени дл доменной пам ти | |
SU1317486A1 (ru) | Устройство дл контрол блоков пам ти | |
SU982093A1 (ru) | Запоминающее устройство | |
SU1126972A1 (ru) | Устройство дл поиска информации | |
SU515154A1 (ru) | Буферное запоминающее устройство | |
SU1277210A1 (ru) | Ассоциативное запоминающее устройство | |
RU1827713C (ru) | Устройство задержки | |
SU486316A1 (ru) | Устройство дл сортировки данных |