[go: up one dir, main page]

SU612240A1 - Преобразователь целой части двоичного кода в двоично-дес тичный - Google Patents

Преобразователь целой части двоичного кода в двоично-дес тичный

Info

Publication number
SU612240A1
SU612240A1 SU731932354A SU1932354A SU612240A1 SU 612240 A1 SU612240 A1 SU 612240A1 SU 731932354 A SU731932354 A SU 731932354A SU 1932354 A SU1932354 A SU 1932354A SU 612240 A1 SU612240 A1 SU 612240A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
elements
output
inputs
level
Prior art date
Application number
SU731932354A
Other languages
English (en)
Inventor
Сергей Петрович Перелыгин
Валентин Петрович Перелыгин
Original Assignee
Объединенный Институт Ядерных Исследований
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Объединенный Институт Ядерных Исследований filed Critical Объединенный Институт Ядерных Исследований
Priority to SU731932354A priority Critical patent/SU612240A1/ru
Application granted granted Critical
Publication of SU612240A1 publication Critical patent/SU612240A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

I
Изобретение относитс  к автоматике и вычислительной технике.
Известно устройство дл  преобразовани  двоичного кода в двоично-дес тичный , содержащее триггеры и элементы И-ЯЕ ij . Недостатком его  вл етс  невысокое быстродействие.
Наиболее близким техническим решением к предлагаемс лу  вл етс  преобразователь целой части двоичного кода в двоично-дес тичный, кажда  тетрада которого содержит триггеры и элементы И-НЕ, причем устаньвочный вход первого триггера соединен с первой входной ШИНОЙ, а установочные .входы второго, третьего и четвертого триггеров соединены соответственно с выходами первого, второго и третьего элементов , выход четвертого элемента И-НЕ соединен с выходной шиной, а втсфа  входна  шина соединена со счетными входаьми всех четырех триггеров , первой и второй входы первого эл ( лента И-НЕ соединены соответственно с выходами п того и шестого элементов И-НЕ, nepBfcffl и второй входы второго элемента И-НЕ соединены соответственно с выходами седьмого и восьмого элементов И-НЕ, входы третьего элемента И-НЕ соединены с выходами дев того и
дес того элементов И-НЕ, первые входы одиннадцатого и четвертого элементов И-НЕ соединены соответственно с ий-, версным выходом первого триггера и
выосодом двенадцатого элемента И-НЕ L2J.
Недостатком его также  вл етс  невысокое быстродействие.
Целью изобретени   вл етс  повьшеиие быстродействи .
Это достигаетс  тем что в каждой тетраде пр мой выход первого триггера соединен с первыми входами п того, восьмого , дес того и двенадцатого элементов И-НЕ, инверсный выход первого
триггера соединен с первыми входами шестого и д  того элементов И-НЕ, пр мой выход Ъторого триггера соединен со вторыми входами шестого, седьмого и восьмого элементов И-НЕ, ииверсиый
выход второго триггера соедииен с
вторым входом дев того элемента И-НЕ, третий выход которого соедииен о третьим и вторым входами соответственно шестого и двенадцатого элемеитов И-НЕ

Claims (1)

  1. и пр мым выходом третьеготриггера, инверсный выход которого соединен с первым и вторым входами седьмого и п того .элементов И-НЕ соответствеино, пр мой вьЬсод четвертого триггера соедийен со вторь и входами дес того и одинИадцатсго элементов И-НЕ, а инверсный выход четвертого триггера соединен с третьими входами четвертого и п того элементов , третьи входы первого и второго элементов И-НЕ соединены с выходом одиннадцатого элемента И-НЕ, а вторые входы первого и четвертого элементов И-НЕ соединены с выходом шестого элемента И-НЕ. На фиг. .1 приведена схема тетрады преобразовател . Прин тые обозначени  s элементы и-НЕ - 1-12, триггеры: 13-16, образующие тетраду. Преобразователь работает следующим образом, Если состо ние триггеров тетрады соответствует кодам от нул  ; до четырех , то на установочный вход триггера 14 через элементы И-НЕ 1 и 5 подаетс  уровень пр мого выхода триггера 13, на установочный вход триггера 15 череэ элементы И-НЕ 7 или 8 и 2 подаетс  уровень пр мого выхода триггера 14, на установочный вход триггера 16 через элементы 3 и 9 подаетс  уровень пр мого выхода триггера 15. По очередному тактовому импульсу происходит сдвиг кода на один разр д вправо с занесением уров н  входной информационной шины в триггер 13. Если состо ние триггеров тетрады соответствует кодам от п ти до дев ти, то.на выходе тетрады элемент И-НЕ 4 с помощью элементов И-НЕ 6)12 или триггера Тб организует уровень переноса, а элеме ты И-НЕ S-- I через элементы И-НЕ 1-3 организуют корректирующие уровни на. установочные вкоды триггеров 14-16. По очередному тактовому импульсу, поступакадему на счетные входы тригге ров , на единичном выходе триггера 13 установитс  уровень, соответствующий уровню входной информацион .ной шины, на единичном выходе триггера 14 установитс  уровень, определ емый элементами И-НЕ 1, 5, 6, 11, на единичном выходе триггера 15 установитс  уровень, определ емый элементами И-НЕ 2,7,8,11, на единичном выходе .триггера 16 установитс  уровень определ емый элементами И-НЕ 3,9,10. Подобнь. образом может бьтть постр ен преобразователь двоично-дес тичного кода в двоичный. На фиг. 2 приведена схема тетрады. Прин тые обоз начени : элементы И-НЕ 1-12, триггер 13-16,, образующие тетраду, когора  работает следующим образом. Если на входе установлен разрешающий уровень то в тетраде по очередному тактовому импульсу происходит сдвиг кода на один разр д вправо. При этом на мом выходе триггера 13 установитс  уровень логического нул  на пр мом выходе триггера 14 установитс  урове определ емый элементами И-НЕ 2 и 10 на пр мом выходе триггера 15 установитс  i уровень, определ емый элементами И-НЕ 4 и 11; на пр мом выходе риггера 16 установитс  уровень, опедел емый элементами И-НЕ ,6 и 12. сли на вхоле 17 установлен разрешаюий уровень, то по очередному тактовоу импульсу в триггеры тетрады заноитс  код коррекции. При этом на пр ом выходе триггера 13 установитс  ровень, определ емый элементами И-НЕ 1, 7 и 9; на пр мом йыходе триггера 14 установитс  уровень, определ емый элементами И-НЕ 3, 5 и 11; на пр мом выходе триггера 16 установитс  уровень, определ емый элементами И-НЕ 7, 8 и 12. Использование изобретени  позвол ет увеличить быстродействие преобразовател  кода, а при использовании, Дтриггеров , работающих по фронту, увеличить надежность, так как в этом слу чае cxef;a не накладывает ограничений сверху на длительность тактовых ит пульсов . Предлагаемое устройство дл  преобразовани  может найти применение S аппаратуре автоматики и вычислительной техники. Формула изобретени  Преобразователь целой части двоичного кода в двоично-дес тичный, кажда  тетрада которого содержит триггеры , и элементы И-НЕ, причем установочный вход первого триггера соединен с первой йходной шиной, а установочные входы второго, третьего и четвертого триггеров соединены соответственно с выходами первого, второго и третьего, элементов И-НК, выход четвертого элемента И-НЕ соединен с выходной шиной, а втора  входна  шина соегщнена со счетными входами всех четырех триггеров , первый и второй входы первого элемента И-НЕ соединены соответственно с выходами п того и шестого элементов И-НЕ, первЕлй и второй входы второго элемента И-НЕ соединены соответственно с выходами седьмого и восьмого элеменi-OB И-НЕ, входы третьего элемента И-НЕ соединены с выходами дев того и дес того элементов И-НЕ , первые входы одиннадцатого и четвертого элементов И-НЕ соединены соответственно с инверснь№ выходом первого триггера и выходом двенадцатого элемента И-НЕ, отличающийс   тем, что, с целью повышени  быстродействи , в казной тетраде пр мой выход первого триггера соединен с первыми входами п того, восьмого/ дес того и двенадцатого элементов И-НЕ, инверсный выход первого триггерг соединен с первыми входами шестого и дев того элементов И-НЕ, пр мой выход второго триггера соединен со вторили входами шестого, седьмого и восьмого элетов И-НЕ, инверсный выход второго триггера соединен с вторым входом дев того элемента И-НЕ, третий вход
SU731932354A 1973-06-19 1973-06-19 Преобразователь целой части двоичного кода в двоично-дес тичный SU612240A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU731932354A SU612240A1 (ru) 1973-06-19 1973-06-19 Преобразователь целой части двоичного кода в двоично-дес тичный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU731932354A SU612240A1 (ru) 1973-06-19 1973-06-19 Преобразователь целой части двоичного кода в двоично-дес тичный

Publications (1)

Publication Number Publication Date
SU612240A1 true SU612240A1 (ru) 1978-06-25

Family

ID=20556662

Family Applications (1)

Application Number Title Priority Date Filing Date
SU731932354A SU612240A1 (ru) 1973-06-19 1973-06-19 Преобразователь целой части двоичного кода в двоично-дес тичный

Country Status (1)

Country Link
SU (1) SU612240A1 (ru)

Similar Documents

Publication Publication Date Title
SU612240A1 (ru) Преобразователь целой части двоичного кода в двоично-дес тичный
SU1097994A1 (ru) Устройство дл преобразовани двоичного кода в код системы счислени с отрицательным основанием /его варианты/
SU1667259A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU717754A1 (ru) Преобразователь двоично-дес тичных чисел в двоичные
SU1003351A1 (ru) Счетчик с параллельным переносом
SU801254A1 (ru) Делитель частоты с переменнымКОэффициЕНТОМ дЕлЕНи
SU1438007A2 (ru) Преобразователь последовательного кода в параллельный
SU368598A1 (ru) Преобразователь двоично-десятичного кода «12222» в унитарный код
RU2007031C1 (ru) Преобразователь кодов
SU1755274A1 (ru) Устройство дл сравнени @ -разр дных чисел
SU1367163A1 (ru) Преобразователь последовательного двоичного кода в число-импульсный код
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU1538255A1 (ru) Преобразователь пр мого последовательного кода в дополнительный
SU594530A1 (ru) Ячейка пам ти дл регистра сдвига
SU840899A1 (ru) Устройство дл возведени в квадрат ипОлучЕНи РАзНОСТи КВАдРАТОВ чиСлО-иМпульС-НОгО КОдА
SU690476A1 (ru) Устройство дл последовательного выделени единиц из п-разр дного двоичного кода
SU993470A2 (ru) Преобразователь "КОД-ШИМ
SU1589399A1 (ru) Преобразователь кодов
SU450167A1 (ru) Устройство дл делени двоичных чисел
SU1003356A1 (ru) Реверсивный счетчик
SU610178A1 (ru) Сдвигающий регистр
SU1201855A1 (ru) Устройство дл сравнени двоичных чисел
SU656052A1 (ru) Преобразователь двоичнодес тичного кода в двоичный
SU736366A1 (ru) Преобразователь последовательности импульсов
SU591853A2 (ru) Преобразователь кода