[go: up one dir, main page]

SU548892A2 - Shift register - Google Patents

Shift register

Info

Publication number
SU548892A2
SU548892A2 SU2045448A SU2045448A SU548892A2 SU 548892 A2 SU548892 A2 SU 548892A2 SU 2045448 A SU2045448 A SU 2045448A SU 2045448 A SU2045448 A SU 2045448A SU 548892 A2 SU548892 A2 SU 548892A2
Authority
SU
USSR - Soviet Union
Prior art keywords
bit
shift register
output
trigger
register
Prior art date
Application number
SU2045448A
Other languages
Russian (ru)
Inventor
Александр Григорьевич Астановский
Виктор Ильич Варшавский
Вячеслав Борисович Мараховский
Иль Ахсанович Насибуллин
Валерий Анатольевич Песчанский
Леонид Яковлевич Розенблюм
Николай Алексеевич Стародубцев
Роман Львович Финкельштейн
Борис Соломонович Цирлин
Original Assignee
Уфимский Приборостроительный Завод Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Уфимский Приборостроительный Завод Им.В.И.Ленина filed Critical Уфимский Приборостроительный Завод Им.В.И.Ленина
Priority to SU2045448A priority Critical patent/SU548892A2/en
Application granted granted Critical
Publication of SU548892A2 publication Critical patent/SU548892A2/en

Links

Landscapes

  • Agricultural Chemicals And Associated Chemicals (AREA)
  • Monitoring And Testing Of Nuclear Reactors (AREA)
  • Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)

Description

р да, при этом «О, возникший на выходе элемента 1 или 2 этого разр да, вызовет ио вление сигналов «1 на выходах элементов 3 и 4 этого же разр да, ноступающих на вход нечетного триггера предыдущего разр да, и т.д. Процесс будет продолжатьс  до тех пор, пока в нечетный триггер старшего разр да не запишетс  информаци , а на выходах элементов 3 и 4 этого разр да не по витс  «1 После этого на выходе элемента 5 по витс  «О, что будет служить индикацией момента окончани  переходного процесса в регистре. Пусть сигнал управлени  сдвигом - «О. Тогда после окончани  переходных процессов четные триггеры всех разр дов будут хранить информацию, а на выходах элементов 1, 2 и 5 установитс  «1. Действительно, после подачи «О на выход управлени  на выходах элементов 1 и 2 младшего разр да по вл ютс  сигналы «1, которые разрешат передачу информации в четный триггер из нечетного триггера предыдущего разр да. Четный триггер младшего разр да установитс  в состо ние , противоположное состо нию нечетного триггера предыдущего разр да, при этом «О, по вившийс  на выходе элемента 3 или 4 младшего разр да, вызовет по вление сигналов «1 на выходах элементов 1 и 2 предыдущего разр да, и т. д. Процесс будет продолжатьс  до тех пор, пока в четный триггер старшего разр да не будет записана информаци  из внешнего источника и на выходе элемента 3 или 4 этого разр да не по витс  «О. После этого на выходе элемента 5 по витс  «1, что будет служить индикацией момента окончани  переходного процесса в регистре. Из сказанного выше следует, что за один период изменени  входного сигнала информаци  в регистре сдвигаетс  на один разр д , причем значение сигнала на выходе элемента 5 совпадает со значением входного сигнала во врем  переходного процесса, а после окончани  переходного процесса в регистреIn this case, “O, arising at the output of the element 1 or 2 of this bit, will cause the appearance of the signals“ 1 at the outputs of the elements 3 and 4 of the same bit that are not entering the input of the odd trigger of the previous bit, etc. The process will continue until information is written to the odd trigger of the most significant bit, and the outputs of elements 3 and 4 of this bit are not "1". After this, the output of element 5 is "O, which will indicate the end time the transition process in the register. Let the shift control signal be "O. Then, after the end of the transients, the even triggers of all bits will store information, and at the outputs of elements 1, 2 and 5 it will be set to "1. Indeed, after the filing of the "On to the control output" signals "1 appear at the outputs of the elements 1 and 2 of the lower bit, which will allow the transfer of information to the even trigger from the odd trigger of the previous bit. The even low-order trigger will be set to the opposite state to the previous-stage odd trigger, while "O, which occurred at the output of element 3 or 4 of the lower bit, will cause the appearance of signals" 1 at the outputs of elements 1 and 2 of the previous bit Yes, and so on. The process will continue until an even trigger of the most significant bit records information from an external source and the output of element 3 or 4 of this bit is not received. After that, the output of the element 5 is according to Wits "1, which will serve as an indication of the end of the transition process in the register. From the above it follows that during one period of change of the input signal, the information in the register is shifted by one bit, and the signal value at the output of element 5 coincides with the value of the input signal during the transition process, and after the end of the transition process in the register

противоположно ему и, следовательно, этот элемент  вл етс  индикатором момента окончани  переходноого процесса, а предлагаема  схема регистра сдвига - не завис щей от скорости .opposite to it and, therefore, this element is an indicator of the end of the transition process, and the proposed scheme of the shift register is independent of speed.

Повышенна  надежность предлагаемого регистра сдвига, упрощение методики ремонта и отыскани  неисправностей обеспечивают значительный экономический эффект.The increased reliability of the proposed shift register, the simplification of the repair and troubleshooting methods provide a significant economic effect.

Claims (1)

1. Авт. св. СССР № 410464, кл. G ПС 19/00, 10.01.72.1. Auth. St. USSR № 410464, cl. G PS 19/00, 10.01.72. л разр дl dd Тразр дTrasr d
SU2045448A 1974-07-19 1974-07-19 Shift register SU548892A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2045448A SU548892A2 (en) 1974-07-19 1974-07-19 Shift register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2045448A SU548892A2 (en) 1974-07-19 1974-07-19 Shift register

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU410464A Addition SU87789A1 (en) 1950-01-12 1950-01-12 Machine for applying glue to the roots, such as book blocks

Publications (1)

Publication Number Publication Date
SU548892A2 true SU548892A2 (en) 1977-02-28

Family

ID=20591452

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2045448A SU548892A2 (en) 1974-07-19 1974-07-19 Shift register

Country Status (1)

Country Link
SU (1) SU548892A2 (en)

Similar Documents

Publication Publication Date Title
GB1257066A (en)
SU548892A2 (en) Shift register
ES392977A1 (en) Frame synchronization system
GB1436979A (en) Output circuitry for a digital instrument
ES444381A1 (en) Transmit and receive digital data channel elastic store
SU395835A1 (en) DEVICE FOR ADDRESS MODIFICATION
SU494745A1 (en) Device for the synthesis of multi-cycle scheme
SU1236484A1 (en) Device for determining number of ones in binary number
SU588562A1 (en) Double-cycle serial shift register
SU741322A1 (en) Shifting memory
GB1390101A (en) Electronic store for the transmission of binary data
SU1383321A1 (en) Smooth periodic function generator
SU676992A1 (en) Indication device
SU1191909A1 (en) Pipeline device for taking antilogarithms of binary number arrays
SU830376A1 (en) Binary number comparing device
SU586460A1 (en) Device for reproducing function with slope short of 2 to the k power
SU1653154A1 (en) Frequency divider
SU396839A1 (en) DEVICE OF TRANSFORMATION OF SCALE IMAGE BY LINE
SU663113A1 (en) Binary counter
SU1193812A1 (en) Phase shift-to-digital converter
SU1451687A1 (en) Square rooting device
SU395988A1 (en) DECIMAL COUNTER
SU960814A1 (en) Microprogram control device
SU558403A1 (en) Binary counter
SU1432532A1 (en) Buffer storage