р да, при этом «О, возникший на выходе элемента 1 или 2 этого разр да, вызовет ио вление сигналов «1 на выходах элементов 3 и 4 этого же разр да, ноступающих на вход нечетного триггера предыдущего разр да, и т.д. Процесс будет продолжатьс до тех пор, пока в нечетный триггер старшего разр да не запишетс информаци , а на выходах элементов 3 и 4 этого разр да не по витс «1 После этого на выходе элемента 5 по витс «О, что будет служить индикацией момента окончани переходного процесса в регистре. Пусть сигнал управлени сдвигом - «О. Тогда после окончани переходных процессов четные триггеры всех разр дов будут хранить информацию, а на выходах элементов 1, 2 и 5 установитс «1. Действительно, после подачи «О на выход управлени на выходах элементов 1 и 2 младшего разр да по вл ютс сигналы «1, которые разрешат передачу информации в четный триггер из нечетного триггера предыдущего разр да. Четный триггер младшего разр да установитс в состо ние , противоположное состо нию нечетного триггера предыдущего разр да, при этом «О, по вившийс на выходе элемента 3 или 4 младшего разр да, вызовет по вление сигналов «1 на выходах элементов 1 и 2 предыдущего разр да, и т. д. Процесс будет продолжатьс до тех пор, пока в четный триггер старшего разр да не будет записана информаци из внешнего источника и на выходе элемента 3 или 4 этого разр да не по витс «О. После этого на выходе элемента 5 по витс «1, что будет служить индикацией момента окончани переходного процесса в регистре. Из сказанного выше следует, что за один период изменени входного сигнала информаци в регистре сдвигаетс на один разр д , причем значение сигнала на выходе элемента 5 совпадает со значением входного сигнала во врем переходного процесса, а после окончани переходного процесса в регистреIn this case, “O, arising at the output of the element 1 or 2 of this bit, will cause the appearance of the signals“ 1 at the outputs of the elements 3 and 4 of the same bit that are not entering the input of the odd trigger of the previous bit, etc. The process will continue until information is written to the odd trigger of the most significant bit, and the outputs of elements 3 and 4 of this bit are not "1". After this, the output of element 5 is "O, which will indicate the end time the transition process in the register. Let the shift control signal be "O. Then, after the end of the transients, the even triggers of all bits will store information, and at the outputs of elements 1, 2 and 5 it will be set to "1. Indeed, after the filing of the "On to the control output" signals "1 appear at the outputs of the elements 1 and 2 of the lower bit, which will allow the transfer of information to the even trigger from the odd trigger of the previous bit. The even low-order trigger will be set to the opposite state to the previous-stage odd trigger, while "O, which occurred at the output of element 3 or 4 of the lower bit, will cause the appearance of signals" 1 at the outputs of elements 1 and 2 of the previous bit Yes, and so on. The process will continue until an even trigger of the most significant bit records information from an external source and the output of element 3 or 4 of this bit is not received. After that, the output of the element 5 is according to Wits "1, which will serve as an indication of the end of the transition process in the register. From the above it follows that during one period of change of the input signal, the information in the register is shifted by one bit, and the signal value at the output of element 5 coincides with the value of the input signal during the transition process, and after the end of the transition process in the register
противоположно ему и, следовательно, этот элемент вл етс индикатором момента окончани переходноого процесса, а предлагаема схема регистра сдвига - не завис щей от скорости .opposite to it and, therefore, this element is an indicator of the end of the transition process, and the proposed scheme of the shift register is independent of speed.
Повышенна надежность предлагаемого регистра сдвига, упрощение методики ремонта и отыскани неисправностей обеспечивают значительный экономический эффект.The increased reliability of the proposed shift register, the simplification of the repair and troubleshooting methods provide a significant economic effect.