SU519856A1 - Pulse delay device - Google Patents
Pulse delay deviceInfo
- Publication number
- SU519856A1 SU519856A1 SU2038904A SU2038904A SU519856A1 SU 519856 A1 SU519856 A1 SU 519856A1 SU 2038904 A SU2038904 A SU 2038904A SU 2038904 A SU2038904 A SU 2038904A SU 519856 A1 SU519856 A1 SU 519856A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- shift register
- input
- delay device
- pulse delay
- pulse
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
1one
Изобретение относитс к радиотехнике и может быть использовано в устройствах импульсной техники.The invention relates to radio engineering and can be used in devices of pulse technology.
Известны устройства дл задержки импульсов 1, .Devices for delaying pulses 1 are known.
Одно из известных устройств дл задержки имлульсов i содержит триггер, переключатели , счетчики. Однако в таком устройстве от разр да к разр ду накапливаетс ошибка.One of the known devices for delaying an i-pulse i contains a trigger, switches, counters. However, in such a device, an error accumulates from bit to bit.
Наиболее близким техническим решением данному изобретению вл етс устройство дл задержки импульсов, содержан ее делитель частоты, сдвигающий регистр, распределитель импульсов, переключатели, элемент «И, первый вход которого соединен с выходом триггера , один из входов которого подключен к установочным входам сдвигаюпдего регистра и распределител импульсов 2.The closest technical solution of this invention is a device for delaying pulses, contains its frequency divider, shift register, pulse distributor, switches, element "AND, the first input of which is connected to the trigger output, one of the inputs of which is connected to the setup inputs of shift register and distributor pulses 2.
Однако такое устройство имеет сравнительно невысокую точность фиксированных интервалов задержки импульсов.However, such a device has a relatively low accuracy of fixed pulse delay intervals.
Цель изобретени - повышение точности фиксированных интервалов задержки импульсов .The purpose of the invention is to improve the accuracy of fixed pulse delay intervals.
Дл этого в предлагаемом устройстве выход делител частоты через первый переключатель подключен к второму входу элемента «И, выход которого соединен с первым входом сдвигающего регистра, выходы сдвигающего регистра через второй переключатель подключеныTo do this, in the proposed device, the output of the frequency splitter through the first switch is connected to the second input of the element “AND, the output of which is connected to the first input of the shift register, the outputs of the shift register through the second switch are connected
к второму входу сдвигающего регистра и входу распределител импульсов.to the second input of the shift register and the input of the pulse distributor.
На чертеже приведена структурна электрическа схема предлагаемого устройства дл задержки импульсов.The drawing shows the structural electrical circuit of the proposed device for delaying pulses.
Устройство дл задержки и.мпульсов содержит делитель частоты 1, сдвигающлй регистр 2, распределитель импульсов 3, переключателиThe device for delaying pulses contains a frequency divider 1, a shift register 2, a pulse distributor 3, switches
4 и 5, элемент «И 6, первый вход которого соединен с выходом триггера 7, один из входов которого подключен к установочным входам сдвигающего регистра 2 п распределител импульсов 3.4 and 5, the element “AND 6, the first input of which is connected to the output of the trigger 7, one of the inputs of which is connected to the installation inputs of the shift register 2 and the pulse distributor 3.
Выход делител частоты 1 через переключатель 4 подключен к второму входу элемента «И 6, выход которого соединен с первым входом сдвигающего регистра 2. Выходы сдвигающего регистра 2 через переключательThe output of the frequency divider 1 through the switch 4 is connected to the second input element "And 6, the output of which is connected to the first input of the shift register 2. The outputs of the shift register 2 through the switch
5 подключены к второму входу сдвигающего регистра 2 и входу распределител импульсов 3.5 are connected to the second input of the shift register 2 and the input of the pulse distributor 3.
Устройство дл задержки работает следуюН1 ,им образом.The delay device operates as follows H1, in the image.
В исходном состо нии триггер 7 находитс в нулевом положении, и все разр ды сдвигающего регистра 2 и распределител импульсов 3, кроме нулевых, наход тс в нулевом состо нии. В нулевые разр ды регистра 2 иIn the initial state, trigger 7 is in the zero position, and all bits of the shift register 2 and pulse distributor 3, except for the zero ones, are in the zero state. In the zero bits of register 2 and
распределител 3 занесены единицы.distributor 3 units are listed.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2038904A SU519856A1 (en) | 1974-07-01 | 1974-07-01 | Pulse delay device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2038904A SU519856A1 (en) | 1974-07-01 | 1974-07-01 | Pulse delay device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU519856A1 true SU519856A1 (en) | 1976-06-30 |
Family
ID=20589331
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2038904A SU519856A1 (en) | 1974-07-01 | 1974-07-01 | Pulse delay device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU519856A1 (en) |
-
1974
- 1974-07-01 SU SU2038904A patent/SU519856A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU519856A1 (en) | Pulse delay device | |
SU641658A1 (en) | Multiprogramme frequency divider | |
SU421132A1 (en) | DIVIDER WITH VARIABLE COEFFICIENT DIVISION | |
SU809633A1 (en) | Distributor | |
SU489227A1 (en) | Variable division counting device | |
SU538488A1 (en) | Signal distributor | |
SU585513A1 (en) | Pseudorandom pulse train generator | |
SU407271A1 (en) | DEVICE FOR PHASE CORRECTION | |
SU680172A1 (en) | Pulse distributor | |
SU482898A1 (en) | Variable division ratio frequency divider | |
SU416827A1 (en) | ||
SU785979A1 (en) | Pulse selector by repetition period | |
SU429518A1 (en) | PULSE EXPANDER | |
SU588632A1 (en) | Reversible pilot signal shaper | |
SU1357914A1 (en) | Device for measuring time intervals | |
SU437128A1 (en) | Shift register | |
SU499654A1 (en) | Clock Generator | |
SU364109A1 (en) | PULSE DISTRIBUTOR ON POTENTIAL ELEPTABLES | |
SU617767A1 (en) | Arrangement for introducing corrections into time scale | |
SU411648A1 (en) | ||
SU1529429A1 (en) | Device for protection of contacts from rattling | |
SU525237A1 (en) | Time relay | |
SU790099A1 (en) | Digital pulse repetition frequency multiplier | |
SU483794A1 (en) | Multistable pulse frequency element | |
SU1162037A1 (en) | Pulse rate divider |