[go: up one dir, main page]

SU484528A1 - Устройство дл спектрального анализа - Google Patents

Устройство дл спектрального анализа

Info

Publication number
SU484528A1
SU484528A1 SU1923109A SU1923109A SU484528A1 SU 484528 A1 SU484528 A1 SU 484528A1 SU 1923109 A SU1923109 A SU 1923109A SU 1923109 A SU1923109 A SU 1923109A SU 484528 A1 SU484528 A1 SU 484528A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
cells
outputs
inverter
Prior art date
Application number
SU1923109A
Other languages
English (en)
Inventor
Семен Сергеевич Березин
Евгений Дмитриевич Колтик
Евгений Иванович Коровкин
Витольд Петрович Пиастро
Виталий Васильевич Сидоренко
Original Assignee
Предприятие П/Я А-1742
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1742 filed Critical Предприятие П/Я А-1742
Priority to SU1923109A priority Critical patent/SU484528A1/ru
Application granted granted Critical
Publication of SU484528A1 publication Critical patent/SU484528A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области специализированных средств аналоговой вычислительной техники, предназначенной дл  спектрального анализа широкополосных детерминированных и случайных сигналов.
Известны устройства дл  спектрального анализа, содержапдие генератор импульсов, подключенный через коммутатор к управл ющим входам квантователей, входы которых соединены с входом устройства, а выходы- с соответствующими  чейками пам ти. Такие устройства ИМеют низкое быстродейстие, обусловленное необходимостью выполнени  большого числа арифметических операций, число которых пропорционально квадрату числа дискретных отсчетов.
В цел х повышени  быстродействи  предлагаемое устройство содержит последовательно соединенные матрицы аналоговых вычислительных  чеек, причем входы аналоговых вычислительных  чеек первой матрицы подключены к выходам соответствующих  чеек пам ти.
Аналогова  вычислительна   чейка содержит два инвертора и два суммирующих усилител , причем один из входов  чейки подключен к первому инвертору и к одному из входов первого суммирующего усилител , другой ее вход соединен с вторым инвертором , с другим входом первого суммирующего
усилител  и с одним из входов второго суммирующего усилител , другой вход которого подключен к выходу первого инвертора.
На чертеже показана блок-схема предлагаемого устройства.
Устройство содержит блок 1 преобразовани  входной информации, содержащий квантователи 2 по времени, блок управлени  3 с генератором импульсов 4 и коммутатором 5, блок 6, содержащий  чейки пам ти 7, матрицы 8, состо щие из аналоговых вычислительных  чеек 9.
Сигнальные входы всех временных КВантователей 2 соединеныпараллельно, их управл ющие входы св заны с выходами коммутатора 5, а выходы - с входами  чеек 7 пам ти. Выходы  чеек пам ти подсоединены к входам аналоговых вычислительных  чеек 9, образующих первую матрицу 8. Кажда   чейка 9 состоит из двух суммирующих усилителей 10 и двух инверторов 11, при этом входы инверторов и усилителей соединены с выходами  чеек пам ти в соответствии с конфигурацией дерева графа быстрого преобразовани  Фурье. Выходы  чеек 9 первой матрицы подсоединены к определенным входам  чеек 9 второй матрицы (также в соответствии с конфигурацией дерева графа) и т. д. Устройство работает следующим образом.
Аналоговый входной сигнал поступает на входы квантователей 2. Имшульсы с генератора 4 бло.ка управлени  3 через коммутатор 5 поочередно открывают временные квантователи . Значени  входного сигнала, выбранные с периодом следовани  имлульсов гене .ратора 4, последовательно подаютс  на  чейки пам ти 7 блока 6, где они запоминаютс  на врем , необходимое дл  ввода информации . Выходные напр жени   чеек пам ти поступают на входы  чеек 9 первой матрицы 8. С выходов  чеек 9 последней матрицы снимаютс  значени  амплитуд ортогональных составл ющих комплексного спектра.
Описываемое устройство допускает обработку комплексных входных сигналов.
Предмет изобретени 

Claims (2)

1. Устройство дл  спектрального анализа, содержащее генератор импульсов, подключенный через коммутатор к управл ющим
входам квантователей, входы которых соединены с входом устройства, а выходы - с соответствующими  чейками пам ти, отличающеес  тем, что, с целью повышени  быстродейст ви , оно содержит последОВательно соединенные матрицы аналоговых вычислительных  чеек, причем входы аналоговых вычислительных  чеек первой матрицы подключены к выходам соответствующих  чеек пам ти.
2. Устройство по п. 1, отличающеес  тем, что аналогова  вычислительна   чейка содержит два инвертора и два суммирующих усилител , причем один из входов  чейки
подключен к первому инвертору и к одному из входов первого суммирующего усилител , другой ее вход соединен с вторым инвертором , с другим входом первого суммирующего усилител  и с одним из входов второго суммирующего усилител , другой вход которого подключен к выходу первого инвертора.
г-±
rQ--- K±}sri.Ji
f-U- - -ii
H-tO i
LrrULT J
SU1923109A 1973-05-30 1973-05-30 Устройство дл спектрального анализа SU484528A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1923109A SU484528A1 (ru) 1973-05-30 1973-05-30 Устройство дл спектрального анализа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1923109A SU484528A1 (ru) 1973-05-30 1973-05-30 Устройство дл спектрального анализа

Publications (1)

Publication Number Publication Date
SU484528A1 true SU484528A1 (ru) 1975-09-15

Family

ID=20553966

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1923109A SU484528A1 (ru) 1973-05-30 1973-05-30 Устройство дл спектрального анализа

Country Status (1)

Country Link
SU (1) SU484528A1 (ru)

Similar Documents

Publication Publication Date Title
Sauer et al. How many delay coordinates do you need?
US4275452A (en) Simplified fast fourier transform butterfly arithmetic unit
Draper et al. Testing for the inclusion of variables in einear regression by a randomisation technique
SU484528A1 (ru) Устройство дл спектрального анализа
KR900000783A (ko) 다수의 동일한 파라미터를 모니터링하는 시스템 및 그 방법
SU734578A1 (ru) Дискретно-аналоговый анализатор спектра
SU696496A1 (ru) Анализатор экстремумов случайных процессов
SU382105A1 (ru) Многоканальный функциональный преобразователь
SU942064A1 (ru) Устройство дл анализа многокомпонентных сигналов
SU391568A1 (ru)
SU734713A1 (ru) Процессор дл быстрого преобразовани фурье
SU1396081A1 (ru) Амплитудно-фазовый анализатор гармоник периодических напр жений
SU866561A1 (ru) Устройство дл быстрого преобразовани фурье
SU423135A1 (ru) Устройство для умножения и возведенияв степень
SU666488A1 (ru) Дискретно-аналоговый анализатор скольз щего спектра
SU402016A1 (ru) УСТРОЙСТВО дл РЕШЕНИЯ СИСТЕМ ДИФФЕРЕНЦИАЛЬНЫХ И АЛГЕБРАИЧЕСКИХ УРАВНЕНИЙ
SU611224A1 (ru) Устройство дл распознавани сигналов
SU538369A1 (ru) Устройство дл распознавани сигналов
SU454689A1 (ru) Умножитель крутизны преобразовател аналог-частота
SU1083124A1 (ru) Устройство дл спектрального анализа
SU470818A1 (ru) Устройство дл извлечени корн из суммы квадратов
van Emden Interaction analysis, an application of information theory in phytosociology
SU362305A1 (ru) Устройство для представления гистограммы распределения
SU703768A1 (ru) Анализатор спектра
SU408300A1 (ru) Устройство для получения случайных чисел