[go: up one dir, main page]

SU479105A1 - Устройство дл сопр жени вычислительной машины с двухпозиционными импульсными датчиками - Google Patents

Устройство дл сопр жени вычислительной машины с двухпозиционными импульсными датчиками

Info

Publication number
SU479105A1
SU479105A1 SU1931316A SU1931316A SU479105A1 SU 479105 A1 SU479105 A1 SU 479105A1 SU 1931316 A SU1931316 A SU 1931316A SU 1931316 A SU1931316 A SU 1931316A SU 479105 A1 SU479105 A1 SU 479105A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
memory
block
computer
bus
Prior art date
Application number
SU1931316A
Other languages
English (en)
Inventor
Лев Петрович Грузнов
Нина Аркадьевна Бушуева
Михаил Яковлевич Дроздов
Игорь Николаевич Журавлев
Валентин Петрович Карпычев
Юрий Константинович Кутьин
Лазарь Моисеевич Шагас
Original Assignee
Ивановский научно-исследовательский институт хлопчатобумажной промышленности
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ивановский научно-исследовательский институт хлопчатобумажной промышленности filed Critical Ивановский научно-исследовательский институт хлопчатобумажной промышленности
Priority to SU1931316A priority Critical patent/SU479105A1/ru
Application granted granted Critical
Publication of SU479105A1 publication Critical patent/SU479105A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)
  • Testing Or Calibration Of Command Recording Devices (AREA)

Description

средних частот всех указанных устройств, столь велика, что веро тность Р„ (Я, /) наложени  п сообщений возрастает до значений, при которых достоверность оценки контролируемого технологического процесса становитс  ниже допустимой.
Цель изобретени  - повышение достоверности собираемой информации.
Это достигаетс  тем, что в предлагаемое устройство введен блок управлени  пам тью, причем выход блока согласовани  соединен с блоком пам ти, выход схемы «ИЛИ - с блоком управлени  пам тью, а блок пам ти и блок управлени  пам тью св заны между собой и с вычислительной машиной.
На фиг. 1 показана блок-схема устройства; на фиг. 2 - блок пам ти и блок управлени  пам тью.
Устройство содержит блок I формировани  импульсов, который формирует импульс достаточно малой длительности в момент срабатывани  датчика, групповой блок 2 кодировани , служаш;ий дл  получени  из одиночного импульса кода сообщени  и усилени  мощности передаваемого сигнала, блок 3 согласовани , схему «ИЛИ 4, формирующую импульсы записи информации, блок 5 пам ти (накопитель информации, состо щий из субблоков ) и блок б управлени  пам тью.
На фиг, 2 прин ты следующие обозначени : 7 - шины импульса записи информации, 8, 9 - шилы импульса заполнени  субблока пам ти, 10 - шины импульсов чтени , II - импульсно-кодовые щины чтени , 12 - шины импульсов начальных установок, 13 - шины импульса конца приема информации, 14 - шина импульса конца обращени , I5i и 15-2 субблоки пам ти, 16 - блок местного управлени , 17 - регистр адреса, работающий в счетном режиме, 18 - регистр числа, 19 - куб пам ти, 20 - управл емый узел, содержащий дешифраторы, формирователи и усилители полуто,ков записи и считывани  по разр дным цеп м куба пам ти, 21 - управл емый узел, но в адресных цеп х куба пам ти , 22 н 23 - ключевые схемы управлени , 24, 25 - триггеры переключени  субблоков пам ти, 26-33-ключевые схемы управлени ; 34-37 - потенциальные выходы триггеров, 38-импульсно-кодовые шины информации, 39, 40-шины импульса установки в «О регистра числа, 41, 42-шины импульса конца обращени , 43, 44 - шины импульса начальной установки регистра числа, 45, 46 - шины импульса начальной установки регистра адреса.
Устройство работает следующим образом.
В момент осуществлени  контролируемого событи  срабатывает соответствующий датчик, и блок формировани  импульсов формирует импульс достаточно малой длительности. Импульс поступает в блок 2, где преобразуетс  в параллельный код сообщени , состо щий из кода объекта (адреса объекта) и кода признака сообщени  (контролируемого параметра ). Сигнал, усиленный по мощности, проходит блок 3 и записываетс  в регистр числа одного из субблоков блока 5. Одновременно сигнал поступает на вход схемы «ИЛИ 4, формирующей из него импульс записи и-нформацин , который направл етс  блоком 6 в соответствующий субблок пам ти и используетс  в нем дл  перезаписи содерл имого регистра числа в куб пам ти.
По заполнении куба пам ти информацией
из блока пам ти выдаетс  импульс заполнени  соответствующего субблока, который поступает в блок 6. На основании этого импульса блок 6 автоматически отключает заполненный субблок и включает свободный субблок
пам ти на сбор информации. Одновременно блок управлени  пам тью выдает в ЭВМ импульс заполнени  блока пам ти. Получив этот импульс, ЭВМ осуществл ет перезапись содержимого заполненного субблока блока пам ти в свою пам ть.
Таким образом, блок управлени  пам тью автоматически включает на сбор информации один из свободных субблоков блока пам ти, а ЭВМ осуществл ет перезапись содержимого
заполнившегос  информацией субблока в свою пам ть.
Рассмотрим работу блоков 5 и 6. Исходное состо ние схемы задаетс  ЭВМ, котора  направл ет соответствующие команды по шинам 12 и 13. Примем за исходное такое состо ние схемы, при котором на выходе 34 триггера 24 и на выходе 37 триггера 25 имеет место потенциал, дающий разрешение на выходы ключевых схем 22, 26, 27, 31 и 33, а с выходов 35 и 36, указанных триггеров на выходы ключевых схем 23, 28, 29, 30 и 32 подаетс  потенциал запрета. Сообщение с датчиков, преобразованное блоками 1, 2, 3 в параллельный импульс код, проходит шины 38, ключевую схему 22 и записываетс  в регистр 18. Одновременно свообще-ние преобразуетс  схемой «ИЛИ 4 в импульс записи информации, который направл етс  через ключевую схему 26 в блок 16 субблока 15 и превращаетс  в
нем в импульсы перезаписи содержимого регистра 18 в  чейки куба 19 пам ти.
В конце числа записи каждого сообщени  блок 16 выдает по шине 39 импульс установки в «О регистра 18, а по шине 41 - импульс
конца обращени  в регистр 17 адреса, работающий в счетном режиме. Этот импульс используетс  в нем дл  установки адреса следующего сообщени  путем увеличени  содержимого регистра на единицу. По заполнении
последней  чейки куба пам ти на выходе регистра 17 по вл етс  импульс заполнени  субблока пам ти, поступающий по шине 8 в блок управлени  пам тью и производит переключение триггеров 24, 25. Одновременно импульс
через ключ 27 записываетс  по щине 9 в ЭВМ и служит сигналом о заполнении куба пам ти субблока 15i.
Импульс по шинам 44, 46 направл етс  также в субблок 152 дл  установки регистров адреса и числа этого субблока в начальное состо ние . Переключение триггеров 24, 25 приводит к изменению знака потенциала на их выходах 34-37 на противоположной. В св зи с этим ключевые схемы 22, 26, 27, 31 и 33 получают запрет, а на выходы ключевых схем 23, 28, 29, 30 и 32 поступает разрешение. С этого момента информаци  принимаетс  и записываетс  субблоком 152, а содержимое субблока 15i через шины 11 перезаписываетс  в пам ть ЭВМ по ее командам, посылаемым в блок 16 по шине 10. Перед началом чтени  листа информации в субблоке 15i ЭВМ засылает по шине 12 через ключевую схему 32 импульс начальной установки, по которому регистры 17 и 18 устанавливаютс  в «О.
Чтение содержимого каждой  чейки заканчиваетс  выдачей из блока 16 импульса конца обращени , который по шине 41 поступает в регистр 17, устанавлива  в нем адрес следующей  чейки. Одновременна импульс конца обращени  через ключевую схему 30 и шину 14 засылаетс  в ЭВМ дл  организации чтени  содержимого дайной  чейки. По заполнении субблока ISa информацией он выдает
по шине 8 в блок 6 импульс заполнени  субблока и на сбор информации, вновь включаетс  субблок 15i и т. д.
Управление субблоками 15i и 152 может осуществл тьс  не только автоматически, но и по командам ЭВМ, посылаемым ей в блок управлени  и по шинам 12 и 13. Поступающие по этим шинам импульсы устанавливают триггеры 24, 25 в соответствующее положение.
Предмет изобретени 
Устройство дл  сопр жени  вычислительной машины с двухпозиционными импульсными датчиками по авт. св. № 371574, отличающеес  тем, что, с целью повышени  достоверности собираемой информации, в устройство введен блок управлени  пам тью, причем выход блока согласовани  соединен с блоком пам ти, выход схемы «ИЛИ соединен с блоком управлени  пам тью, а блок пам ти и блок управлени  пам тью соединены между собой и с вычислительной машиной.
w датчикоК
LкЗВП
SU1931316A 1973-06-08 1973-06-08 Устройство дл сопр жени вычислительной машины с двухпозиционными импульсными датчиками SU479105A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1931316A SU479105A1 (ru) 1973-06-08 1973-06-08 Устройство дл сопр жени вычислительной машины с двухпозиционными импульсными датчиками

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1931316A SU479105A1 (ru) 1973-06-08 1973-06-08 Устройство дл сопр жени вычислительной машины с двухпозиционными импульсными датчиками

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU371574 Addition

Publications (1)

Publication Number Publication Date
SU479105A1 true SU479105A1 (ru) 1975-07-30

Family

ID=20556336

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1931316A SU479105A1 (ru) 1973-06-08 1973-06-08 Устройство дл сопр жени вычислительной машины с двухпозиционными импульсными датчиками

Country Status (1)

Country Link
SU (1) SU479105A1 (ru)

Similar Documents

Publication Publication Date Title
SU479105A1 (ru) Устройство дл сопр жени вычислительной машины с двухпозиционными импульсными датчиками
SU720507A1 (ru) Буферное запоминающее устройство
SU491980A1 (ru) Устройство дл записи цифровой информации
SU497634A1 (ru) Буферное запоминающее устройство
SU640368A1 (ru) Ассоциативное запоминающее устройство
SU483705A1 (ru) Оперативное запоминающее устройство
SU1541622A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
SU395995A1 (ru) Устройство передачи телеметрической информации
SU1282107A1 (ru) Устройство дл ввода информации
SU454588A1 (ru) Запоминающее устройство с автономным контролем
SU562923A1 (ru) Устройство управлени дл приемно-передающей аппаратуры
SU1022216A1 (ru) Устройство дл контрол доменной пам ти
SU900314A1 (ru) Полупосто нное запоминающее устройство
SU364112A1 (ru) Счетное устройство, сохраняющее информацию при перерывах питания
SU476523A1 (ru) Устройство дл формировани импульсов в системах контрол электрических соединений
SU1010731A1 (ru) Счетное устройство,сохран ющее информацию при отключении питани
SU1249583A1 (ru) Буферное запоминающее устройство
SU1374279A1 (ru) Буферное запоминающее устройство
SU508951A1 (ru) Датчик кода морзе
SU663113A1 (ru) Двоичный счетчик
SU1164763A2 (ru) Устройство дл сжати и накоплени графической информации
SU651419A1 (ru) Запоминающее устройство с самоконтролем
SU510952A1 (ru) Система дл сопр жени терминальных устройств с вычислительной машиной
SU1566409A1 (ru) Устройство управлени дл доменной пам ти
SU1399823A1 (ru) Запоминающее устройство с самоконтролем