SU446942A1 - Устройство запаздывани - Google Patents
Устройство запаздываниInfo
- Publication number
- SU446942A1 SU446942A1 SU1802163A SU1802163A SU446942A1 SU 446942 A1 SU446942 A1 SU 446942A1 SU 1802163 A SU1802163 A SU 1802163A SU 1802163 A SU1802163 A SU 1802163A SU 446942 A1 SU446942 A1 SU 446942A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- delay
- link
- adder
- aperiodic
- Prior art date
Links
Landscapes
- Networks Using Active Elements (AREA)
Description
1
Изобретение относитс к об- I ласти аналоговой вычислительной техники и может быть использовано при моделировании на универсальных АБМ систем, содержащих звень временного запаздывани ( в том числе и управл емого), в также при построении блоков запаздывани .
Известны устройства, имитирующие запаздывание путем воспроизведени с помощью четырех операционных усилителей первых трех членов разложени требуемой передаточной функции в р д Паде. При этом часть передаточной функции звена запаздывани , предполагающа наличие дифференцировани , воспроизводитс с помощью разности двух передаточных функций, что позвол ет избежать вного дифференцировани .
Известны устройства указанного типа, обеспечивающие воспроизведение регулируемого запаздывани .
Однако в существующих устройствах вследствие использовани раз1ности двух передаточных функций дл достижени необходимой точности требуетс строгий баланс р да элементов схемы, нарушение которого приводит к существенным искажени м не только фазовой, но и амплитудной частотных характеристик устройства в определенных диапазонах частоты и амплитуды входного сигнала. Эти показани усугуб0 л ютс в схемах с управл емым запаздыванием .
Целью изобретени вл етс повышение точности и имитации запаздывани за счет перестройки схемы
5 воспроизведени известной передаточной функции.
Указанна цель .достигаетс непосредственным воспроизведением части передаточной функции звена запаздывани путем соединени выхода апериодического звена с одним из входов сумматора. При этом в отличие от известных схем отсутствуют непосредственные св зи входа Iустройства со входом интегрирующего звена и выхода последнего со вхо дом сумматора. Помимо повышени точ ности воспроизведени запаздывани это несколько упрощает схему устройства , уменьшает число и упрощает некоторые из уравнений, св зывающих между собой ее параметры. На чертеже показана блок-схема устройства. Входна клемма I устройства соединена со входом сумматора 2 и со входом апериодического звена 3. Во внешнюю обратную св зь апериодического звена между его выходом и одним входом включены последовательно соединенные интегратор 4 и инвертор 5. Все указанные звень (апериодическое, интегрирующее, инвертор и сумматор) собраны по известным схемам на операционных усилител х посто нного тока, обладающих свойством инвертировани знака. Выход апериодического звена соединен непосредственно со вторым входом сумматора 2, В цепь обратной св зи апериодического звена включена дополнительна параллельна ветвь, состо ща из последовательно соединенного множительного знака 6 и конденсатора 7; аналогична ветвь, состо ща из множительного звена 8 и конденсатора 9 используетс в цепи обратной св зи интегратора. Вторые входы множительных звеньев соединены с источником 10 управл ющего сигнала. Передаточна функци устройства при отключенном входе сумматора и посто нном управл ющем сигнале имеет вид: i(f} аур + 0-3 р а, -посто нные коэффициенты, -оператор дифференцировани . Дл реализации ее не потребовалось ни непосредственного дифференцировани , ни вычитани одной передаточной функции из другой, что обеспечивает в реальных услови х более точное выполнение определ емых ею преобразований сигнала по сравнению с известными устройствами. При соответствующим образом выбранных параметрах схемы обща передаточна функци предлагаемого устройства W(P)( 12 2 где К -методическа ошибка; Т- врем запаздывани , обеспечивает воспроизведение на его выходе сигнала с запаздыванием на величину 7 относительно входа с известной методической ошибкой. Величины посто нных времени апериодического звена и интегратора, а следоательно , и величина запаздывани Т, вл ютс линейными функци ми управл ющего сигнала, поступающего с источника 10 на соответствущие входы множительных звеньев 6 и 8, ПРЕДМЕТ ИЗОБРЕТЕНИЯ Устройство запаздывани , содержащее сумматор и апериодическое звено, входы которых соединены с входной клеммой устройства, в обратную цепь апериодического звена включены последовательно соединенные интегрирущее звено и инвертор , блок управлени , состо щий из множительных звеньев, включенных в обратную цепь апериодического звена и интегратора, а управл ющие входи соединены с источником управл ющего сигнала, отличающеес тем, что, с целью повышени точности работы устройства , выход апериодического звена подключен ко входу сумматора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1802163A SU446942A1 (ru) | 1972-06-27 | 1972-06-27 | Устройство запаздывани |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1802163A SU446942A1 (ru) | 1972-06-27 | 1972-06-27 | Устройство запаздывани |
Publications (1)
Publication Number | Publication Date |
---|---|
SU446942A1 true SU446942A1 (ru) | 1974-10-15 |
Family
ID=20519421
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1802163A SU446942A1 (ru) | 1972-06-27 | 1972-06-27 | Устройство запаздывани |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU446942A1 (ru) |
-
1972
- 1972-06-27 SU SU1802163A patent/SU446942A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3633017A (en) | Digital waveform generator | |
US3786242A (en) | Process control simulator | |
SU446942A1 (ru) | Устройство запаздывани | |
US3237002A (en) | Backlash simulator | |
SU383065A1 (ru) | УСТРОЙСТВО дл МОДЕЛИРОВАНИЯ СИСТЕМ ДИФФЕРЕНЦИАЛЬНЫХ УРАВНЕНИЙ | |
SU1262538A1 (ru) | Устройство дл определени коэффициентов статистической линеаризации нелинейных динамических систем | |
SU1488852A1 (ru) | Система для моделирования динамических процессов в дискретных устройствах автоматического управления | |
SU514298A1 (ru) | Элемент вычислительной среды | |
SU634305A1 (ru) | Функциональный преобразователь | |
SU1506456A1 (ru) | Аналоговое вычислительное устройство | |
SU448568A1 (ru) | Устройство дл воспроизведени запаздывани | |
GB1523057A (en) | Ptentiometers | |
SU696482A1 (ru) | Устройство дл воспроизведени функции запаздывани | |
SU993284A1 (ru) | Функциональный преобразователь | |
SU1076870A1 (ru) | Псевдолинейное корректирующее устройство дл систем управлени | |
SU762712A1 (ru) | Режекторный кс-фильтр .1 | |
SU1374258A1 (ru) | Устройство дл решени обратной задачи теплопроводности | |
SU767782A1 (ru) | Функциональный преобразователь с кусочно-нелинейной аппроксимацией | |
SU909596A1 (ru) | Способ линеаризации амплитудной характеристики параметрического измерительного преобразовател и устройство дл его осуществлени | |
SU756483A1 (ru) | Аналоговое запоминающее устройство | |
JPH0452925A (ja) | アナログ掛算器 | |
SU1126883A1 (ru) | Логарифмический преобразователь сопротивлени | |
SU620986A1 (ru) | Устройство дл извлечени квадратного корн | |
SU1352402A1 (ru) | Цифровой калибратор фазы | |
SU451092A1 (ru) | Устройство дл умножени напр жени |