SU441594A1 - Аналоговое запоминающее устройство дл двухпол рных напр жений - Google Patents
Аналоговое запоминающее устройство дл двухпол рных напр женийInfo
- Publication number
- SU441594A1 SU441594A1 SU1770582A SU1770582A SU441594A1 SU 441594 A1 SU441594 A1 SU 441594A1 SU 1770582 A SU1770582 A SU 1770582A SU 1770582 A SU1770582 A SU 1770582A SU 441594 A1 SU441594 A1 SU 441594A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- capacitor
- input
- storage device
- amplifier
- output
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
1
Изобретение относитс к области аналоговой вычислительной техники , а именно к устройствам дл запоминани однозначных функций.
В известных запоминающих устрой ствах, содержащих усилители и конденсаторы во входных и выходных цеп х, где примен ютс транзисторные ключевые схемы, существует ут& ю чка зар да с конденсаторов за счет конечного сопротивлени ключевых схем и входного сопротивлени усилител , снижающа точность хранени информации.15
Предлагаемое запоминающее устройство отличаетс тем, что дл повышени точности поддерживаетс посто нство величины запоминающего 20 конденсатора путем введени подзар дной цепи, состо щей из резистора и транзисторного ключа, которую включают между потенциальными обк
,ладками входного и выходного конденсаторов ,,
На 0ИГ. I показана схема аналогового устройства; на фиг, 2 - зпкь
О ры напр жений, по сн ющие работу устройства.
Устройство содержит широкополосный усилитель I с коэффициен ром усилени по напр жению больше единицы (%х-1). Входной сигнал этого усилител находитс в фазе с входным: запоминающий входной конденсатор 2, транзисторные ключи 3,, выходной конденоато з 5, транзисторный ключ 6 одзар дныи резистор 7, транзисторный ключ 8, согласующий усилитель 9, импульсный формирователь 10 и синхронизатор II,
Устройство работает следующим образом.
Синхронизатор II формирует двухI 25 пол рные синхроимпульсы с частотой следовани 4 (LCc, фиг.2. С приходом каждого положительного синхроишульса формирователь 10 на вхо ключей 4 и 6 Формирует импульс длительностью ТГл которым эти ключи открываютс U, фиг.2). С приходом каждого отрицательного импульса, открываетс ключ 8 на врем i (i J фиг,2). Запись сигнала осуществл етс следующим образом. При подаче сигнала wy на вход формировател 10, ключ 3 открываетс , ключи 4,6,8 закрываютс , конденсатор 2 зар жаетс до входного напр жени wx . При сн тии сигнала Uy схема переходит в режим хранени : ключ 3 закрываетс , а ключи 4,6,8 начинают периодически открыватьс с частотой J- , В момент времени (интервал 2, фиг,2) через ключи 4 и 6 к входу усилител I подключаетс конденсатор 2, а- к выходу его- конденсатор 5, который зар жаетс до напр жени а рде Uj напр жение на конденсаторе 2; К - коэффициент усилени . Пока ключи 4 и 6 открыты (интервал 2-3 на фиг,2) происходит частичный разр д входного конденсатора 2 через входное сопротивление усилител I. В интервале времени 3-4 (фиг,2) все ключи закрыты и разр д конденсатора 2 определ етс сопротивлением закрыты ключей, а конденсатор 5- входным сопротивлением усилител 9, В интервале времени 4-5 оси врвЬ ыени (фиг.2)открываетс ключ 8 и незаземленна обкладка конденсатора 5 через резистор 7 подключаетс к незаземлзиной оокладке входного конденсатора 2, так как происходит подзар д конденсатора 2 и частичный разр д конденсатора 5 ( UjijU , фиг.2). Посто нна времени цепи подзар да выбрана так, что за врем 2 напр жение на конденсаторе 2 достигает первоначального уровн . Далее процесс повтор етс с частотой :/ „ В результате введени под зар дной цепи (резистор 7 ключ 8) происходит периодический подзар д входного конденсатора, компенсирую щий утечку разр да, и точность хранени информации повышаетс . (Пунктиром на фиг,2 показано изменение напр жени на конденсаторе 2 при отсутствии подзар дной цепи) Записанна информаци снимаетс с конденсатора 5 через рогласующий усилитель 9, ЛостоинствЪм запоминающего устройства а л етс то, чгс записанна информаци существует на выходе непрерывно во времени, а не только в моменты считывани , как у некоторых аналогичных устройств . Предмет изобретени Аналоговое запоминающее устройство дл двухпол рных напр жений, содержащее усилитель посто нного тока, к входу которого присоедине-, ны два последовательно соединенных транзисторных ключа, вход одного из которых соединен с шиной входного сигнала,, а управл ющие входы - с выходом импульсного формировател , к выходу первого ключа подключен входной запоминающий конденсатор, втора обкладка которого соединена с шиной нулевого потенциала, выход усилител че|рез транзисторный ключ, управл ющий вход которого подключен к выходу импульсного формировател , а выход ключа - к выходному запоминающему конденсатору, соединен с еогласующим усилителем; входы импульсного формировател подключены к синхронизатору и источнику управл ющих сигналов обличающеес тем, что, с повышеч ,щени точности работы, в него введена подзар дна цепь, включенна между потенциальными обкладками входного и выходншго конденсаторов и состо ща из последовательно соединенных резисторов и транзистор ного ключа, управл ющие входы коте рого подключены к импульсному формирователю.
QO
5J
нн
«Ni
a
«NJ
M
Ь
.H H
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1770582A SU441594A1 (ru) | 1972-04-07 | 1972-04-07 | Аналоговое запоминающее устройство дл двухпол рных напр жений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1770582A SU441594A1 (ru) | 1972-04-07 | 1972-04-07 | Аналоговое запоминающее устройство дл двухпол рных напр жений |
Publications (1)
Publication Number | Publication Date |
---|---|
SU441594A1 true SU441594A1 (ru) | 1974-08-30 |
Family
ID=20509970
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1770582A SU441594A1 (ru) | 1972-04-07 | 1972-04-07 | Аналоговое запоминающее устройство дл двухпол рных напр жений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU441594A1 (ru) |
-
1972
- 1972-04-07 SU SU1770582A patent/SU441594A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1243589A (en) | Memory circuit using storage capacitance | |
US3390354A (en) | Analog voltage to time duration converter | |
GB1226502A (ru) | ||
GB1256950A (ru) | ||
GB1032940A (en) | An encoder with non-linear quantization | |
SU441594A1 (ru) | Аналоговое запоминающее устройство дл двухпол рных напр жений | |
JPS584848B2 (ja) | A/d変換回路 | |
US3333110A (en) | Electronically variable delay line | |
JPS6149850B2 (ru) | ||
SU562867A1 (ru) | Аналоговое запоминающее устройство | |
SU797616A3 (ru) | Преобразователь частоты в напр жение | |
SU752401A1 (ru) | Способ регистрации однократных импульсных сигналов наносекундного диапазона | |
SU809391A1 (ru) | Аналоговое запоминающееуСТРОйСТВО | |
SU430393A1 (ru) | Линейнб1й интерполятор | |
SU547970A1 (ru) | Выходное устройство на мдп транзисторах | |
SU616595A1 (ru) | Устройство дл определени экстремальных значений сигнала | |
SU407389A1 (ru) | ||
SU830582A1 (ru) | Аналоговое запоминающее устройство | |
SU503360A1 (ru) | Преобразователь напр жени в интервал времени | |
SU541269A1 (ru) | Генератор пр моугольных импульсов | |
SU875465A1 (ru) | Аналоговое запоминающее устройство | |
SU419960A1 (ru) | ||
SU847374A1 (ru) | Аналоговое запоминающее устройство | |
SU523517A1 (ru) | Ждущий генератор импульсов треугольной формы | |
SU736174A1 (ru) | Аналоговое запоминающее устройство |