Известно буферное запоминающее устройство , содержащее поразр дно соединенные регистры . Предложенное устройство отличаетс от известного тем, что в него введены схемы управлени перезаписью по числу регистров, выход и один вход каждой из которых подключены соответственно к входу считывани и к выходу маркерного разр да одноименного регистра, а другой вход каждой схемы управлени перезаписью, кроме последней, подсоединен к выходу маркерного разр да последующего регистра. Это обеспечивает повыщение быстродействи устройства, а также независимые запись и считывание информации. Па чертеже показана блок-схема предложенного устройства. Устройство содержит регистры 1, соединенные поразр дно, каждый из которых состоит из информационных разр дов 2 и маркерного разр да 3, схемы 4 управлени перезаписью по числу регистров. Выход 5 и один вход 6 каждой схемы 4 подключены соответственно к входу 7 считывани и к выходу 8 маркерного разр да 3 одноименного регистра, а другой вход 9 каждой схемы 4, кроме последней, подсоединен к выходу 10 маркерного разр да 3 последующего регистра. В качестве схемы управлени перезаписью может быть использована схема «И, схема запрета и т. н. Работу устройства рассмотрим на примере двух соседних регистров, из которых ближайщий к входу будем считать управл ющим. При поступлении слова в управл емый регистр 1 в маркерном разр де 5 записываетс единица и на его выходе 8 по вл етс сигнал наличи информации (напр жение или ток), который подаетс на вход в схемы 4. Если последующий регистр зан т, то с выхода 10 его маркерного разр да 3 на схему 4 сигнал отсутстви информации не поступает и импульс управлени перезаписью не вырабатываетс . При освобождении последующего регистра от информации на его выходе 10 возникает сигнал отсутстви информации, который проходит на схему 4. Так как теперь на ее входах б и 9 действуют два сигнала, то на выходе 5 по вл етс сигнал управлени перезаписью . Управл емый регистр возбуждает последующий, записыва в нем слово, и освобождаетс от информации. Если последующие регистры свободны, то перезапись осуществл етс до тех пор, пока слово не достигнет зан того регистра. Предмет изобретени Буферное запоминающее устройство, содержащее поразр дно соединенные регистры, orличающеес тем, что, с целью увеличени быстродействи , оно содерж ит схемы управлени перезаписью по числу регистров, выход и один вход каждой из которых подключены соогветственно к входу считывани и к выходу маркерного разр да одноименного регистра , а другой вход каждой схемь управлени перезаписью, кроме последней, подсоединен к выходу маркерного разр да последующего регистра .A buffer memory is known that contains bit-wise connected registers. The proposed device differs from the known one in that the rewrite control schemes are introduced by the number of registers, the output and one input of each of which are connected respectively to the read input and to the output of the marker discharge of the same register, and the other input of each rewrite control scheme, except the last one, connected to the output of the marker bit of the subsequent register. This provides increased device speed, as well as independent recording and reading of information. Pa drawing shows a block diagram of the proposed device. The device contains registers 1 connected in bits, each of which consists of information bits 2 and marker bit 3, the rewriting control circuit 4 according to the number of registers. The output 5 and one input 6 of each circuit 4 are connected respectively to the input 7 of the readout and to the output 8 of the marker bit 3 of the same register, and the other input 9 of each circuit 4, except the last one, is connected to the output 10 of the marker bit 3 of the subsequent register. As a control scheme for rewriting, the scheme "AND, the prohibition scheme, and so on. We consider the operation of the device by the example of two neighboring registers, of which the closest one to the input will be considered as the control one. When a word enters the controlled register 1 in the marker bit 5, a unit is recorded and at its output 8 a signal of the presence of information (voltage or current) appears, which is fed to the input of circuit 4. If the subsequent register is occupied, then 10 of its marker bit 3 to the circuit 4, a no information signal is not received and a rewrite control pulse is not generated. When the subsequent register is cleared from the information at its output 10, a signal of the absence of information arises, which passes to circuit 4. Since there are now two signals at its inputs b and 9, then the output 5 is generated by the overwrite control signal. The controlled register triggers the next one by writing the word in it, and is freed from the information. If the subsequent registers are free, the rewriting is carried out until the word reaches the occupied register. The subject matter of the invention is a buffer storage device containing bit-wise connected registers, or, in order to increase speed, it contains control schemes for rewriting by the number of registers, the output and one input of each of which are connected respectively to the read input and to the output of the marker bit the register of the same name, and the other input of each rewrite control circuit, except the last one, is connected to the marker discharge output of the subsequent register.
/ / I f I// I f I
i LJ i lj
i- - - I--I ).™. -i - - - i - i). ™. -