SU1739506A1 - Устройство дл обнаружени кодовых комбинаций - Google Patents
Устройство дл обнаружени кодовых комбинаций Download PDFInfo
- Publication number
- SU1739506A1 SU1739506A1 SU904779522A SU4779522A SU1739506A1 SU 1739506 A1 SU1739506 A1 SU 1739506A1 SU 904779522 A SU904779522 A SU 904779522A SU 4779522 A SU4779522 A SU 4779522A SU 1739506 A1 SU1739506 A1 SU 1739506A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- shift register
- output
- code
- counter
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к св зи и может быть использовано в устройствах телеконтрол и магистрал х св зи. Цель изобретени - расширение функциональных возможностей путем обнаружени любой из К разрешенных кодовых комбинаций. Устройство дл обнаружени кодовых комбинаций содержит входной регистр 1 сдвига, компаратор 2, элемент И-НЕ 3, реверсивный счетчик 4, дополнительный регистр 5 сдвига, RS-триггер 6, элемент ИЛИ-НЕ 7 и элемент И 8 Изобретение обеспечивает манипул цию числа обнаруживаемых комбинаций и обнаружение К разрешенных к приему кодовых комбинаций, «то расшир ет его функциональные возможности. 1 ил.
Description
Изобретение относитс к св зи и может быть использовано в приемных устройствах телеконтрол и магистрал х св зи.
Целью изобретени вл етс расширение функциональных возможностей путем обнаружени любой из К разрешенных кодовых комбинаций.
На чертеже приведена структурна электрическа схема устройства дл обнаружени кодовых комбинаций.
Устройство дл обнаружени кодовых комбинаций содержит входной регистр 1 сдвига, компаратор 2, элемент И-НЕ 3, счетчик 4, дополнительный регистр 5 сдвига, триггер 6, элемент ИЛИ-НЕ 7 и элемент И 8.
Устройство работает следующим образом .
В исходном положении RS-триггер б находитс в нулевом состо нии. Код О с его единичного выхода запрещает прохождение сигналов через элемент И 8, а код 1 с нулевого выхода формирует на выходе элемента ИЛИ-НЕ 7 сигнал логического О, который запрещает проходить импульсам опорной ча- стоты на выход элемента И-НЕ 3.
Двоичный сигнал с уровнем логического О и 1 поступает на первый вход входного регистра 1 сдвига, служащего дл преобразовани последовательного кода в парал- лельный. На второй вход входного регистра
1сдвига поступает тактовый сигнал, вырабатываемый устройством выделени тактовой частоты. С выходов входного регистра 1 сдвига двоичный сигнал в параллельном ко- де поступает на первые входы компаратора
2На вторые входы компаратора 2 поступают двоичные сигналы с выходов счетчика 4. На информационные входы счетчика 4 поданы сигналы первой из числа последова- тельно обнаруживаемых комбинаций, причем на i вход подаетс сигнал i разр д комбинаций.
Обнаружение кодовых комбинаций осуществл етс путем сравнени в компарато- ре 2 кодов прин той комбинации и кодов обнаруживаемых комбинаций, которые формируютс на выходе счетчика 4. Прин та комбинаци сначала сравниваетс с комбинацией, поданной на вход счетчика, а затем с последующими комбинаци ми, отличающимис друг от друга на единицу, На первый вход элемента И-НЕ 3 поступают импульсы, частоты следовани котооых во много раз выше частоты следовани тактовых импульсов. Дополнительн ый регистр 5 сдвига служит дл манипулиоовани числом обнаруживаемых комбинаций. Это осуществл етс подключением входа сброса RS-триггера б к одному из выходов дополнительного регистра 5 сдвига. Если вход сброса RS-триггера соединен с первым выходом, то обнаруживаетс только одна комбинаци , код которой подан на информационные входы реверсивного счетчика. Если вход сброса RS-триггера соединен с п выходом дополнительного регистра сдвига, то обнаруживаютс п комбинации, начина с комбинации, поданной на информационные входы счетчика .
После приема любой кодовой комбинации на выходе переполнени регистра 1 сдвига формируетс сигнал, который записывает в счетчик 4 код комбинации, поданной на его информационные входы, сбрасывает дополнительный регистр сдвига в нулевое состо ние, устанавливает RS- триггер в единичное состо ние и формирует на врем действи импульса сигнал логического О на выходе элемента ИЛИ-НЕ 7, Код 1 с выхода RS-триггера 6 дает разрешение на прохождение сигналов через элемент И 8. Если в регистре 1 сдвига прин та кодова комбинаци , котора подана на информационные входы реверсивного счетчика , то на выходе компаратора 2 формируетс сигнал логической 1, который через элемент И 8 сигнализирует на выход о приеме комбинации.
После окончани импульса с выхода переполнени на выходе элемента ИЛИ-НЕ 7 формируетс сигнал логической 1, который разрешает прохождение импульсов через элемент И-НЕ 3, Первый импульс с выхода И-Н Е записывает в счетчик 4 единицу , т.е. измен ет код в счетчике на единицу и формирует на первом выходе дополнительного регистра сдвига 5 код 1. При этом, если прин та кодова комбинаци , котора подана на информационные входы реверсивного счетчика, то сигнал о приеме кодовой комбинации пропадает. Второй импульс с выхода И-НЕ 3 формирует код 1 на втором выходе дополнительного регистра сдвига, а код в счетчике измен етс вновь на единицу. После п импульсов с выхода И-НЕ 3 код 1 по вл етс на п выходе дополнительного регистра сдвига 5 и сбрасывает RS-триггер б в нулевое состо ние. При этом, код 1 с нулевого выхода RS-триггера 6 формирует на выходе элемента ИЛИ- НЕ 7 сигнал логического О, который запрещает проходить импульсам опорной частоты на выход элемента И-НЕ 3. Устройство готово к приему следующей кодовой комбинации.
Аналогично обнаруживаетс и люба друга комбинаци , вход ща в число обнаруживаемых . Если прин та кодова комбинаци не входит в число обнаруживаемых,
Claims (1)
- то импульс о приеме кодовой комбинации на выходе устройства не формируетс . Формула изобретени Устройство дл обнаружени кодовых комбинаций, содержащее входной регистр сдвига, счетчик и последовательно соединенные триггер и элемент И, причем первый и второй входы входного регистра сдвига вл ютс соответственно сигнальным входом и входом тактовой частоты, отличаю- щ е е с тем, что, с целью расширени функциональных возможностей путем обнаружени любой из К разрешенных кодовых комбинаций, введены компаратор, дополнительный регистр сдвига, элементы ИЛИ-НЕ и И-НЕ, при этом первые п входов компараторов соединены с соответствующими выходами входного регистра сдвига, выход переполнени которого соединен с первым входом элемента ИЛИ-НЕ, с вхо-дом установки в единичное состо ние триггера , с входом сброса дополнительного регистра сдвига и с входом записи счетчика, выходы разр дов которого соединены с соответствующими вторыми п входами компаратора , выход которого соединен с другим входом элемента И, нулевой выход триггера через элемент ИЛИ-НЕ соединен с первым входом элемента И-НЕ, выход которого соединен со счетным входом счетчика и со счетным входом дополнительного регистра сдвига, выход одного из разр дов которого соединен с входом сброса триггера, причем другой вход элемента И-НЕ вл етс входом опорной частоты, информационный вход дополнительного регистра сдвига вл етс входом Логическа 1, а п информационных входов реверсивного счетчика вл ютс входом одной из кодовых комбинаций .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904779522A SU1739506A1 (ru) | 1990-01-08 | 1990-01-08 | Устройство дл обнаружени кодовых комбинаций |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904779522A SU1739506A1 (ru) | 1990-01-08 | 1990-01-08 | Устройство дл обнаружени кодовых комбинаций |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1739506A1 true SU1739506A1 (ru) | 1992-06-07 |
Family
ID=21490115
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904779522A SU1739506A1 (ru) | 1990-01-08 | 1990-01-08 | Устройство дл обнаружени кодовых комбинаций |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1739506A1 (ru) |
-
1990
- 1990-01-08 SU SU904779522A patent/SU1739506A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1412008, кл. Н 04 Q 3/04, 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4114099A (en) | Ultrasonic television remote control system | |
SU1739506A1 (ru) | Устройство дл обнаружени кодовых комбинаций | |
CA1092242A (en) | Method and apparatus for digital data transmission in television receiver remote control systems | |
US4809301A (en) | Detection apparatus for bi-phase signals | |
SU1336079A1 (ru) | Устройство дл приема и декодировани последовательности импульсно-временных кодов | |
JP2905310B2 (ja) | Dtmf信号受信装置 | |
SU1483477A1 (ru) | Устройство дл приема последовательности импульсно-временных кодов | |
SU1827053A3 (ru) | Шиpokoпoлochaя paдиoлиhия пpиemoпepeдaчи диckpethoй иhфopmaции | |
SU1713097A1 (ru) | Синхронный коммутатор служебных сигналов | |
SU582586A1 (ru) | Устройство дл приема сигналов времени и кодовой информации о текущем времени | |
SU613515A2 (ru) | Устройство дл декодировани циклических кодов | |
RU2040855C1 (ru) | Двоичный счетчик | |
SU1197119A2 (ru) | Устройство дл блочной синхронизации цифровой системы передачи | |
SU1786672A1 (ru) | Уctpoйctbo abtobыбopa | |
US4018991A (en) | Multifrequency signal parity detector | |
SU1674387A1 (ru) | Устройство дл определени достоверности передачи дискретной информации | |
SU1325724A1 (ru) | Обнаружитель комбинаций двоичных сигналов | |
RU1810991C (ru) | Приемник бипол рных импульсов | |
SU1003127A1 (ru) | Устройство дл приема телесигналов | |
SU1298930A1 (ru) | Устройство дл контрол дискретного канала | |
SU1156260A1 (ru) | Устройство исправлени стираний | |
SU1084749A1 (ru) | Устройство дл допускового контрол последовательностей импульсов | |
RU1826140C (ru) | Устройство дл приема дискретных частотно-фазоманипулированных сигналов | |
SU1001502A1 (ru) | Устройство цветовой синхронизации | |
SU1290538A1 (ru) | Преобразователь последовательного кода переменной длины в параллельный |