SU1732453A1 - Селектор импульсов - Google Patents
Селектор импульсов Download PDFInfo
- Publication number
- SU1732453A1 SU1732453A1 SU904786757A SU4786757A SU1732453A1 SU 1732453 A1 SU1732453 A1 SU 1732453A1 SU 904786757 A SU904786757 A SU 904786757A SU 4786757 A SU4786757 A SU 4786757A SU 1732453 A1 SU1732453 A1 SU 1732453A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- bus
- output
- trigger
- pulses
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Использование: дл селектировани импульсов по периоду следовани . Цель изобретени - обеспечение возможности формировани огибающей серии импульсов , период следовани которых находитс в заданном интервале. Сущность изобретени : селектор импульсов содержит счетчики 1 и 5 импульсов, выполненные реверсивными , входную шину 2, кодовые шины 3 и 6, тактовую шину 4. выходную шину 7. Цель достигаетс за счет введени триггеров 8 и 9 и образовани новых функциональных св зей.2 ил.
Description
Такт
Ё
Х|
00
ю
4
сл
со
Изобретение откоситс к импульсной технике и предназначено дн селектировэ- ни импульсов по периоду следовани .
Известен селектор импульсов, содержащий первый счетчик, выполненный реверсивным , вход записи которого соединен с входной шиной, информационный вход - с первой кодовой шиной, вход вычитани - с тактовой шиной, а выход заема с входом записи второго счетчика импульсов, выполненного реверсивным, информационные входы которого соединены с второй кодовой шиной, вход вычитани - с шиной тактовых импульсов, а также выходную шину.
Недостатком известного технического решени вл етс то. что оно не в состо нии обеспечить формирование огибающей серии импульсов, период следовани которых находитс в заданном интервале.
Целью изобретени вл етс обеспечение возможности формировани огибающей серии импульсов, период следовани которых находитс в заданном интервале.
На фиг. 1 показана структурна электрическа схема селектора импульсов: на фиг. 2 - триггер.
Селектор импульсов содержит первый счетчик 1 импульсов, выполненный реверсивным , вход записи которого соединен с входной шиной 2. информационные входы - с первой кодовой шиной 3, вход вычитани - с тактовой шиной 4. выход заема - с входом записи второго счетчика 5 импульсов, выполненного реверсивным, информационные входы которого соединены с второй кодовой шиной 6. вход вычитани - с шиной 4 тактовых импульсов, выходную шину 7, первый и второй триггеры 8 и 9, причем первый R-вход первого триггера 8 соединен с входной шиной 2 и с С-входом второго триггера 9, S-вход - с выходом заема счетчика 1, второй R-вход - с выходом заема счетчика 5. а выход - с D-входом второго триггера 9, выход которого соединен с выходной шиной 7.
Селектор импульсов работает следующим образом.
В тех случа х, когда входные импульсы следуют со скважностью, отличной от 2. то они предварительно подаютс на счетный вход счетного триггера (не показан). Преобразованные указанным образом входные импульсы подаютс на шину 2.
В течение полупериода отсутстви высокого уровн на шине 2 происходит запись в счетчик 1 кода, поданного на кодовую шину 3 tf пропорционального нижней границе лолоэины периода селектируемых импульсов , т, е. минимально установленному времени попупериода селектируемых
импульсов, которые лежат в установленном допуске.
При формировании переднего фронта входного импульса по первому R-входу триггер 8 устанавливаетс или подтверждаетс в исходном положении, при котором напр жение на его выходе близко к нулю, а счетчик 1 начинает уменьшать свой код с приходом каждого импульса на шину 4.
0 Через заданное врем , определ емое кодом шины 3, на выходе заема счетчика 1 формируетс импульс, по которому по S- входу триггер 8 устанавливаетс во второе устойчивое состо ние, при котором на его
5 выходе высокий потенциал, а счетчик 5 устанавливаетс в исходное положение, соответствующее коду с кодовой шины 6, определ ющему верхнюю допустимую границу . В том случае, если период селектиру0 емых импульсов больше верхней границы, то через врем , определ емое величиной кода на кодовой шине 6. на выходе заема счетчика 5 формируетс выходной импульс, по которому триггер 8 возвращаетс в ис5 ходное состо ние,
В тех случа х, когда период входных импульсов больше нижней границы, но меньше верхней границы, на D-входе триггера 9 присутствует высокий потенциал в
0 момент формировани заднего фронта входного импульса по которому триггер 9 устанавливаетс в положение, при котором на его выходе и выходной шине 7 высокий потенциал, указывающий на то, что период
5 входных контролируемых импульсов находитс в заданном диапазоне. По переднему фронту следующего импульса триггер 8 устанавливаетс в исходное состо ние, а триггер 9 своего состо ние не измен ет. В тех
0 случа х, когда период остаетс в тех же пределах , выходное напр жение посто нно имеет высокий потенциал на своем выходе, т. е. обеспечиваетс возможность формировани огибающей серии импульсов, период
5 которых находитс в заданном диапазоне, причем обеспечиваетс возможность электронного независимого управлени как нижним , так и верхним порогами селекции, На фиг. 2 показан пример выполнени
0 триггера 8 с двум R-входами. содержащего элемент ИЛИ 10, дифференцирующую цепь 11 и RS-триггер 12.
Claims (1)
- Формула изобретени Селектор импульсов, содержащий пер5 вый счетчик импульсов, выполненный реверсивным , вход записи которого соединен с входной шиной, информационные входы - с первой кодовой шиной, вход вычитани - с тактовой шиной, а выход заема - с входом записи второго счетчика импульсов, выполнемного реверсивным, информационные входы которого соединены с второй кодовой шиной, вход вычитани - с шиной тактовых импульсов, а также выходную шину, отличающийс тем. что. с целью обеспечени возможности формировани огибающей серии импульсов, длительность которых находитс в заданном интервале, в него введеныпервый и второй триггеры, причем первый R-вход первого триггера соединен с входной шиной и С-входом второго триггера, S- вход - с выходом заема первого счетчика импульсов, второй R-вход - с выходом заема второго счетчика импульсов, а выход - с D-входом второго триггера, выход которого соединен с выходной шиной.Риг.2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904786757A SU1732453A1 (ru) | 1990-01-24 | 1990-01-24 | Селектор импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904786757A SU1732453A1 (ru) | 1990-01-24 | 1990-01-24 | Селектор импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1732453A1 true SU1732453A1 (ru) | 1992-05-07 |
Family
ID=21493786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904786757A SU1732453A1 (ru) | 1990-01-24 | 1990-01-24 | Селектор импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1732453A1 (ru) |
-
1990
- 1990-01-24 SU SU904786757A patent/SU1732453A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1198745, кл. Н 03 К 5/26, 1984. Авторское свидетельство СССР № 1372607. кл. Н 03 К 5/26, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4657406A (en) | Timing generating device | |
SU1732453A1 (ru) | Селектор импульсов | |
US4164712A (en) | Continuous counting system | |
SU1659997A1 (ru) | Устройство дл сравнени чисел | |
SU1112569A1 (ru) | Реверсивное счетное устройство | |
SU1721813A1 (ru) | Устройство дл формировани импульсов | |
SU746710A1 (ru) | Устройство дл контрол записи информации | |
SU1661966A1 (ru) | Цифрова регулируема лини задержки | |
SU1660153A1 (ru) | Преобразователь серии импульсов в прямоугольный импульс | |
SU995335A1 (ru) | Реверсивный счетчик импульсов | |
SU1343413A1 (ru) | Сигнатурный анализатор | |
SU1679611A1 (ru) | Устройство тактовой синхронизации | |
SU970670A1 (ru) | Селектор импульсов по длительности | |
SU758498A1 (ru) | Формирователь длительности импульсов | |
SU1707752A1 (ru) | Селектор импульсов | |
SU1297226A1 (ru) | Преобразователь переменного напр жени в код | |
SU1156070A1 (ru) | Устройство дл умножени частоты на код | |
RU1800595C (ru) | Многоканальный генератор серии задержанных импульсов | |
SU1259214A1 (ru) | Устройство дл программного управлени | |
RU2047272C1 (ru) | Реверсивный двоичный счетчик | |
SU1751694A1 (ru) | Дискриминатор длительности перепадов двухуровневого сигнала | |
SU750480A1 (ru) | Устройство дл сравнени чисел с допусками | |
SU409218A1 (ru) | Устройство для сравнения двоичных чисел | |
SU894681A1 (ru) | Устройство дл обнаружени потери импульса | |
SU1548844A1 (ru) | Устройство дл селекции импульсов |