SU1649465A1 - Frequency deviation meter - Google Patents
Frequency deviation meter Download PDFInfo
- Publication number
- SU1649465A1 SU1649465A1 SU884478476A SU4478476A SU1649465A1 SU 1649465 A1 SU1649465 A1 SU 1649465A1 SU 884478476 A SU884478476 A SU 884478476A SU 4478476 A SU4478476 A SU 4478476A SU 1649465 A1 SU1649465 A1 SU 1649465A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency
- output
- inputs
- input
- pulse
- Prior art date
Links
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
Abstract
Изобретение может быть использовано в вычислительных и измерительных устройствах в системах контрол и автоматики. Цель изобретени - повышение надежности работы устройства. Устройство дл измерени девиации частоты содержит формирователь 1 импульсов, преобразователь частота-код 2, первый и второй регистры 4 и 5 пам ти, первый и второй цифровые компараторы 6 и 7, блок 3 .выделени второго импульса, первый и второй элементы ИЛИ 8 и 9.1 ил.The invention can be used in computing and measuring devices in control and automation systems. The purpose of the invention is to increase the reliability of the device. A device for measuring the frequency deviation contains a pulse shaper 1, a frequency-code converter 2, first and second memory registers 4 and 5, first and second digital comparators 6 and 7, block 3 of the second pulse extraction, first and second elements OR 8 and 9.1 silt
Description
Изобретение относится к измерительной технике и может быть использовано для измерения девиации частоты.The invention relates to measuring technique and can be used to measure frequency deviation.
Целью изобретения является повышение надежности работы устройства.The aim of the invention is to increase the reliability of the device.
На чертеже представлена блок-схема устройства.The drawing shows a block diagram of a device.
Устройство содержит формирователь 1 импульсов, преобразователь частота-код 2, блок 3 выделения второго импульса, первый и второй регистры 4, 5 памяти, первый и второй цифровые компараторы 6,7, первый и второй элементы ИЛИ 8, 9.The device comprises a pulse shaper 1, a frequency-code converter 2, a second pulse allocation unit 3, first and second memory registers 4, 5, first and second digital comparators 6.7, first and second elements OR, 8, 9.
Выход формирователя 1 импульсов соединен со входом преобразователя частотакод 2 и входом блока 3 выделения второго импульса. Выход преобразователя частотакод 2 соединен со. входами регистров памяти 4 и 5 и вторыми входами цифровых компараторов 6 и 7, выходы которых соединены соответственно со вторыми входами элементов ИЛИ 8 и 9, первые входы которых соединены между собой и выходом блока 3 выделения второго импульса.The output of the pulse shaper 1 is connected to the input of the frequency converter code 2 and the input of the block 3 allocation of the second pulse. The output of the frequency converter code 2 is connected to. the inputs of the memory registers 4 and 5 and the second inputs of the digital comparators 6 and 7, the outputs of which are connected respectively to the second inputs of the elements OR 8 and 9, the first inputs of which are connected to each other and the output of the block 3 allocation of the second pulse.
Устройство работает следующим образом.The device operates as follows.
Перед началом измерений регистры памяти 4 и 5 устанавливаются в нулевое состояние. На вход устройства поступает ЧМ-сигнал. Фррмирователь 1 импульсов в момент пересечения входным напряжением нулевого уровня (в одну сторону) вырабатывает короткие импульсы, следующие с частотой входного сигнала.Before starting measurements, memory registers 4 and 5 are set to zero. An FM signal is input to the device. The pulse shaper 1 at the moment the input voltage crosses the zero level (one way) generates short pulses that follow with the frequency of the input signal.
На выходе преобразователя частотакод 2 появляется код числа, который характеризует мгновенную частоту сигнала. Этот код обновляется после каждого импульса, поступающего на вход преобразователя частота-код 2. Этот код поступает на входы регистров 4 и 5 памяти и на вторые входы цифровых компараторов 6 и 7.At the output of the frequency converter code 2, a number code appears that characterizes the instantaneous frequency of the signal. This code is updated after each pulse received at the input of the frequency-to-code converter 2. This code is fed to the inputs of memory registers 4 and 5 and to the second inputs of digital comparators 6 and 7.
Блок 3 выделения второго импульса пропускает только второй импульс, приходящий с выхода формирователя импульсов 1, т.е. срабатывает в момент окончания первого периода входного измеряемого сигнала. Импульс с выхода блока 3 выделения второго импульса через элементы ИЛИ 8 й производит первоначальную запись информации с выхода преобразователя частотакод 2 соответственно в регистры 4 и 5 памяти.Block 3 of the allocation of the second pulse passes only the second pulse coming from the output of the pulse shaper 1, i.e. triggered at the end of the first period of the input measured signal. The pulse from the output of block 3 of the allocation of the second pulse through the elements of OR 8 produces the initial recording of information from the output of the frequency converter code 2, respectively, in the registers 4 and 5 of the memory.
Сменный коде выхода преобразователя, частота-код 2 поступает на вторые входы цифровых компараторов 6 и 7, где сравнивается с кодом чисел, занесенных в регистры памяти 4 и 5.Replaceable by the converter output code, frequency-code 2 is supplied to the second inputs of digital comparators 6 and 7, where it is compared with the code of numbers entered in memory registers 4 and 5.
Если А - число, занесенное в регистр памяти, а В - показание цифрового частотного детектора, то сигнал на выходе цифрового компаратора 6 появляется при соблюдении неравенства В >А. При соблюдении неравенства А > В появляется сигнал на выходе цифрового компаратора 7.If A is the number entered in the memory register, and B is the reading of the digital frequency detector, then the signal at the output of the digital comparator 6 appears when the inequality B> A is observed. Subject to the inequality A> B, a signal appears at the output of the digital comparator 7.
Сигнал с выхода цифрового компаратора 6 или 7 через соответствующий элемент ИЛИ 8 или 9 производит запись очередной информации в регистр памяти 4 или 5.The signal from the output of the digital comparator 6 or 7 through the corresponding element OR 8 or 9 records the next information in the memory register 4 or 5.
Таким образом, в регистрах 4 и 5 памяти появляются коды чисел, соответствующие минимальной и максимальной частоте сигнала.Thus, in the registers 4 and 5 of the memory appear codes of numbers corresponding to the minimum and maximum frequency of the signal.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884478476A SU1649465A1 (en) | 1988-08-16 | 1988-08-16 | Frequency deviation meter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884478476A SU1649465A1 (en) | 1988-08-16 | 1988-08-16 | Frequency deviation meter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1649465A1 true SU1649465A1 (en) | 1991-05-15 |
Family
ID=21397464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884478476A SU1649465A1 (en) | 1988-08-16 | 1988-08-16 | Frequency deviation meter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1649465A1 (en) |
-
1988
- 1988-08-16 SU SU884478476A patent/SU1649465A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1337796, кл. G 01 R 23/00, 1987. Авторское свидетельство СССР № 1292676, кл. G 01 R 23/00, 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3368149A (en) | Digital voltmeter having a capacitor charged by an unknown voltage and discharged bya known voltage | |
US5202682A (en) | Data encodement and reading method and apparatus | |
SU1649465A1 (en) | Frequency deviation meter | |
US4722094A (en) | Digital rate detection circuit | |
SU1195261A1 (en) | Strain-measuring digital device | |
SU1626177A1 (en) | Harmonic signal frequency meter | |
SU1425834A1 (en) | Device for measuring ratio of time intervals | |
SU676972A1 (en) | Digital harmonic signal period meter | |
SU1725153A1 (en) | Device for measuring frequency of sine signals | |
SU1191842A1 (en) | Digital meter of phase shift | |
SU868695A1 (en) | Two-scale time interval meter | |
SU429361A1 (en) | DEVICE FOR MEASURING VOLTAGE AMPLITUDE | |
SU1183910A1 (en) | Digital peak detector | |
SU776347A1 (en) | Nuslear reactor period meter | |
SU1173337A1 (en) | Device for measuring signal period | |
SU1297060A1 (en) | Device for checking logic circuits | |
SU601625A1 (en) | Frequency-code converter | |
SU761961A1 (en) | Digital milliteslameter | |
SU721764A2 (en) | Transistorized frequency meter | |
SU1636792A1 (en) | Phase shift meter | |
SU336793A1 (en) | IN DIGITAL CODE | |
SU862239A1 (en) | Device for checking memory units | |
SU408231A1 (en) | DIGITAL LOW FREQUENCY METER | |
SU817605A1 (en) | Digital phase meter | |
SU1265642A1 (en) | Device for determining sign of phase difference |