SU1183910A1 - Digital peak detector - Google Patents
Digital peak detector Download PDFInfo
- Publication number
- SU1183910A1 SU1183910A1 SU833633074A SU3633074A SU1183910A1 SU 1183910 A1 SU1183910 A1 SU 1183910A1 SU 833633074 A SU833633074 A SU 833633074A SU 3633074 A SU3633074 A SU 3633074A SU 1183910 A1 SU1183910 A1 SU 1183910A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- memory register
- adder
- peak detector
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims 1
- 238000005259 measurement Methods 0.000 description 4
- 101710096655 Probable acetoacetate decarboxylase 1 Proteins 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
Изобретение относится к импульсной технике и может быть использовано в системах автоматического конт роля и измерительных приборах.The invention relates to a pulse technique and can be used in automatic control systems and measuring devices.
Цель изобретения - повышение на- 5 дежности детектора за счет параллельного преобразования информации.The purpose of the invention is to increase the reliability of the detector due to the parallel transformation of information.
На чертеже представлена функциональная схема устройства.The drawing shows a functional diagram of the device.
Цифровой пиковый детектор содер- 10 жит аналого-цифровой преобразователь (АЦП) 1, генератор 2 тактовых импульсов, элемент И 3, инвертор 4, регистр 5 памяти, сумматор 6, входную шину 7, с которой соединен ин- 15 формационный вход АЦП 1 г выход которого подключен к информационному входу регистра 5 памяти и через инвертор 4 к первому входу сумматора 6, второй вход которого соединен 20 с выходом регистра 5 памяти, а выход сумматора 6 подключен к первому входу элемента И 3, второй вход которого соединен с выходом генератора 2 тактовых импульсов и входом 25 тактирования АЦП 1.The digital peak detector contains an analog-to-digital converter (ADC) 1, a 2 clock pulse generator, an AND 3 element, an inverter 4, a memory register 5, an adder 6, an input bus 7 with which the information input of the ADC 1 g is connected the output of which is connected to the information input of the memory register 5 and through the inverter 4 to the first input of the adder 6, the second input of which is connected to the output of the memory register 5, and the output of the adder 6 is connected to the first input of the And 3 element, the second input of which is connected to the output of the generator 2 clock pulses and 25 clock input Hovhan ADC 1.
, Цифровой пиковый детектор работает следующим образом.The digital peak detector operates as follows.
В исходном состоянии регистр 5 памяти установлен в ноль внешним зд сигналом (связь на чертеже не показана) , при этом на его первом (вход кода А) и втором (вход кода В) входах присутствуют равные коды, соответствующие нулевому уровню измеряемого сигнала на информационном входе АЦП 1, на выходе сумматора 6,In the initial state, the memory register 5 is set to zero by an external signal (connection is not shown in the drawing), while its first (input code A) and the second (input code B) inputs have equal codes corresponding to the zero level of the measured signal at the information input ADC 1, the output of the adder 6,
’ выполняющего вместе с инвертором 4 функцию компаратора кодов, присутствует сигнал логической единицы соответствующий условию В А, который открывает элемент И 3 для прохождения тактовых импульсов с выхода ге10’Performing together with the inverter 4 the function of the code comparator, there is a signal of the logical unit corresponding to the condition BA, which opens the element I 3 for passing the clock pulses from the output of the generator 10
нератора 2 тактовых импульсов на управляющий вход регистра 5 памяти.Nerator 2 clock pulses to the control input of the register 5 memory.
При этом каждому тактовому импульсу соответствует цикл измерения.In addition, each clock pulse corresponds to a measurement cycle.
При поступлении на входную шину 7 измеряемого напряжения последнее в виде цифрового кода поступает на · вход регистра 5 памяти, а так как на его выходе сохраняется значение предыдущего цикла измерения (соответствующее нулевому уровню входного напряжения на шине 7), то В> А и разрешается запись в регистр 5 памяти следующего значения измеряемой : величины.When a measured voltage arrives at the input bus 7, the latter, in the form of a digital code, goes to the input of memory register 5, and since the value of the previous measurement cycle (corresponding to the zero input voltage on bus 7) is stored at its output, B> A allows recording in register 5 of the memory of the next value measured: value.
Если значение измеряемого напряжения следующего цикла измерения больше предыдущего или равно ему, то описанный процесс повторяется до тех пор, пока входное напряжение не начинает уменьшаться. При этом код А становится больше кода В и на выходе сумматора 6 появляется сигнал, соответствующий уровню логического нуля, который поступает на вход элемента И З.и запрещает запись информации последующего'цикла измерения в регистр 5 памяти, а цифровой код, соответствующий пиковому значению измеряемого напряжения хранится в регистре 5 памяти до тех пор, пока последний не обнуляется или амплитуда измеряемой величины не пре вышает значение величины пикового напряжения, хранящееся в регистре 5 памяти.If the value of the measured voltage of the next measurement cycle is greater than or equal to the previous one, then the described process repeats until the input voltage starts to decrease. At the same time, code A becomes greater than code B and at the output of adder 6, a signal appears corresponding to the logic level zero, which is fed to the input of the element AND Z. and prohibits the recording of information of the subsequent measurement cycle into memory register 5, and the digital code corresponding to the peak value of the measured voltage is stored in memory register 5 until the latter is reset or the amplitude of the measured value exceeds the value of the peak voltage value stored in memory register 5.
Выходные сигналы, соответствующие пиковому значению измеряемой величины и времени его появления, могут быть выведены на выходные шины соответственно с выходов регистра 5 памяти и сумматора 6.The output signals corresponding to the peak value of the measured value and the time of its occurrence can be output to the output buses, respectively, from the outputs of the register 5 of the memory and the adder 6.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833633074A SU1183910A1 (en) | 1983-08-11 | 1983-08-11 | Digital peak detector |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833633074A SU1183910A1 (en) | 1983-08-11 | 1983-08-11 | Digital peak detector |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1183910A1 true SU1183910A1 (en) | 1985-10-07 |
Family
ID=21078452
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833633074A SU1183910A1 (en) | 1983-08-11 | 1983-08-11 | Digital peak detector |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1183910A1 (en) |
-
1983
- 1983-08-11 SU SU833633074A patent/SU1183910A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3626307A (en) | Counting system for measuring a difference between frequencies of two signals | |
US3683285A (en) | Method of and apparatus for determining the difference in phase between two periodic electrical signals having essentially the same frequency | |
US4897650A (en) | Self-characterizing analog-to-digital converter | |
SU1183910A1 (en) | Digital peak detector | |
JPS59157584A (en) | Radiometry device | |
US4400821A (en) | Apparatus for the measurement of the X-ray tube high voltage | |
JPS6211816B2 (en) | ||
SU1179370A1 (en) | Device for estimating amplitude of narrow-band random process | |
SU1649465A1 (en) | Frequency deviation meter | |
SU1106013A1 (en) | Analog-to-digital converter | |
SU1072070A1 (en) | Device for monitoring single electric pulses | |
SU712953A1 (en) | Multichannel frequency-to-code converter | |
SU1631510A2 (en) | Recirculating time-to-number converter for conversion of short single pulses | |
SU762170A1 (en) | Method and apparatus for a-d conversion | |
SU601625A1 (en) | Frequency-code converter | |
SU1075393A1 (en) | Pulse train/rectangular pulse converter | |
SU624364A1 (en) | Analogue-digital converter | |
RU2024194C1 (en) | Analog-to-digital converter | |
SU1283976A1 (en) | Number-to-pulse repetition period converter | |
SU1406533A1 (en) | Device for monitoring shape of single electric signals | |
SU1157519A1 (en) | Time interval-to-number converter | |
SU1626177A1 (en) | Harmonic signal frequency meter | |
SU995314A1 (en) | Two-channel analogue-digital converter | |
SU1665380A1 (en) | Device for analog data entry | |
SU1444950A1 (en) | A-d converter |