SU1559418A1 - Clock synchronization device - Google Patents
Clock synchronization device Download PDFInfo
- Publication number
- SU1559418A1 SU1559418A1 SU884396123A SU4396123A SU1559418A1 SU 1559418 A1 SU1559418 A1 SU 1559418A1 SU 884396123 A SU884396123 A SU 884396123A SU 4396123 A SU4396123 A SU 4396123A SU 1559418 A1 SU1559418 A1 SU 1559418A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- flip
- flop
- output
- clock
- Prior art date
Links
- 238000009434 installation Methods 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение может быть использовано в устройствах автоматической подстройки частоты дл обеспечени синхронности работы приемной и передающей частей аппаратуры передачи дискретной информации. Цель изобретени - повышение точности синхронизации путем исключени нарушени последовательности (чередовани ) синхроимпульсов на выходе устройства в случае несовпадени фазы. Дл этого в устройство тактовой синхронизации, содержащее задающий генератор 1, делитель 2 частоты, блок 3 выделени синхроимпульсов, RS-триггер 4 и элемент И 5, введены элементы И 6, ИЛИ 7 и D-триггер 8. 1 ил.The invention can be used in automatic frequency control devices to ensure synchronism of the receiving and transmitting parts of the equipment for transmitting discrete information. The purpose of the invention is to improve the synchronization accuracy by eliminating the sequence (alternation) of clock pulses at the output of the device in the event of a phase mismatch. To do this, a clock synchronization device containing a master oscillator 1, a divider 2 frequencies, a block 3 for selecting clock pulses, an RS flip-flop 4 and an AND 5 element are entered for the AND 6, OR 7 and D-flip-flop 8. 1 Il.
Description
1one
(21)4396123/24-09(21) 4396123 / 24-09
(22)21.03.88(22) 03/21/88
(46) 23.04.90. Бюл. У 15 (75) И.М.Земл ной(46) 04.23.90. Bul 15 (75) I.M. Zemlnoi
(53)621.394.662 (088.8),(53) 621.394.662 (088.8),
(56)Авторское свидетельство СССР № 788409, кл. Н 04 L 7/02, 1979.(56) USSR Author's Certificate No. 788409, cl. H 04 L 7/02, 1979.
Авторское свидетельство СССР № 788411, кл. Н 04 L 7/04, 1979,USSR Author's Certificate No. 788411, cl. H 04 L 7/04, 1979,
(54)УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ(54) DEVICE OF CLOCK SYNCHRONIZATION
(57)Изобретение может быть использовано в устройствах автоматической подстройки частоты дл обеспечени (57) The invention can be used in automatic frequency control devices to provide
синхронности работы приемной и передающей частей аппаратуры передачи дискретной информации. Цель изобретени - повышение точности синхронизации путем исключени нарушени последовательности (чередовани ) синхроимпульсов на выходе устройства в случае несовпадени фазы. Дл этого в устройство тактовой синхронизации, содержащее задающий генератор 1,делитель 2 частоты, блок 3 выделени синхроимпульсов, RS-триггер 4 и элемент И 5, введены элементы И 6, ИЛИ 7 и D-триггер 8. 1 ил.synchronization of the receiving and transmitting parts of the equipment for transmitting discrete information. The purpose of the invention is to improve the synchronization accuracy by eliminating the sequence (alternation) of clock pulses at the output of the device in the event of a phase mismatch. To do this, a clock synchronization device containing a master oscillator 1, a divider 2 frequencies, a block 3 for selecting clock pulses, an RS flip-flop 4 and an AND 5 element are entered for the AND 6, OR 7 and D-flip-flop 8. 1 Il.
VV
сwith
Изобретение относитс к технике передачи дискретной информации и мо- жет быть использовано в устройствах автоматической подстройки частоты дл обеспечени синхронности работы приемной и передающей частей аппаратуры передачи дискретной информации.The invention relates to a technique for transmitting discrete information and can be used in automatic frequency control devices to ensure synchronism of the receiving and transmitting parts of the equipment for transmitting discrete information.
Цель изобретени - .повышение точности синхронизации путем исключени нарушени последовательности синхроимпульсов .The purpose of the invention is to improve the synchronization accuracy by eliminating the violation of the sequence of clock pulses.
На чертеже представлена функциональна электрическа схема устройства тактовой синхронизации.The drawing shows a functional electrical circuit of a clock synchronization device.
Устройство содержит задающий генератор 1, делитель 2 частоты, блок 3 выделени синхроимпульсов, RS-триг- гер 4, первый элемент И 5, второй элемент И 6, элемент ИЛИ 7 и D-триг- гер 8.The device contains a master oscillator 1, a divider 2 frequencies, a block 3 of the selection of clock pulses, RS-flip-flop 4, the first element And 5, the second element And 6, the element OR 7 and D-flip-flop 8.
Устройство работает следующим образом .The device works as follows.
Импульсы, генерируемые задающим генератором 1, поступа на счетный вход делител 2 частоты,вызывают по вление на выходе блока 3 выделени синхроимпульсов импульсов с частотой следовани , равной частоте следовани входных тактовых импульсов,поступающих на вход устройства FT «Признаком синхронности устройства вл етс ситуаци , когда импульсы FT и импульсы на выходе блока 3 выделени синхроимпульсов по вл ютс одновременно . В этом случае импульсы FT, поступающие на вход устройства синхронно (с точностью в один период частоты задающего генератора 1) с формированием импульса на выходе блока 3 выделени синхроимпульсов, не вызывают изменени чередовани их следовани .The pulses generated by master oscillator 1, arriving at the counting input of the divider 2 frequency, cause the output of the block 3 of the selection of clock pulses with a tracking frequency equal to the tracking frequency of the input clock pulses input to the device FT "Sign of the device synchronism is a situation when the FT pulses and the pulses at the output of the sync pulse block 3 appear simultaneously. In this case, the FT pulses arriving at the input of the device synchronously (with an accuracy of one period of the frequency of the master oscillator 1) with the formation of a pulse at the output of the sync pulse allocation unit 3 do not cause a change in their alternation.
Если входной тактовый импульс поступает на вход FT устройства раньше , чем сформируетс очередной импульс на выходе блока 3 выделени синхроимпульсов, то этот импульс, поступа на вход Установка 1 RS- триггера 4, разрешает прохождение очередного импульса частоты задающего генератора 1 через первый элемент И 5, поскольку D-триггер 8 находитс в нулевом состо нии, на вход установки единичного состо ни делител 2 частоты, при котором блок 3 выделени синхроимпульсов формирует импульс. Импульс установки с выхода первого элемента И 5 поступает такжеIf the input clock pulse arrives at the FT input of the device before the next pulse is formed at the output of the sync pulse selection unit 3, then this pulse arriving at the input Setting 1 RS-trigger 4 allows the next pulse frequency of the master oscillator 1 to pass through the first AND 5 element Since the D-flip-flop 8 is in the zero state, a frequency divider 2 at the input of the single-state setting, at which the clock extracting unit 3 generates a pulse. The impulse installation from the output of the first element And 5 also comes
00
5five
00
5five
00
5five
на второй вход элемента ИЛИ 7 и далее на вход установки RS-триггера 4, устанавлива его в нулевое состо ние , и удерживает в нулевом состо нии D-триггер 8 после прихода положительного фронта импульса с выхода блока 3 выделени синхроимпульса на тактовый вход.to the second input of the OR element 7 and further to the input of the RS-flip-flop 4, set it to the zero state, and keeps the D-trigger 8 in the zero state after the positive edge of the pulse from the output of the sync pulse 3 to the clock input.
Если импульс на выходе блока 3 выделени синхроимпульсов сформируетс раньше, чем поступает входной тактовый импульс на вход . FT устройства , то, поступа на тактовый вход D-триггера 8, он устанавливает его в единичное состо ние. Входной тактовый импульс, поступающий на вход устройства, устанавливает RS-триг- гер А в единичное состо ние и разрешает тем самым прохождение импульса частоты задающего генератора 1 через второй элемент И 6 на вход установки нулевого состо ни делител 2 частоты и на первый вход элемента ИЛИ 7, устанавлива триггеры 4 и 8 в нулевое состо ние. В результате состо ние делител 2 частоты иэме- -н етс на нулевое и ликвидируетс разность фаз с точностью, не превышающей период частоты задающего генератора 1.If the pulse at the output of the sync pulse selection unit 3 is generated before the input clock pulse arrives at the input. The FT device then enters the clock input of the D-flip-flop 8, it sets it to one. The input clock pulse arriving at the device input sets the RS-flip-flop A to one and thereby permits the passage of the frequency pulse of the master oscillator 1 through the second element And 6 to the input of setting the zero state of divider 2 frequency and to the first input of the element OR 7, setting the triggers 4 and 8 to zero. As a result, the state of the divider 2 frequency and its frequency is zero and the phase difference is eliminated with an accuracy not exceeding the period of the frequency of the master oscillator 1.
Таким образом, использование предлагаемого устройства исключает нарушение чередовани синхроимпульсов на выходе устройства в случае несовпадени фазы.Thus, the use of the proposed device eliminates the violation of alternation of clock pulses at the output of the device in the event of a phase mismatch.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884396123A SU1559418A1 (en) | 1988-03-21 | 1988-03-21 | Clock synchronization device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884396123A SU1559418A1 (en) | 1988-03-21 | 1988-03-21 | Clock synchronization device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1559418A1 true SU1559418A1 (en) | 1990-04-23 |
Family
ID=21362835
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884396123A SU1559418A1 (en) | 1988-03-21 | 1988-03-21 | Clock synchronization device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1559418A1 (en) |
-
1988
- 1988-03-21 SU SU884396123A patent/SU1559418A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1559418A1 (en) | Clock synchronization device | |
ES485969A1 (en) | Test circuit for synchronously operating clock generators. | |
SU788411A1 (en) | Phase correcting device | |
SU855981A1 (en) | Device for sunchronization and normalization of pulse train | |
SU1381419A1 (en) | Digital time interval counter | |
SU1624670A1 (en) | Pulse stretcher | |
US4017740A (en) | Synchronization of digital circuits by bus triggering | |
SU809483A1 (en) | Phase comparator | |
SU1156045A1 (en) | Device for synchronizing information exchange system | |
SU1265983A1 (en) | Pulse discriminator with respect to repetition frequency | |
SU1432751A1 (en) | Phase synchronizer | |
SU741441A1 (en) | Pulse synchronizing device | |
SU1554071A1 (en) | Device for measuring synchronizer lead time | |
SU1084980A1 (en) | Device for converting pulse train to rectangular pulse | |
SU980257A1 (en) | Multichannel pulse generator | |
SU1335996A1 (en) | Follow-up frequency multiplier | |
SU1529249A2 (en) | Device for computing ratio of time intervals | |
SU1256177A1 (en) | Pulse-frequency signal distributor | |
SU976495A1 (en) | Pulse shaper | |
SU1676075A1 (en) | Pulser | |
SU706818A1 (en) | Time interval meter | |
SU758547A2 (en) | Device for synchronizing with dicrete control | |
SU1190502A1 (en) | Device for generating pulses with difference frequency | |
SU1539724A1 (en) | Device for measuring time intervals | |
SU1510104A1 (en) | Cycle clocking device |