[go: up one dir, main page]

SU1555806A1 - Формирователь повтор ющихс частотно-модулированных сигналов - Google Patents

Формирователь повтор ющихс частотно-модулированных сигналов Download PDF

Info

Publication number
SU1555806A1
SU1555806A1 SU884409390A SU4409390A SU1555806A1 SU 1555806 A1 SU1555806 A1 SU 1555806A1 SU 884409390 A SU884409390 A SU 884409390A SU 4409390 A SU4409390 A SU 4409390A SU 1555806 A1 SU1555806 A1 SU 1555806A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
unit
digital
input
frequency
Prior art date
Application number
SU884409390A
Other languages
English (en)
Inventor
Виктор Неофидович Кочемасов
Александр Дмитриевич Ревун
Владимир Юрьевич Шпилев
Original Assignee
Всесоюзный Заочный Электротехнический Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Заочный Электротехнический Институт Связи filed Critical Всесоюзный Заочный Электротехнический Институт Связи
Priority to SU884409390A priority Critical patent/SU1555806A1/ru
Application granted granted Critical
Publication of SU1555806A1 publication Critical patent/SU1555806A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к радиотехнике и св зи. Цель изобретени  - повышение точности формировани  выходных сигналов. Формирователь повтор ющихс  частотно-модулированных сигналов содержит сумматоры 1 и 13, ЦАП 2 и 7, интегрирующий усилитель 3, сглаживающий фильтр 4, блок 5 автоподстройки частоты, регулируемый усилитель 6, АЦП 8, дешифратор 9, коммутатор 10, блок 11 вычитани , регистр 12 пам ти, блок 14 пам ти, блок 15 вычислени  разностей, цифровой интерпол тор 16, блок 17 синхронизации и формирователь 18 адресных кодов. Цель достигаетс  за счет устранени  сигнала ошибки от регул рной помехи. Дана ил. выполнени  блока 5 автоподстройки частоты. 2 ил.

Description

Фиг.1
Изобретение относитс  к радиотехнике и св зи, измерительной технике и может быть использовано при испытани х и исследовани х систем различного назначени .
Цель изобретени  - повышение точности формировани  выходных сигналов.
На фиг. 1 представлена структурна  электрическа  схема формировател  повтор ющихс  частотно-модулированных сигналов; на фиг. 2 - структурна  электрическа  схема блока автоподстройки частоты:
I
Формирователь повтор ющихс  частотно-модулированных сигналов содержит первый сумматор 1, первый цифроаналоговый преобразователь (ЦАП) 2, интегрирующий усилитель 3, сглаживающий фильтр 4, блок 5 автоподстройки частоты, регулируемый усилитель 6, второй ЦАП 7, аналого-цифровой преобразователь (АЦП) 8, дешифратор 9, коммутатор 10, блок 11 вычитани , регистр 12 пам ти, второй сумматор 13, блок 14 пам ти, блок 15 вычислени  разностей, цифровой интерпол тор 16, блок 17 синхронизации и формирователь 18 адресных кодов.
3
Блок 5 автоподстройки частоты со- (цержит управл емый генератор 19, измеритель 20 отклонени  от заданного закона, фильтр 21, сумматор 22 и генератор 23 модулирующего напр жени .
Формирователь повтор ющихс  частот но-модулировэнных сигналов работает следующим образом.
Очередной цикл работы формировател  повтор ющихс  частотно-модулированных сигналов начинаетс  после подачи установочных импульсов с выхода блока 17 синхронизации на соответствующие входы блоков 5 . авжтоподстройки часто40
С выхода второго сумматора 13 ко ды разности записываютс  в блок 14 пам ти, откуда по сигналам с формировател  18 адресных кодов поступают в блок 15 вычислени  разностей и далее на цифровой интерпол тор 16 с выхода которого формируетс  последовательность кодов дл  компенсации регул рной помехи. С выхода первого сумматора 1 последовательность кодов преобразуетс  первым ЦАП 2 в сту пенчатоизмен емое напр жение и после сглаживани  интегрирующим усилителем 3 и сглаживающим фильтром 4 аналоговый сигнал компенсации регул рной помехи поступает на информаци онный вход блока 5 автоподстройки частоты. Управление регулируемым усилителем 6 и коммутатором 10 производитс  по сигналам с выхода дешиф ратора 9, который  вл етс  дешифрато ром состо ний АЦП 8, при этом последовательность управл ющих кодов в аналоговую форму преобразуетс  вторым ЦАП 7. Наличие управл ющих сигналов , позвол ющих осуществл ть конт роль состо ни  АЦП 8, и совместна  работа указанных блоков с блоком 11 вычитани  и позвол ют повысить точность выходных сигналов. Блок 5 авто подстройки частоты содержит непосредственно тракт автоподстройки частоты частотно-модулированных сигналов , например линейно частотно- модулированных сигналов, который включает управл емый напр жением генератор 19, выход которого  вл етс  выходом повтор ющихс  частотно- модулированных сигналов, а также фильтр 21, сумматор 22 и измеритель 20. В состав блока 5 входит также
ты, интегрирующего усилител  3, логи- 45 подключенный к второму входу суммаческого анализатора 9 и формировател  18 адресных кодов. Блок 17 синхронизации формирует также тактовые и счетные импульсы. С выхода блока 5 сигнал
тора 22 генератор модулирующего напр жени , дл  линейного частотно- модулированного сигнала он  вл етс  генератором пилообразного напр жени  Измеритель 20 представл ет собой бло дискретизации частотно-модулированного сигнала тактовыми импульсами в моменты перехода через нуль. При наличии отклонени  от заданного закона на выходе измерител  20 имеет место сигнал ошибки от регул рной помехи, устранение которой обеспечиваетс  ра ботой формировател  повтор ющихс  частотно-модулированных сигналов.
ошибки поступает на вход регулируемого
усилител  6, обеспечивающего минималь ный коэффициент усилени , при котором динамический диапазон АЦП 8 согласован с диапазоном ожидаемых уровней исходного сигнала ошибки. При этом коммутатор 10 обеспечивает подключение выхода АЦП 8 к регистру 12 пам ти и блоку 11 вычитани , в результате , чего на выходе блока 11 вычитани 
5
0
15
0
5
3
30
40
формируетс  код разности поступившего и предыдущего отсчетов.
i
С выхода второго сумматора 13 коды разности записываютс  в блок 14 пам ти, откуда по сигналам с формировател  18 адресных кодов поступают в блок 15 вычислени  разностей и далее на цифровой интерпол тор 16, с выхода которого формируетс  последовательность кодов дл  компенсации регул рной помехи. С выхода первого сумматора 1 последовательность кодов преобразуетс  первым ЦАП 2 в сту- пенчатоизмен емое напр жение и после сглаживани  интегрирующим усилителем 3 и сглаживающим фильтром 4 аналоговый сигнал компенсации регул рной помехи поступает на информационный вход блока 5 автоподстройки частоты. Управление регулируемым усилителем 6 и коммутатором 10 производитс  по сигналам с выхода дешифратора 9, который  вл етс  дешифратором состо ний АЦП 8, при этом последовательность управл ющих кодов в аналоговую форму преобразуетс  вторым ЦАП 7. Наличие управл ющих сигналов , позвол ющих осуществл ть контроль состо ни  АЦП 8, и совместна  работа указанных блоков с блоком 11 вычитани  и позвол ют повысить точность выходных сигналов. Блок 5 автоподстройки частоты содержит непосредственно тракт автоподстройки частоты частотно-модулированных сигналов , например линейно частотно- модулированных сигналов, который включает управл емый напр жением генератор 19, выход которого  вл етс  выходом повтор ющихс  частотно- модулированных сигналов, а также фильтр 21, сумматор 22 и измеритель 20. В состав блока 5 входит также
45 подключенный к второму входу сумма0
5
тора 22 генератор модулирующего напр жени , дл  линейного частотно- модулированного сигнала он  вл етс  v генератором пилообразного напр жени « Измеритель 20 представл ет собой блок дискретизации частотно-модулированного сигнала тактовыми импульсами в моменты перехода через нуль. При наличии отклонени  от заданного закона на выходе измерител  20 имеет место сигнал ошибки от регул рной помехи, устранение которой обеспечиваетс  работой формировател  повтор ющихс  частотно-модулированных сигналов.

Claims (1)

  1. Формула изобретени 
    Формирователь повтор ющихс  частотно-модулированных сигналов, содержащий последовательно подключенные первый сумматор и первый цифроаналого- вый преобразователь, последовательно подключенные второй сумматор, блок пам ти, блок вычислени  разностей и цифровой интерпол тор, блок синхронизации , формирователь адресных кодов , аналого-цифровой преобразователь , последовательно подключенные сглаживающий фильтр и блок автопод- стройки частоты, причем установочный выход блока синхронизации подключен к установочным входам блока автоподстройки частоты и формировател  адресных кодов, тактовый выход блока синхронизации подключен к тактовым входам блока автоподстройки частоты, формировател  адресных кодов и цифрового интерпол тора, счетный выход блока синхронизации подключен к счет- ному входу цифрового интерпол тора, выход формировател  адресных кодов подключен к адресному входу блока пам ти, первый информационный выход блока пам ти подключен к первым ин- формационным входам первого и второго сумматоров, выход цифрового интерпол тора подключен к второму информа- ционному входу первого сумматора,
    отличающий с;, тем, чтс, целью повышени  точности формировани  выходных сигналов, введены последовательно подключенные дешифратор, коммутатор, регистр пам ти и блок вычитани , последовательно подключенные второй цифроаналоговый преобразователь и регулируемый усилитель, интегрирующий усилитель, причем выход интегрирующего усилител  подключен к входу фильтра, информационный вход регулируемого усилител  подключен к выходу блока автоподстройки частоты, информационный вход интегрирующего усилител  подключен к выходу первого цифроаналогового преобразовател , выход регулируемого усилител  подключен к входу аналого-цифрового преобразовател , установочные входы интегрирующего усилител  и дешифратора подключены к установочному выходу блока синхронизации , информационные входы коммутатора и дешифратора подключены к выходу аналого-цифрового преобразовател , выход дешифратора подключен к входу второго цифроаналогового преобразовател , тактовые входы дешифратора и регистра пам ти подключены к тактовому выходу блока синхронизации, а выход коммутатора подключен к входу блока вычитани , выход которого подключен к второму информационному входу второго сумматора.
    &
    20
    0т Ј/fpMcff7
SU884409390A 1988-04-14 1988-04-14 Формирователь повтор ющихс частотно-модулированных сигналов SU1555806A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884409390A SU1555806A1 (ru) 1988-04-14 1988-04-14 Формирователь повтор ющихс частотно-модулированных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884409390A SU1555806A1 (ru) 1988-04-14 1988-04-14 Формирователь повтор ющихс частотно-модулированных сигналов

Publications (1)

Publication Number Publication Date
SU1555806A1 true SU1555806A1 (ru) 1990-04-07

Family

ID=21368377

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884409390A SU1555806A1 (ru) 1988-04-14 1988-04-14 Формирователь повтор ющихс частотно-модулированных сигналов

Country Status (1)

Country Link
SU (1) SU1555806A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Кочемасов В.Н., Белов Л.А., Оконешников B.C. Формирование сигналов с линейной частотной модул цией. - М.: Радио и св зь, 1983, с. 62-65. Авторское свидетельство СССР № 1084940, кл. Н 03 В 23/00, 06.01.82. *

Similar Documents

Publication Publication Date Title
US3879724A (en) Integrating analog to digital converter
SU1132805A3 (ru) Цифроаналоговый преобразователь
SU1555806A1 (ru) Формирователь повтор ющихс частотно-модулированных сигналов
JPS63100381A (ja) 位相検出装置
SU1172011A1 (ru) Цифровой синтезатор частоты
SU1764063A1 (ru) Интегратор
SU1352615A1 (ru) Цифровой фазовый детектор
SU1386937A1 (ru) Амплитудно-фазовый анализатор гармоник периодических сигналов
SU1383227A1 (ru) Калибратор коэффициентов амплитудной модул ции
SU1580278A1 (ru) Цифровой фазометр
SU953597A1 (ru) Измеритель глубины модул ции
SU1285503A1 (ru) Устройство дл квантовани видеосигналов
SU818006A1 (ru) Интегрирующий преобразователь на-пР жЕНи B иНТЕРВАл ВРЕМЕНи
SU631838A1 (ru) Частотомер
SU1084940A1 (ru) Формирователь повтор ющихс частотно-модулированных сигналов
SU1211658A1 (ru) Устройство дл измерени пиковых значений аналогового сигнала
SU1557544A1 (ru) Устройство дл измерени фазового времени задержки четырехполюсников
SU1166004A1 (ru) Анализатор комплексного спектра периодических напр жений
SU1429088A1 (ru) Измерительный преобразователь с коррекцией характеристики
SU822060A1 (ru) Компенсационный анализатор гармо-НиК
SU789891A1 (ru) Калибратор фазовых сдвигов
SU1383218A1 (ru) Анализатор комплексного спектра периодических напр жений
SU837199A2 (ru) Устройство дл сбора данных об электротехнических параметрах плазмы
SU1360550A1 (ru) Устройство дл измерени погрешностей аналого-цифровых преобразователей
SU1385228A1 (ru) Умножитель частоты