SU1548782A1 - Устройство дл сравнени кодов - Google Patents
Устройство дл сравнени кодов Download PDFInfo
- Publication number
- SU1548782A1 SU1548782A1 SU853986625A SU3986625A SU1548782A1 SU 1548782 A1 SU1548782 A1 SU 1548782A1 SU 853986625 A SU853986625 A SU 853986625A SU 3986625 A SU3986625 A SU 3986625A SU 1548782 A1 SU1548782 A1 SU 1548782A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- inputs
- triggers
- input
- counter
- Prior art date
Links
- 230000003111 delayed effect Effects 0.000 claims description 2
- 238000009434 installation Methods 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 abstract description 3
- 240000007594 Oryza sativa Species 0.000 description 1
- 235000007164 Oryza sativa Nutrition 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 235000009566 rice Nutrition 0.000 description 1
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к электросв зи и может использоватьс в узлах синхронизации узкополосных систем передачи информации. Целью изобретени вл етс расширение области применени детектора за счет возможности сравнени недвоичных символов. Устройство сравнивает Р двоичных кодовых комбинаций, кажда из которых содержит Н двоичных символов. Если все кодовые комбинации различны, то на выходе устройства формируетс единичный импульсный сигнал, в противном случае не формируетс . Устройство содержит преобразователь 1 последовательного кода в параллельный, дешифратор 2, триггеры 3, формирователь 4 импульсов, счетчик 5, блок 6 задержки и элемент И 7. 1 ил.
Description
1
(21)3986625/24-24
(22)04.11.85
(46) 07.03.90. Бюл. № 9 (72) Ю.П.Зубков
(53)621.398 (088.8)
(56)Тутевич В.Н. Телемеханика. -М.: Высша школа, 1985, с. 253,
рис. 10.14.
Шушков Е.И., Цодиков М.Б. Многоканальные аналого-цифровые преобразова- те ли. Л.: Энерги , 1975, с. 131, рис. 6-1.
(54)УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ КОДОВ
(57)Изобретение относитс к электросв зи и может использоватьс в узлах синхронизации узкополосных систем передачи информации. Цель изобретени вл етс расширение области применени детектора за счет возможности сравнени недвоичных символов. Устройство сравнивает Р двоичных кодовых комбинаций, кажда из которых содержит Н двоичных символов. Если все кодовые комбинации различны, то на выходе устройства формируетс единичный импульсный сигнал, в противном случае не формируетс . Устройство содержит преобразователь 1 последовательного кода в параллельный, дешифратор 2, триггеры 3, формирователь 4 импульсов, счетчик 5, блок 6 задержки и элемент И 7. 1 ил.
i
(Л С
Изобретение относитс к электросв зи и может быть использовано в
1
злах синхронизации узкополосных систем передачи информации.
Цель изобретени - расширение облас- ти применени устройства за счет возможности сравнени недвоичных символов .
На чертеже представлена функциональна схема устройства. j Устройство содержит пр еобразова- тель 1 последовательного хода в параллельный ,, дешифратор 2, триггеры 3, формирователь 4 импульсов, счетчик 5В блок 6 задержки и элемент И 7.
Устройство работает следующим образом .
Последовательность из Р недвоичных
единичные, на выходе счетчика 5 формируетс импульс переполнени , который подаетс на вход блока 6- задержки, и на соответствующий вход элемента И 7. При этом на выходе элемента И 7 формируетс единичный сигнал, свидетельствующий о том, что все Р входных двоичных комбинаций значности Н различны. Через определенное врем на выходе блока 6 задержки по вл етс сигнал, по которому все триггеры 3 привод тс в исходное (нулевое) состо ние .
2- ситуаци . Не все Р комбинаций различны. Выходные состо ни не всех триггеров 3 единичные. Поэтому на выхо де элемента И 7 единичный сигнал не формируетс и в определенное врем ,
10
15
Символов (каждый символ представл ет- 20 по задержанному блоком 6 импульсу пес Н-значной двоичной кодовой комбина- ией) поступает на вход устройства. В Преобразователе 1 входан Н-значна двоична кодова комбинаци преобразуетс из последовательного кода в параллельный , В формирователе 4 импульсов кажда входна Н-значна комбинаци пре- рбразуете в выходной единичньй импульсный сигнал. В счетчике 5 осуществл етс подсчет количества выходных импульсных сигналов формировател 4. Каждой выходной двоичной комбинации преобразовател 1 дешифратор 2 оставит в соответствие двичный единич- |кый сигнал на определенном выходе „ Йтот сигнал измен ет состо ние соответствующего триггера 3 (исходное состо ние триггеров 3 - нулевое). По мере поступлени на вход устройства Н-эначных двоичных кодовых комбинаций осуществл етс подсчет их числа в счетчике 5 и измен етс состо ние соответствующих триггеров 3. После того, как на вход устройства поступит последн (Р- ) Н-значна двоична кодова комбинаци ;, возможны две ситуации.
1- ситуаци . Все Р двоичных комбинаций (соответственно недвоичных символов) различны. В этом случае выходные состо ни всех триггеров 3 15
30
35
10
45
50
реполнени счетчика 5, триггеры 3 устанавливаютс в исходное состо ние. Устройство готового к анализу следующих Р недвоичных сигналов.
Таким образом, устройство позвол ет сравнивать медду собой недвоичные символы, представленные двоичными ко - довыми комбинаци ми.
Claims (1)
- Формула изобретениУстройство дл й сравнени кодов, содержащее триггерьц выходы которых сое динены с соответствующими первыми входа ми элемента И, выход которого вл етс выходом устройства, о тличающе е с тем, что, с целью расширени об ласти применени устройства за счет возможности сравнени недвоичных скм волов, в него введены дешифратор, фор мирователь импульсов, счетчик и блок задержки, входы дешифратора и формировател импульсов вл ютс входами устройства, выходы дешифратора соединены с входами установки в единицу соответствующих триггеров, выход формировател импульсов соединен через счетчик с входом блока задержки и вторым входом элемента И, выход бло-. ка задержки соединен с входами установок в нуль триггеров.87824единичные, на выходе счетчика 5 формируетс импульс переполнени , который подаетс на вход блока 6- задержки, и на соответствующий вход элемента И 7. При этом на выходе элемента И 7 формируетс единичный сигнал, свидетельствующий о том, что все Р входных двоичных комбинаций значности Н различны. Через определенное врем на выходе блока 6 задержки по вл етс сигнал, по которому все триггеры 3 привод тс в исходное (нулевое) состо ние .2- ситуаци . Не все Р комбинаций различны. Выходные состо ни не всех триггеров 3 единичные. Поэтому на выходе элемента И 7 единичный сигнал не формируетс и в определенное врем ,1015по задержанному блоком 6 импульсу переполнени счетчика 5, триггеры 3 устанавливаютс в исходное состо ние. Устройство готового к анализу следующих Р недвоичных сигналов.Таким образом, устройство позвол ет сравнивать медду собой недвоичные символы, представленные двоичными ко - довыми комбинаци ми.Формула изобретениУстройство дл й сравнени кодов, содержащее триггерьц выходы которых соединены с соответствующими первыми входами элемента И, выход которого вл етс выходом устройства, о тличающе- е с тем, что, с целью расширени области применени устройства за счет возможности сравнени недвоичных скм - волов, в него введены дешифратор, формирователь импульсов, счетчик и блок задержки, входы дешифратора и формировател импульсов вл ютс входами устройства, выходы дешифратора соединены с входами установки в единицу соответствующих триггеров, выход формировател импульсов соединен через счетчик с входом блока задержки и вторым входом элемента И, выход бло-. ка задержки соединен с входами установок в нуль триггеров.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853986625A SU1548782A1 (ru) | 1985-11-04 | 1985-11-04 | Устройство дл сравнени кодов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853986625A SU1548782A1 (ru) | 1985-11-04 | 1985-11-04 | Устройство дл сравнени кодов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1548782A1 true SU1548782A1 (ru) | 1990-03-07 |
Family
ID=21208818
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853986625A SU1548782A1 (ru) | 1985-11-04 | 1985-11-04 | Устройство дл сравнени кодов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1548782A1 (ru) |
-
1985
- 1985-11-04 SU SU853986625A patent/SU1548782A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1548782A1 (ru) | Устройство дл сравнени кодов | |
SU913608A1 (ru) | Устройство для формирования кода морзе 1 * | |
SU771663A1 (ru) | Устройство дл сравнени | |
SU515289A1 (ru) | Делитель частоты импульсов | |
SU918129A1 (ru) | Устройство дл управлени тиристорным импульсным преобразователем электроподвижного состава | |
SU427458A1 (ru) | Регенератор двоичных символов | |
SU368598A1 (ru) | Преобразователь двоично-десятичного кода «12222» в унитарный код | |
SU1315973A2 (ru) | Преобразователь временного интервала в двоичный код | |
SU1187275A1 (ru) | ПРЕОБРАЗОВАТЕЛЬ КОД — ШИРОТНО-ИМПУЛЬСНЫЙ СИГНАЛ, содержащий ОК | |
SU1084980A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU1005279A2 (ru) | Формирователь пилообразного напр жени | |
SU771891A2 (ru) | Дискретный согласованный фильтр | |
SU951280A1 (ru) | Цифровой генератор | |
SU1248063A1 (ru) | Счетчик импульсов с числом состо ни 2 @ -1 | |
SU1511855A1 (ru) | Устройство дл контрол периода импульсной последовательности | |
SU839065A1 (ru) | Делитель частоты следовани им-пульСОВ C пЕРЕМЕННыМ КОэффициЕНТОМ дЕлЕНи | |
SU560222A1 (ru) | Устройство дл преобразовани двоичного кода в код гре и обратно | |
SU1361722A1 (ru) | Преобразователь кодов | |
SU1226661A1 (ru) | Счетчик в коде "2 из @ | |
RU1783614C (ru) | Преобразователь кода | |
SU943704A1 (ru) | Преобразователь двоичного кода в число-импульсный код | |
SU542991A2 (ru) | Устройство цикловой синхронизации | |
SU511704A1 (ru) | Устройство дл обнаружени сигналов | |
SU559261A1 (ru) | Устройство дл приема сигналов | |
SU559416A1 (ru) | Устройство дл многоуровневой кодоимпульсной модул ции |