[go: up one dir, main page]

RU1783614C - Преобразователь кода - Google Patents

Преобразователь кода

Info

Publication number
RU1783614C
RU1783614C SU904783674A SU4783674A RU1783614C RU 1783614 C RU1783614 C RU 1783614C SU 904783674 A SU904783674 A SU 904783674A SU 4783674 A SU4783674 A SU 4783674A RU 1783614 C RU1783614 C RU 1783614C
Authority
RU
Russia
Prior art keywords
input
output
trigger
converter
key
Prior art date
Application number
SU904783674A
Other languages
English (en)
Inventor
Евгений Гарриевич Гросфельд
Original Assignee
Опытно-конструкторское бюро "Иртыш"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Опытно-конструкторское бюро "Иртыш" filed Critical Опытно-конструкторское бюро "Иртыш"
Priority to SU904783674A priority Critical patent/RU1783614C/ru
Application granted granted Critical
Publication of RU1783614C publication Critical patent/RU1783614C/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в системах передачи информации. Цель изобретени  - повышение быстродействи  преобразовател  за счет увеличени  верхней граничной частоты следовани  входных сигналов, Преобразователь кода содержит триггер 1, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2, ключ 3 с запоминанием сигнала управлени , информационный вход 4, тактовый вход 5, выход 6. 3 ил.

Description

6
Фие.1
А 00
со о
Ј
Изобретение относитс  к импульсной технике и может быть использовано в системах передачи информации.
Известен преобразователь кода, содержащий триггер.
Недостатком известного преобразовател   вл етс  низка  точность преобразовани . Это обусловлено тем, что в нем возможны искажени  выходного сигнала,
Известен преобразователь кода, содержащий триггер.
Недостатком известного преобразовател   вл етс  низкие быстродействие и сложность конструкции. Первое обусловлено низкой скоростью преобразовани , поскольку дл  формировани  одного символа выходного кода необходимо два периода тактового сигнала. Второе  вл етс  следствием того, что дл  реализации преобразовател  кода требуетс  не менее п тнадцати логических элементов.
Наиболее близким по технической сущности к предлагаемому  вл етс  преобразователь кода, содержащий триггер.
Недостатком данного преобразовател   вл етс  низкое быстродействие.
Цель изобретени  - повышение быстродействи  преобразовател  за счет увели- чени  верхней граничной частоты следовани  входных сигналов.
Поставленна  цель достигаетс  тем, что в преобразователь кода, содержащий триггер , введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и ключ с запоминанием сигнала управлени , первый и второй выходы которого соединены соответственно со счетным входом триггера и первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход триггера соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого  вл етс  выходом преобразовател , управл ющий и информационный входы ключа с запоминанием сигнала управлени   вл ютс  соответ- ственно информационным и тактовым входами преобразовател .
На фиг. 1 представлена электрическа  структурна  схема преобразовател  кода; на фиг. 2, 3 - временные диаграммы, по сн ющие его функционирование.
Преобразователь кода содержит триггер 1, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2, ключ 3 с запоминанием сигнала управлени , информационный вход 4, тактовый вход 5, выход 6,
Счетный вход триггера 1 соединен с первым выходом ключа 3, вход управлени  и информационный вход которого  вл ютс  соответственно информационным 4 и тактовым 5 входами преобразовател  кода, второй выход соединен с первым входсш
элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2, второй вход которого соединен с выходом триггера 1, а выход  вл етс  выходом 6 преобразовател  кода.
Преобразователь кода работает следующим образом.
После включени  питающего напр жени  триггер 7 (фиг. 2, 3, д) может находитс  в произвольном состо нии, на информационном входе 4 (фиг. 2, 3 б) может быть задан произвольный логический уровень, а на тактовый вход 5 (фиг. 2, 3, а) должен быть подан тактовый сигнал стабильной частоты, имеющий скважность, равную двум.
Если на информационном входе 4 имеетс  уровень О, то в соответствии с правилом работы ключа 3 кажда  межимпульсна  пауза тактового сигнала, передний фронт которой формируетс  на информационном
входе ключа 3 во врем  действи  уровн  О на его входе управлени , инвертируетс  этим ключом и выдел етс  в виде импульса на его первом выходе (фиг. 2, 3, в). При этом на втором выходе ключа 3 (фиг, 2, 3, г) действует уровень О. Триггер 1 по переднему фронту каждого импульса, поступающего на его счетный вход, измен ет свое состо ние на противоположное. Его выходной сигнал транслируетс  элементом ИСКЛЮЧАЮЩЕЕ ИЛИ 2 на выход 6 (фиг. 2, 3, е), где формируетс  последовательность символов , соответствующих в коде Манчестер-1 символам нул  кода БВН на информационном входе 4.
Если на информационном входе 4 имеетс  уровень 1, то ключ 3 в соответствии с правилом его работы формирует на своем втором выходе импульсы из пауз тактового сигнала. При этом на его первом выходе
действует уровень О. В зависимости от уровн  сигнала, зафиксированного в это врем  на выходе триггера 1, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2 либо инвертирует, либо пропускает в неизменном виде сигнал,
поступающий на его первый вход с второго выхода ключа 3. В обоих случа х на выходе 6 формируетс  последовательность символов , соответствующих в коде Манчестер-1 символам единицы кода БВН на информационном входе 4.

Claims (1)

  1. Формула изобретени  Преобразователь кода, содержащий триггер, отличающийс  тем, что, с целью повышени  быстродействи  преобразовател  за счет увеличени  верхней граничной частоты следовани  входных сигналов, в него введены элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и ключ с запоминанием сигнала управлени , первый и второй выходы
    которого соединены соответственно со счетным входом триггера и.первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход триггера соединен с.вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. выход которого 5 товым входами преобразовател .
    Q § 6 t
    д е
    0 i ° i ° i ° I I i 1 LJL-ГТП 9 , о , 9 t
     вл етс  выходом преобразовател , управл ющий и информационный входы ключа с запоминанием сигнала управлени   вл ютс  соответственно информационным и так
SU904783674A 1990-01-16 1990-01-16 Преобразователь кода RU1783614C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904783674A RU1783614C (ru) 1990-01-16 1990-01-16 Преобразователь кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904783674A RU1783614C (ru) 1990-01-16 1990-01-16 Преобразователь кода

Publications (1)

Publication Number Publication Date
RU1783614C true RU1783614C (ru) 1992-12-23

Family

ID=21492200

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904783674A RU1783614C (ru) 1990-01-16 1990-01-16 Преобразователь кода

Country Status (1)

Country Link
RU (1) RU1783614C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Щербина В.И. Цифровые магнитофоны. М.: Радио и св зь, 1986, с. 27, рис, 23. Электронна техника в автоматике. Сб.статей/Под ред. Ю.И.Конева. М.: Радио и св зь, 1985, вып. 16, с. 259, рис. 2 а, б. *

Similar Documents

Publication Publication Date Title
RU1783614C (ru) Преобразователь кода
SU467455A1 (ru) Устройство дл формировани пачек импульсов
SU1008893A1 (ru) Генератор последовательностей импульсов
SU628630A1 (ru) Анализатор рекурентного сигнала фазового пуска
SU1112373A1 (ru) Устройство дл логарифмировани отношени сигналов
SU1283955A1 (ru) Формирователь одиночных импульсов
SU1721813A1 (ru) Устройство дл формировани импульсов
SU1265971A1 (ru) Устройство дл формировани пачек импульсов
SU1008894A1 (ru) Формирователь импульсов
SU365036A1 (ru) Интегрирующий преобразователь напряжения
SU1529207A1 (ru) Устройство дл ввода цифровой информации
SU1314447A1 (ru) Устройство дл формировани пачек импульсов
SU1415225A1 (ru) Анализатор спектра по функци м Уолша
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
RU2019033C1 (ru) Преобразователь двоичного кода в двоично-десятичный
SU1709530A1 (ru) Преобразователь код-частота
SU1213525A1 (ru) Формирователь длительности импульсов
SU1075255A1 (ru) Преобразователь параллельного двоичного кода в число-импульсный код
SU1374138A1 (ru) Цифровой преобразователь дл измерени частоты следовани импульсов
SU532098A1 (ru) Число-импульсный функциональный преобразователь
SU1297226A1 (ru) Преобразователь переменного напр жени в код
SU1427365A1 (ru) Генератор случайного процесса
SU1652986A1 (ru) Устройство дл селекции признаков при распознавании образов
SU1755366A1 (ru) Генератор последовательности импульсов
SU504225A1 (ru) Устройство дл преобразовани импульсных сигналов