SU1522289A1 - Аналоговое запоминающее устройство - Google Patents
Аналоговое запоминающее устройство Download PDFInfo
- Publication number
- SU1522289A1 SU1522289A1 SU884386994A SU4386994A SU1522289A1 SU 1522289 A1 SU1522289 A1 SU 1522289A1 SU 884386994 A SU884386994 A SU 884386994A SU 4386994 A SU4386994 A SU 4386994A SU 1522289 A1 SU1522289 A1 SU 1522289A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inverter
- gate
- amplifier
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в измерительных устройствах различного назначени . Цель изобретени - повышение точности устройства. Достигаетс за счет того, что схема включени ключевых элементов 4, 5 на комплементарных транзисторах работает при нулевых потенциалах стока и истока. Это позвол ет скомпенсировать вли ние синфазного напр жени . Накопительный элемент 9 на конденсаторе включен в обратную св зь операционного усилител 8, что уменьшает его токи утечки. 1 ил.
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в измерительных .устройствах различного назначени .
Цель изобретени - повышение точности работы устройства.
На чертеже: доказана схема предлагаемого устройства.
Устройство содержит информацион- ный вход 1, шину 2 нулевого потенциала устройства, вход 3 разрешени ирохозвдени сигнала, первьй и второй ключевые элементы 4,5 не комплемен- тарных транзисторах р- и п-типа про- водимостей, первьй и второй операционные усилители 7,8, накопительный элемент 9 на конденсаторе, информационный выход 10.
Устройство работает следующим образом . ;..: ; .. , .. .;,, :, , / .
В режиме выборки через ВХОД 3 на вход инвертора 6, затвор элемента 4 и стробируЮщий вход усилител 7 подаетс уррвёнь логической едини1р г. На выходе инвертора 6 уровень логического нул : который подаетс на з.атвор элемента 5 и. стробщ ующий вход второго операционного усилител 9. Элементы 4,5 наход тс в состо нии высокой проводимости и. перва . обкладка элемента 9 подключена к шине .2. На второй обкладке элемента 9 усилитель 7 повтор ет напр жение входа 1 с входа 3 на вход инвертора 6, затвор элемента 4 и стробирующий вхо усилител 7 подаетс уровент На выходе инвертора 6 уровень 1, которьй подаетс на затвор элемента 5 и стробирующий вход усилител 8. Элементы 4,5 в состо нии низкой пров димости. Элемент 9 оказываетс включенным в обратную св зь усилител 8 и разр жаетс его входным током и током утечки сток-исток элементов 4,5 Однако за счет того, что на стоках и истоках элементов 4,5 напр жение равно нулю, ток утечки отсутствует. В момент перехода из режима выборки в режим хранени на затворы элементов 4,5 подаетс дифференциальньй си нал управлени , которьгй может через проходные емкости затвор-сток элементов 4,5 изменить напр жение на эле менте 9 Однако за счет того, что
0
5
е
о
50
0
35
40
45
на стоках и истоках элементов 4,5 напр жение равно нулю, происходит полна компенсаци сигнала управлени через емкости затвор-сток и затвор- исток элементов 4,5. Таким образом в устройстве за счет того, что элементы 4,5 работают при нулевых потен-, циалах, ёмкости затвор-сток этих элементов 4,5 при перезар де полностью компенсируютс , что позвол ет устранить ошибку, вносимую сигналом управлени , а элемент 9 включен в обратную св зь усилител 8 что уменьшает ошибку в режиме хранени . В результате суш;ественно, по сравнению с прототипом , повьшена точность работы.
Claims (1)
- Формула изобретениАналоговое запоминающее устройство, содержащее первьй и второй операдаон- ные усилители, инвертор, первый и второй ключевые элементы на комплементарных транзисторах соответственно р- и п-типа проводимостей, -накопительный элемент на конденсаторе, первый вывод которого подключен к стокам транзисторов ключевых элементов и инвертирующему входу второго Операционного усилител , выход которого вл етс информационным выходом устройства, неинвертирующий вход первого операционного усилител вл етс информационным входом устройства, затвор транзистора первого ключевого элемента подключен к входу инвертора и вл етс входом разрешени прохождени сигнала устройства, затвор транзистора второго ключевого элемента подключён к выходу инвертора, о т- ли чающеес тем, что, с целью повьш1ени точности устройства, второй вывод конденсатора накопительного элемента подключен к инвертирующему входу и выходу первого опера- 1ЩОННОГО усилител , стробирую1щй вход которого подключен к входу инвертора , истоки транзисторов ключевых элементов подключены к шине нулевого потенциала устройства и неин- вертирующёму входу второго операда- онного усилител , стробирующий вход которого подключен к выходу инвертора .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884386994A SU1522289A1 (ru) | 1988-03-04 | 1988-03-04 | Аналоговое запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884386994A SU1522289A1 (ru) | 1988-03-04 | 1988-03-04 | Аналоговое запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1522289A1 true SU1522289A1 (ru) | 1989-11-15 |
Family
ID=21359110
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884386994A SU1522289A1 (ru) | 1988-03-04 | 1988-03-04 | Аналоговое запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1522289A1 (ru) |
-
1988
- 1988-03-04 SU SU884386994A patent/SU1522289A1/ru active
Non-Patent Citations (1)
Title |
---|
Апексеенко А.Г. и др. Применение прецизионных аналоговьк микросхем. М.: Радио и св зь, 1985, с. 194, р. 6.11. Хоровиц П. и др.Искусство схемотехники. - М.: Мир, 1983, ч. 1, с. 409. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910014712A (ko) | 전력 mos 트랜지스터내의 전류측정용 회로 | |
KR890001278A (ko) | 차동 증폭기와 전류 감지 회로 및 집적 회로 | |
KR880008032A (ko) | 부하를 흐르는 전류의 선형 측정용 회로 | |
KR870010548A (ko) | 센스 앰프 | |
KR920017116A (ko) | 전류 감지 증폭회로 | |
KR960701515A (ko) | 반도체 장치 | |
KR890005995A (ko) | 바이폴라-상보형 금속 산화물 반도체 인버터 | |
JPH10123184A (ja) | 電流検出回路 | |
SU1522289A1 (ru) | Аналоговое запоминающее устройство | |
KR940003011A (ko) | 출력전압에 있어 전계효과트랜지스터의 한계치전압의 손실이 생기지 않는 전압발생회로 | |
KR960027255A (ko) | 시퀀스 제어회로를 구비한 연산증폭기 | |
KR920008587A (ko) | 트랜스콘덕터-캐패시터 적분기 | |
KR870700181A (ko) | 고 신뢰성 상보 논리회로 | |
SU680058A1 (ru) | Аналоговое запоминающее устройство | |
KR930011274A (ko) | 입력회로 | |
SU858110A1 (ru) | Аналоговое запоминающее устройство | |
SU1275545A1 (ru) | Ячейка пам ти | |
SU1104650A1 (ru) | Повторитель напр жени | |
SU725222A1 (ru) | Многоразр дный управл емый магазин сопротивлений | |
SU1280401A1 (ru) | Аналоговое множительное устройство | |
SU999163A1 (ru) | Устройство дл моделировани динамических процессов на КМДП-транзисторах | |
SU1316073A1 (ru) | Операционный усилитель на МДП-транзисторах | |
SU786012A1 (ru) | Генератор импульсов с электронной перестройкой частоты | |
SU1742993A1 (ru) | Логический элемент на полевых транзисторах с затвором Шотки ИСПЛ-типа | |
SU748439A1 (ru) | Интегратор |