[go: up one dir, main page]

SU151118A1 - Quadrator - Google Patents

Quadrator

Info

Publication number
SU151118A1
SU151118A1 SU738426A SU738426A SU151118A1 SU 151118 A1 SU151118 A1 SU 151118A1 SU 738426 A SU738426 A SU 738426A SU 738426 A SU738426 A SU 738426A SU 151118 A1 SU151118 A1 SU 151118A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
quadrator
register
code
square
Prior art date
Application number
SU738426A
Other languages
Russian (ru)
Inventor
Г.М. Бутаев
Original Assignee
Г.М. Бутаев
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Г.М. Бутаев filed Critical Г.М. Бутаев
Priority to SU738426A priority Critical patent/SU151118A1/en
Application granted granted Critical
Publication of SU151118A1 publication Critical patent/SU151118A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Dc Digital Transmission (AREA)

Description

flsBecTHbie квадраторы по авт. св. № 113563 дл  вычислительных устройств дискретного действи , основанные на представлении квадрата входной величины в виде суммы членов р да последовательных нечетных чисел.flsBecTHbie squadrons by author St. No. 113563 for discrete-action computing devices, based on the representation of the square of the input value as the sum of terms of consecutive odd numbers.

Описываемый квадратор отличаетс  от известных тем, что в нем на входе счетчика-регистра включена лини  задержки, а входом устройства служит вход счетчика-накопител .The described quadrant differs from the known ones in that the delay line is turned on at the input of the counter-register, and the input of the device is the input of the counter-storage device.

Это дает возможность исключить генератор импульсов, дополнительный триггер и тем упростить устройство.This makes it possible to eliminate the pulse generator, an additional trigger, and thereby simplify the device.

На чертеже изображена схема квадратора.The drawing shows a diagram of the quad.

Работа схемы основана на зависимости: The operation of the scheme is based on dependencies:

Если в этом выражении величину (п+1) рассматривать как число, следующее за числом п, то дл  получени  квадрата очередного числа (п+1) достаточно к квадрату предыдущего числа пз добави1ь число (л-f 1).If in this expression the value (n + 1) is considered as a number following the number n, then to get the square of the next number (n + 1) it is enough to add the number (l - f 1) to the square of the previous number pz.

Эту функцию и реализует схема устройства.This function and implements the circuit device.

Если при нулевом положении регистра Р и накопител  Я на вход схемы полаетс  импульс, то он пройдет в накопитель Я и изменит его код 0000000 на код 0000001. С задержкой на этот же импульс воздействует, на ключи К,.... KG и передаст в накопитель Я код 0000000 из регистра Р, а с задержкой на пройдет в регистр Р и изменит его код с 0000000 до 000001. (rt+l)2 (п+)If at the zero position of the register P and the accumulator I at the input of the circuit a pulse is generated, then it will pass into the accumulator I and change its code 0000000 to code 0000001. With a delay, this impulse acts on the keys K, .... KG and transmits drive I code 0000000 from register P, and with a delay will pass to register P and change its code from 0000000 to 000001. (rt + l) 2 (n +)

SU738426A 1961-07-12 1961-07-12 Quadrator SU151118A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU738426A SU151118A1 (en) 1961-07-12 1961-07-12 Quadrator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU738426A SU151118A1 (en) 1961-07-12 1961-07-12 Quadrator

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU113563 Addition

Publications (1)

Publication Number Publication Date
SU151118A1 true SU151118A1 (en) 1961-11-30

Family

ID=48305931

Family Applications (1)

Application Number Title Priority Date Filing Date
SU738426A SU151118A1 (en) 1961-07-12 1961-07-12 Quadrator

Country Status (1)

Country Link
SU (1) SU151118A1 (en)

Similar Documents

Publication Publication Date Title
GB988980A (en) A chain counter
SU151118A1 (en) Quadrator
GB902030A (en) Variable exponent computer
ES333301A1 (en) A pulse generator device. (Machine-translation by Google Translate, not legally binding)
GB925090A (en) Computer register
ES321002A1 (en) A disposition of numeric circuits by digits to execute arithmetic operations. (Machine-translation by Google Translate, not legally binding)
SU369565A1 (en) DEVICE FOR CALCULATION OF FUNCTION y = e ^
GB1151725A (en) Register controlling sytem.
GB965749A (en) Improvements relating to devices for dividing numbers
SU438989A1 (en) Device for squaring numbers represented by a number-impulse code
SU368599A1 (en) ARITHMETIC DEVICE
SU133680A1 (en) Series Adder
SU423115A1 (en) PULSE DISTRIBUTOR
SU741322A1 (en) Shifting memory
SU139218A1 (en) Digital code converter to shaft rotation angle
SU834860A1 (en) Triangular voltage generator
SU744568A2 (en) Parallel accumulator
SU533931A1 (en) Stochastic comparator
SU1522383A1 (en) Digital pulse generator
SU361518A1 (en) ISSUE? ^ I b'l'i ^ HFBv'VFxKS-lEKAJ
SU547766A1 (en) Dividing device
SU666642A1 (en) Decoder
SU466508A1 (en) Device for comparing binary numbers
SU401985A1 (en) RANDOM NUMBER GENERATOR
SU875604A1 (en) Pulse stretcher