SU1499518A1 - Устройство дл контрол исправл ющей способности приемников дискретных сигналов - Google Patents
Устройство дл контрол исправл ющей способности приемников дискретных сигналов Download PDFInfo
- Publication number
- SU1499518A1 SU1499518A1 SU874269407A SU4269407A SU1499518A1 SU 1499518 A1 SU1499518 A1 SU 1499518A1 SU 874269407 A SU874269407 A SU 874269407A SU 4269407 A SU4269407 A SU 4269407A SU 1499518 A1 SU1499518 A1 SU 1499518A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- unit
- register
- control
- Prior art date
Links
- 238000012544 monitoring process Methods 0.000 title claims description 6
- 238000012360 testing method Methods 0.000 claims abstract description 22
- 101100368149 Mus musculus Sync gene Proteins 0.000 claims description 5
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 2
- 230000011664 signaling Effects 0.000 claims description 2
- 238000007493 shaping process Methods 0.000 claims 1
- 238000003384 imaging method Methods 0.000 abstract description 9
- 238000000034 method Methods 0.000 abstract 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 abstract 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000000571 coke Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к электросв зи. Цель изобретени - уменьшение времени контрол . Устройство содержит задающий генератор 1, делитель 2 частоты, блок 3 формировани управл ющего сигнала, блок 4 искажений, формирователь 5 испытательных сигналов, формирователь 6 сигналов дроблений, блок 7 ввода дроблений, коммутатор 8, общую шину 9, приемопередатчик 10, дешифратор 11 адресов, регистр 12 управлени , формирователь 13 управл ющего сигнала, регистр 14 состо ни , блок 15 формировани синхросигналов и блок 16 состо ни . Формирователь 13 работает в двух режимах. В режиме "Вы вод" устройство принимает информацию, управл ющее слово или испытательную информацию от формировател 13. В режиме "Ввод" из устройства выдаетс информаци о состо нии испытательной информации в формирователь 13. При этом управл ющее слово определ ет: скорость приема-передачи, величину краевых искажений, вид искажений, величину и местоположение искажений типа "дроблений" и номер контролируемого приемника. Цель достигаетс путем обеспечени автоматизации процесса контрол . 1 ил.
Description
СО
со ел
00
Изобретение относитс к электросв зи и может быть использовано дл проверки исправл ющей способности приемников дискретных сигналов.
Цель изобретени - уменьшение времени контрол путем автоматизации процесса контрол ,
На чертеже представлена структурна электрическа схема устройства.
Устройство дл контрол исправл ющей способности приемников дискретных сигналов содержит задающий генератор 1, делитель 2 частоты, блок 3 формировани управл ющего сигнала, блок 4 искажений, формирователь 5 испытательных сигналов, формирователь 6 сигналов дроблений, блок 7 ввода дроблений, коммутатор 8, обща шина 9, приемопередатчик 10, дешифратор 11 адресов, регистр 12 управлени , формирователь 13 управл ющего сигнала, регистр 14 состо ни , блок
15формировани синхросигналов, блок
16состо ни . На чертеже показаны также контролируемые приемники 17 дискретных сигналов.
Устройство работает следующим образом ,
В исходном состо нии при включении питани по сигналу Сброс с приемопередатчика 10 производитс начальна установка устройства. По этому сигналу производитс обнуление формировател 5, регистров 12 и 14, блоков 15 и 16. Через блок 15 производитс начальна установка делите- .л 2 частоты, блоков 3 и 4, формировател 6 и коммутатора 8, В исходном состо нии контролируемые приемники 17с помощью коммутатора 8 отключены от устройства и подключены к соответ- .ствующнм лини м св зи.
Одновременна с включением питани импульсы с задающего генератора 1 поступают на первьм вход делител 2 частоты, где формируетс сетка опорных частот.. Йа управл ющем входе делител 2 частоты в это врем установлен нулевой код режима устройства, при котором импульсы не поступают на вход блока 3 формировани управл ющего сигнала. При подаче на управл - К8ЦИЙ вход делител 2 частоты необхо10
15
20
25
14995184
Т1 и импульсов управл ющей частоты сдвига 12, Которые и определ ют величину краевых искажений импульсов информации. Импульсы Т1 с второго выхода блока 3 формиро вани управл ющего сигнала поступают соответственно на первый вход формировател 5 испытательных сигналов, третий вход блока 15 формировани синхросигналов и третий вход регистра 14 состо ни . Импульсы Т1 обеспечивают вьшод испытательной информации с выхода формировател 5 испытательных сигналов на второй вход блока 4, где испытательна информаци подвергаетс краевым искажени м. С выхода блока 4 испытательна информаци , подвергнута краевым искажени м, поступает на первьй вход блока 7 ввода дроблений, на второй вход которого поступают сигналы дроблений с формировател 6 сигналов дроблений,
С выхода блока 7 ввода дроблений искаженна информаци поступает на коммутатор 8, который передает ее на вход контролируемьк приемников 17 в соответствии с кодом на управл ющем входе коммутатора 8.
Установка необходимого режима устройства обеспечиваетс формирователем 13, в качестве которого может быть использована ЭВМ (Электроника 60 М или Электроника 81В). Код режима устройства выводитс из пам ти формировател 13 в виде управл ющего слова, которое запоминаетс регистром 12.
Управл ющее слово (код режима устройства ) определ ет скорость приема - передачи, величину краевых искажений, вид искажений, величину и местоположение искажений типа дроблений, номер и контролируемого приемника.
Дешифратор 11 адресов обеспечивает дешифрацию двух адресов: первого - при обращении формировател 13 к регистру 12 в цикле Вывод и регистру 14 состо ни в цикле Ввод, второго - при обращении формировател 13 к формирователю 5 испытательной информации в цикле Вывод.
30
35
40
45
50
Формирователь 13 работает в двух
Формирователь 13 работает в двух
димого кода режима устройства импуль,-ее режимах: Вывод, когда устройство
.сы заданной частоты поступают на первый вход блока 3 формировани управл ющего сигнала, где ,происходит формирование импульсов основной частоты
цринимает информацию, управл ющее слово или испытательную информацию (от фрр1-шровател 13),и Ввод, когда из устройства выдаетс инфорцринимает информацию, управл ющее слово или испытательную информацию (от фрр1-шровател 13),и Ввод, когда из устройства выдаетс инфор514995
маци о состо нии испытательной информации в формирователь 13.
В, режиме Вывод формирователь 13 обращаетс к приемопередатчику 10, г выставл адрес и сигнал управлени , которые поступают соответственно на информационный вход и управл ющий вход дешифратора 11.Дешифратор 11, распознав свой адрес, при наличии 10 сигнала Вывод на управл ющем входе дешифратора 11 устанавливает сигнал Вывод на первый вход регистра 12 управлени , при этом формирователь 13 заканчивает адресную часть цикла 15 Вывод. Во второй (информационной) части цикла Вывод формирователь 13 устанавливает информацию (управл ющее слово - код режима устройства), котора через приемопередатчик 10 20 поступает соответственно на информационные входы регистра 12 управлени , формировател 5 испытательных сигналов и информационные выходы регистра 14.25
По сигналу Вывод информаци , установленна на информационном вхое регистра 12, записываетс в него и поступает с его выхода на управл ющие входы делител 2 частоты, бло- ЗО ков 3 и 4, формировател 6, коммутатора 8 и блока 15. Через некоторое врем после установки слова информаии по сигналу Вывод от формировател 13 дешифратор 11 формирует упавл ющий сигнал и передает его че- рез приемопередатчик 10 в формиро- ватель 13 сигнал о завершении приема слова информации в регистр 12. Получив сигнал, формирователь 13 снимает Q сигнал Вывод, что обеспечивает окончание передачи информации - кода режима устройства.
При этом дешифратор 11, распознав второй свой адрес формирует сигнал 45 Вывод два, по которому вид сигнала испытательной информации, установленной на информационном входе формировател 5,на входе регистра 12 и выходе регистра 14 записьшаетс в формирователь 5.
В режиме Ввод формирователь 13 в первой части цикла осуществл ет передачи первого адреса-устройства. Во второй части формирует сигнал Ввод, которые через приемопередат- чик 10 и дешифратор 11 поступает на вход регистра 14. По этому сигналу регистр 14 данные о своем состо нии.
50
г 10 15 20 25
ЗО Q
5
0
186
через приемопередатчик 10 записывает в формирователь 13.
При прохождении испытательной информации через устройство блок 15 по первому заднему фронту импульса информации фop fflpyeт синхросигнал, по которому устанавливаетс режим устройства.
Claims (1)
- Формула изобретениYcTpoiicTBO дл контрол исправл ющей способности приемников дискретных сигналов, содержащее коммутатор, формирователь испытательных сигналов, формирователь сигналов дроблений и последовательно соединенные задающий генератор, делитель частоты, блок формировани управл ющего сигнала, блок искажений и блок ввода дроблений , другой вход которого через формирователь сигналов дроблений соединен с выходом делител частоты, а выход формировател испытательных сигналов подключен к второму входу блока искажений, отличающее- с тем, .что, с целью уменьшени времени контрол путем автоматизации процесса контрол , введены блок формировани синхросигналов, регистр управлени , выход которого подключен к второму входу делител частоты, к второму входу блока формировани управл ющего сигнала, к третьему входу блока искажений, к второму входу формировател сигналов дроблений, к первому входу коммутатора и к первому входу блока формировани синхросигналов . Выход которого под1сп очен к третьим входам делител частоты, блока формировани управл ющего сигнала, .формировател сигналов дроблений, к четвертому входу блока искажений и к второму входу коммутатора, третьи входы которого. вл ютс входами устройства , первыми выходами которого вл ютс выходы коммутатора, формирователь управл ющего сигнала и последовательно соединенные блок состо ни , регистр состо ни , дешифратор адресов и приемопередатчик, первый выход которого, вл ющейс одновременно и вторым входом, соединен с входом формировател управл юцего сигнала и вл етс его выходом, вторым входом и одновременно вторым выходом устройства, выход регистра состо ни подключен к первым входам фор- ьшровател испытательных сигналов.714995188регистра управлени и к третьему вхо-мировани управл ющего сигнала, втоду приемопередатчика, второй выходрой выход которого подключен к четкоторого подкл очен к вторым ..входамйертому входу регистра состо ни , крегистра управлени , формировател п тому входу блока формировани синиспытательных сигналов,регистра сое-хросигналов и к третьему входу форто ни , блока формировани синхро-мировател испытательных сигналов,сигналов и к первому входу блока сое-четвертый вход которого соединен сто ни , второй вход которого соеди-вторым выходом дешифратора адресов,нен с выходом блока ввода дроблений |Qтретий выход которого подключен ки с четвертьш входом коммутатора,третьему входу регистра управлени ,второй выход подключен к третьемучетвертый выход - к п тому входувходу блока формировани синхросиг-регистра состо ни , а второй, третийналов, четвертый вход которого сое-и четвертьй входы соединены соответдинен с третьим входом регистра сое- 5ственно с третьим, четвертым и п тымто ни и с первым выходом блока фор-вьпсодами приемопередатчика.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874269407A SU1499518A1 (ru) | 1987-06-26 | 1987-06-26 | Устройство дл контрол исправл ющей способности приемников дискретных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874269407A SU1499518A1 (ru) | 1987-06-26 | 1987-06-26 | Устройство дл контрол исправл ющей способности приемников дискретных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1499518A1 true SU1499518A1 (ru) | 1989-08-07 |
Family
ID=21313726
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874269407A SU1499518A1 (ru) | 1987-06-26 | 1987-06-26 | Устройство дл контрол исправл ющей способности приемников дискретных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1499518A1 (ru) |
-
1987
- 1987-06-26 SU SU874269407A patent/SU1499518A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 117739, кл. Н 04 L 11/08, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850008089A (ko) | 디지탈 pbx 스위치 | |
SU1499518A1 (ru) | Устройство дл контрол исправл ющей способности приемников дискретных сигналов | |
US4910509A (en) | Bus expander for digital TV receiver | |
CA1279729C (en) | Method and apparatus for transferring data between two data processing equipments each driven by an independent clock | |
US3508207A (en) | Supervisory method comprising variable delay-time memory for code transmission system | |
WO1982002639A1 (en) | Switching system | |
JPS58164360A (ja) | デ−タ通信装置 | |
SU1159170A1 (ru) | Многоканальное устройство дл передачи дискретной информации | |
SU651497A1 (ru) | Устройство дл демодул ции частотноманипулированных сигналов | |
SU1654831A1 (ru) | Устройство дл сопр жени электронной вычислительной машины с магнитофоном | |
SU1142899A1 (ru) | Приемное старт-стопное устройство | |
SU1535218A1 (ru) | Устройство дл телеуправлени | |
JPH0625082Y2 (ja) | 多重伝送装置 | |
SU1566499A1 (ru) | Устройство дл передачи и приема цифровых сигналов | |
SU1277433A2 (ru) | Устройство декодировани тональных сигналов | |
SU482788A1 (ru) | Устройство дл приема телемеханической информации | |
SU826983A3 (ru) | СПОСОБ ПЕРЕДАЧИ КОМАНДНЫХ СООБЩЕНИЯ" И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | |
SU1415447A2 (ru) | Устройство фазового пуска | |
SU1259506A1 (ru) | Стартстопное приемное устройство | |
SU1107300A1 (ru) | Устройство дл телеконтрол промежуточных станций системы св зи | |
SU906014A1 (ru) | Устройство дл фазового пуска приемника | |
SU1221674A1 (ru) | Устройство дл передачи и приема информации | |
KR100222793B1 (ko) | 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치 | |
SU1201858A1 (ru) | Устройство дл передачи и приема информации | |
JPH0430775B2 (ru) |