SU1159170A1 - Многоканальное устройство дл передачи дискретной информации - Google Patents
Многоканальное устройство дл передачи дискретной информации Download PDFInfo
- Publication number
- SU1159170A1 SU1159170A1 SU833669939A SU3669939A SU1159170A1 SU 1159170 A1 SU1159170 A1 SU 1159170A1 SU 833669939 A SU833669939 A SU 833669939A SU 3669939 A SU3669939 A SU 3669939A SU 1159170 A1 SU1159170 A1 SU 1159170A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- synthesizer
- counter
- register
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ,, содержащее блоки приема, блок передачи , блок оперативной пам ти, синтезатор , счетчик, регистр и генераторы синхронизирующих импульсов, причем выходы блоков приема об1 единены и соединены с информационным входом синтезатора и с информационным входом регистра, синхронизирующий вход которого объединен с синхронизирующим входом счетчика и соединен с выходом синтезатора,управл ющий вход которого, соединен с выходом счетчика, входы записи-считывани блока оперативной пам ти соединены с выходами записи-считывани синтезатора, счетчика и регистра, первый выход генератора синхронизирующих импульсов соединен с адресными входами блоков приема и адресным входом блока передачи, а второй выход генератора синхронизирующих импульсов соединен с тактовыми входами блока оперативной пам ти и блока передачи, отличающеес тем, что, с целью повьщ ени - помехоустойчивости , введены формирователь управл ющих импульсов и последовательно соединенные формирователь сигнала опасного интервала, анализатор и блок управл емой задержки, информационный вход которого соединен с информационным выходом регистра, выход блока управл емой задержки соединен с информационным входом блока передачи, первый выход генератора . (Л синхронизирующих импульсов соединен с объединенными синхронизирук цИми входами формировател управл ющих импульсов,анализатора и блока управл емой задержки, дополнительный выход блока передачи соединен с входом формировател управл ющих импульсов , выход которого соединен с вторым входом анализатора, третий ел вход которого соединен с дополнисо тельным выходом счетчика,- а вход формировател сигнала опасного ийтервала соединен с дополнительным выходом синтезатора.
Description
11 Изобретение относитс к радиотех нике и св зи и может быть использова но в многоканальных системах передач данных, телеграфии и телемеханике. Цель изобретени - повышение поме хоустойчивости. На фиг, 1 приведена структурна электрическа схема многоканального устройства дл передачи дискретной информации; на фиг, 2 - структурна электрическа схема примера выполнени формировател сигнала опасного интервала; на фиг, 3 - структурна электрическа схема примера выполнени анализатора; на фиг. 4 - струк турна электрическа схема примера вьшолнени формировател управл ющих - мпульсов; на фиг. 5 - структур на электрическа схема вьгполнени блока управл емой задержки, Многока-гальное устройство дл передачи дискретной информации содержит блоки i приема, генератор 2 синхронизирующих импульсов, блок 3 оперативной пам ти, синтезатор 4, счетчик 5, регистр 6, блок 7 передачи, формирователь 8 сигнала опасного интервала , состо щий из первого, второго и третьего инверторов 9 - 1I и первого и второго элементов 12 и 13| (фиг. 2), анализатор 14, состо щий из элемента 15 пам ти, регистра 16, инвертора 17, первого, второго, трет его и четвертого элементов 18-21 И (фиг. 3), формирователь 22 управл ющих импульсов, состо щий из блока 23 эквивалентности, первого и второго элементов 24 и 25 ИЛИ, элемента 26 И и инвертора 27 (фиг, 4), и блок 28 управл емой задержки, состо щий иэ первого инвертора 29, первого и второго элементов пам ти 30 и 31, регистра 32, второго инвертора .33 и блока 34 ключей. Многоканальное устройство дл передачи дискретной информации работает следующим образом. Информаци ,поступающа на вход блоков 1, преобразуетс методом нало жени в изохронный двоичный сигнал, Сигналы, полученные в различных блоках 1, объедин ютс в один общий групповой двоичный сигнал. Синтезатор 4, счетчик 5, регистр 6 и св зан ный с ними блок 3 обрабатывают групповой сигнал, обеспечива регенерацию каждого индивидуального стартстопного сигнала. Блок 7 формирует 02 сигнал, предказначеннй дл передачи по каналу св зи. В данном устройстве скорость следовани стробирующих импульсов , вырабатываемых в процессе регенерации, и скорость следовани бит , предоставл емых одному каналу в сигнале, формируемом в линейном блоке , не совпадают. Скорость следовани стробирующих импульсов устанавливаетс равной номинальной скорости передачи в индивидуальном канале . Благодар этому создаетс возможность расположени импульсов точно в середине всех посылок стартстопного знака. Скорость следовани бит,предоставл емых одному каналу в сигнале, формируемом в линейном блоке, устанавливаетс выше номинальной . Благодар этому обеспечиваетс возможность передачи сигналов от реальных источников, у которых скорость может отклон тьс от номинальной как в меньшую, так и в большую сторону. Согласование скоростей следовани стробирующих импульсов и бит, предоставл емых одному каналу, осуществл ют вновь блок 28, анализатор 14, формирователь 8 и формирователь 22. При этом избыточные биты, предоставл емые одному каналу, используютс дл удлинени стоповой посьтки того или иного стартстопного знака, Формирователь 22 получает от генератора 2 адрес канального интервала , а от блока 7 - номер канала, чей бит в данный момент выдаетс на выход устройства. На выходе формировател 22 создаютс импульсы, отмечающие на позици х каждого из каналов моменты времени, в которые информаци данного канала выдаетс на выход устройства. Формирователь 8 получает от синтезатора 4 кодовые комбинации , показывающие, в каком состо нии находитс синтезатор 4, который устанавливаетс в нулевое состо ние стопстартным переходом, а затем переходит в следующее состо ние один раз за тактовьй интервал и отмечает середину посылки. Формирователь 8 отметки, опасного интервала обычно удерживает на своем выходе нуль. Если на его вход от синтезатора 4 поступает комбинаци ,, показывающа , что синтезатор находитс в задержанном состо нии относительно середины посьтки, то на
31
выходе формировател 8 устанавливаетс единица.
На входе анализатора 14 поступают отметки опасного интервала, провер ющие импульсы и сигнал от счетчика 5. Этот сигнал принимает значение едшица, если счетчик находитс в первом состо нии с это означает, что ггринимаетс стартова посылка) . Анализатор 14 содержит в своем составе элемент 15 пам ти, объем которого равен , числу индивидуальных каналов многоканального устройства передачи. Если в каком-нибудь канальном интервале на входах анализатора 14 происходит совпадение трех единиц, то в соответствующую чейку элемента 15 пам ти записываетс единица. Если провер ющий импульс совпадает с первым состо нием счетчика 5, а от формировател , 8-в это врем поступает нуль, то в соответствующую чейку элемента 15 пам ти записываетс нуль Если по какому-нибудь каналу посту uz .1
91704
пает стартстопный знак то в его стартовой посылке в соответствующую чейку элемента 15 пам ти анализатора 14 записываетс нуль или единица,а в остальных посылках знака это значение остаетс неизменньм.Содержимое элемента 15 пам ти анализатора 14 непрерывно считываетс на его выход и управл ет работой блока 28.
10 Если на выходе анализатора 14 напр жение принимает значение логического нул , то блок 28 переключает пришедший из регистра 6 регенерированньш сигнал на свой выход; Если на выходе
t5 анализатора 14 по вл етс единица, то блок 28 переключает на свой выход регенерированный сигнал, задержанный на длительность половины посылки. Использование изобретени позво2Q л ет повысить помехоустойчивость передаваемого дискретного сигнала за счет коррекгдии положени его фронтов при регенерации, котора может достигать 48%. Г Г
43
10
KSj70ff{/f
Отдлоко
;
23
OmSnoHOj
фи.2
(риг, 3
7 г
кВлшгу1
ЙП
zs
tpuz. От fa. 2 BmSnem ut
Claims (1)
- МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ,, содержащее блоки приема, блок передачи, блок оперативной памяти, синтезатор, счетчик, регистр и генераторы синхронизирующих импульсов, причем выходы блоков приема объединены и соединены с информационным входом синтезатора и с информационным входом регистра, синхронизирующий вход которого объединен с синхронизирующим входом счетчика и соединен с выходом синтезатора.управляющий вход которого, соединен с выходом счетчика,' входы записи-считывания блока оперативной памяти соединены с выходами записи-считывания синтезатора, счетчика и регистра, первый выход генератора синхронизирующих импульсов соединен с адрес- ными входами блоков приема и адресным входом блока передачи, а второй выход генератора синхронизирующих импульсов соединен с тактовыми' входами блока оперативной памяти и блока передачи, отличающее ся тем, что, с целью повышения· помехоустойчивости, введены формирователь управляющих импульсов и последовательно соединенные формирователь сигнала опасного интервала, анализатор и блок управляемой задержки, информационный вход которого соединен с информационным выходом регистра, выход блока управляемой задержки соединен с информационным входом блока передачи, первый выход генератора синхронизирующих импульсов соединен с объединенными синхронизирующими входами формирователя управляющих импульсов,'анализатора и блока управляемой задержки, дополнительный выход блока передачи соединен с входом формирователя управляющих импульсов, выход которого соединен с вторым входом анализатора, третий вход которого соединен с дополнительным выходом счетчика,· а вход формирователя сигнала опасного интервала соединен с дополнительным выходом синтезатора.-SU „„ 11591701 1 159'1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833669939A SU1159170A1 (ru) | 1983-11-23 | 1983-11-23 | Многоканальное устройство дл передачи дискретной информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833669939A SU1159170A1 (ru) | 1983-11-23 | 1983-11-23 | Многоканальное устройство дл передачи дискретной информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1159170A1 true SU1159170A1 (ru) | 1985-05-30 |
Family
ID=21091920
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833669939A SU1159170A1 (ru) | 1983-11-23 | 1983-11-23 | Многоканальное устройство дл передачи дискретной информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1159170A1 (ru) |
-
1983
- 1983-11-23 SU SU833669939A patent/SU1159170A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 690639, кл. Н/04 J 3/04, 1976. Патент US № 3749841, кл. Н 04 J 3/04, 1973. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62269443A (ja) | 並列伝送方式 | |
EP0128406B1 (en) | Data transmission/reception network system | |
US5321727A (en) | Signal phasing arrangement in a system for doubling the digital channel | |
SU1159170A1 (ru) | Многоканальное устройство дл передачи дискретной информации | |
SU558658A3 (ru) | Устройство дл передачи цифровой информации | |
SU1091358A1 (ru) | Устройство адресной передачи информации | |
SU1325544A1 (ru) | Многоканальна кодоимпульсна система телесигнализации | |
SU649153A1 (ru) | Устройство временной коммутации асинхронных низкоскоростных и высокоскоростных каналов | |
JPS61280145A (ja) | デ−タ交換接続方式 | |
GB1131150A (en) | Communication system | |
SU1683177A1 (ru) | Передатчик последовательного кода | |
SU1573550A1 (ru) | Устройство дл передачи и приема дискретных сообщений | |
SU853819A1 (ru) | Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ | |
SU1654831A1 (ru) | Устройство дл сопр жени электронной вычислительной машины с магнитофоном | |
SU1598196A1 (ru) | Устройство дл передачи дискретной информации | |
SU1305747A1 (ru) | Устройство приема информации с временным разделением каналов | |
JP2697629B2 (ja) | 速度変換装置 | |
SU1481832A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU750749A1 (ru) | Формирователь кодовых комбинаций | |
SU611311A1 (ru) | Передающее телеграфное устройство | |
SU1499518A1 (ru) | Устройство дл контрол исправл ющей способности приемников дискретных сигналов | |
SU1095397A1 (ru) | Преобразователь двоичного сигнала в балансный п тиуровневый сигнал | |
SU1663785A1 (ru) | Устройство коммутации дискретных каналов с временным разделением | |
RU2066066C1 (ru) | Устройство последовательно-параллельного обмена | |
SU1088144A1 (ru) | Приемник биимпульсного сигнала |