SU1499445A1 - Генератор импульсных последовательностей - Google Patents
Генератор импульсных последовательностей Download PDFInfo
- Publication number
- SU1499445A1 SU1499445A1 SU884383889A SU4383889A SU1499445A1 SU 1499445 A1 SU1499445 A1 SU 1499445A1 SU 884383889 A SU884383889 A SU 884383889A SU 4383889 A SU4383889 A SU 4383889A SU 1499445 A1 SU1499445 A1 SU 1499445A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- control unit
- trigger
- Prior art date
Links
- 238000009434 installation Methods 0.000 claims description 3
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 claims description 3
- 238000000034 method Methods 0.000 abstract description 4
- 230000015572 biosynthetic process Effects 0.000 abstract description 2
- 238000005311 autocorrelation function Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике. Цель изобретени - улучшение коррел ционных характеристик формируемых последовательностей - достигаетс путем введени в устройство второго регистра 4 сдвига, блока 5 управлени , решающего блока 6 и образовани новых функциональных св зей. На чертеже также показаны генератор 1 тактовых импульсов, первый регистр 2 сдвига, сумматоры 3 и 31, коммутаторы 7 и 8, счетчики 9, 10, 11 и 12 импульсов, элементы ИЛИ 13 и 28, элементы И 14, 15 и 16, блоки 17 и 18 сравнени , триггеры 19 и 25, блоки 20 и 21 умножени , компараторы 22, 23 и 24, элементы НЕ 26 и 27, ключи 29 и 30. 2 з.п. ф-лы, 1 ил.
Description
4
х
X)
j;
4
(У1
Изобретение относитс к импульсной технике и может быть использовано в радиотехнике.
Целью изобретени вл етс улучшение коррел ционных характеристик формируемых последовательностей.
На чертеже представлена электри - ческа функциональна схема генератора импульсных последовательностей;
Генератор импульсных последовательностей содержит генератор 1 тактовых импульсов, первый регистр 2 сдвига с сумматором 3 в цепи обратной св зи, второй регистр 4 сдвига, выхо- ды которого соединены с первой группой входов блока 5 управлени , первый и второй входы которого соединены соответственно с четвертым, и п тым выходами решающего блока 6, первый выход которого соединен с входом -п; синхронизации первого регистра 2 сдвига, выходы которого соединены с второй группой входов блока 5 управлени , третий вход которого сое- динен с первь м входом решающего блока 6, второй, третий, четвертый и п тый входы, которого соединены соответственно с третьим, четвертым, п тым и шестым выходами блока 5 управлени , второй выход которого соединен с входом синхронизагщи второго регистра 4 сдвига, выходы которого соединены с .второй группой входов сумматора 3, первьй и второй входы управлени которого соединены соответственно С первым и вторым выходами решающего блока б, третий выход которого соединен с информационным входом второго регистра 4 сдвига. Выход генератора. 1 тактовых импульсов соединен с чет-, вертьш входом блока 5 управлени ,
Блок 5 управлени содержит первый и второй коммутаторы 7 и 8, с первого по четвертый счетчики 9 - 12 импульсов , элемент ИЛИ 13,- с первого по третий элементы И 14 - 16, первьй 17 и второй 18 сравнени , триггер 19 выход которого соединен с первым входом первого элемента И 14, выход которого соединен с входом первого счетчика 9 импульсов, с первым входом триггера 19.и вл етс третьим выходом блока 5. управлени , первый вход которого соединен с первым входом элемента ИЖ 13, выход которого соединен с вторым входом триггера 19 и первым входом второгоэлемента И 15, выход ко 1 орого вл етс вторым выходом блока 5 управлени и соеди
0
с 0 5
0 5
5
0
5
нен с входом второго счетчика 10 импульсов , выходы которого соединены с первой группой входов первого блока 17 сравнени , втора группа входов которого соединена с соответствующими входами первого 7 и второго
8коммутаторов и выходами первого счетчика 9 импульсов, вход синхрони- задаи которого вл етс четвертым входом блока 5 управлени и соединен с вторьм входом второго элемента И 15, третьим входом триггера 19, вторым входом первого элемента И 14 и первым входом третьего элемента И 16, выход которого соединен с входом третьего счетчика 11 импульсов и в- л етс первым вькодом блока 5 управлени , третий вход Которого соединен с входом установки первого счетчика
9импульсов и входом установки триггера 19, Выходы четвертого счетчика 12 импульсов соединены с первой группой входов второго блока 18 сравнег НИИ, втора группа входов которого соединена с нькод ми третьего счетчика 11 импульсов. Второй вход блока 5 управлени соединен с вторым входом третьего элемента И 16, третий вход которого вл етс четвертым выходом блока 5 управлени и соединен с вторым входом элемента ИЛИ 13 и выходом первого блока 17 сравнени . Перва группа входов блока 5 управлени , соединена с входами второго коммутатора 8, выход которого вл етс п тым выходом блока 5 управлени , шестой выход которого соединен с выходом первого коммутатора 7, входы которого вл ютс второй группой входов блока 5 управлени .
Решающий блок 6 содержит первый 20 и второй 21 блоки умножени с первого по третий компараторы 22724, триггер 25, первьй 26 и второй 27 элементы НЕ, элемент ИЛИ 28, первьй 29 и второй 30 ключи, сумматор 31, выход которого соединен с первым входом первого ключа 29, выход которого вл етс третьим выходом решающего блока 6, первьй выход которого соединен с первым-входом элемента ИЛИ 28 и выходом пЕрвого компаратора 22, вход которого соединен с входом второго компаратора 23, выходом триггера 25, первым входом первого блока 20 умножени и входом первого элемента НЕ 26, выход Которого соединен с первым входом сумматора 31, второй вход которого соединен с выходом второго клнзч 30, вход которого соединен с выходом второго-элемента НЕ 27, вход которого вл етс п тым выходом решающего блока 6 и соединен с выходом элемента ИЛИ 28, второй вход которого соединен с выходом второго компаратора 23 и вл етс вторым выходом решающего блока 6, четвертый выход которого соединен с выходом третьего компаратора 24, вход которого соединен с выходом первого блока 20 умножени , второй, вход которого соединен с первым входом триггера 25 и выходом второго блока 21 умножени , первый и второй входы которого вл ютс соответственно четвертым и п тым выходами решающего блока 6, первый и второй входы которого соединены соответственно с вторым и третьим входами триггера 25. Третий вход решающего блока 6 соединен с вторым входом первого ключа 29.
Дл описани работы устройства введены следующие символы формируемых последовательностей, соответствующие значени м положительного, отрицательного и нулевого сигналов: +,
11Л11
. и .
С приходом второго тактового импульса счетчик 9 импульсов переходит в состо ние 2 (2), коммутаторы 7 и 8 подключают на вход блока 21 умножени вторые чейки регистров 2 и 4 сдвига. Результат умножени (нулевое значение сигнала) обеспечивает триггеру 25 сохранение предыдущего состо ни -1, Поэтому на выходе блока 20 умножени и компаратора 24 будет нулевой сигнал. Лоскольку
30
Генератор работает следующим образом .
В начале работы в регистр 2 сдвига заноситс значение -, а во второй регистр 4 сдвига - значение +, - (в первьй и второй разр ды соответственно ). В блок 5 управлени записыва- 35 триггер 25 предназначен дл запоми- ютс (во второй 10 и третий 11 счет- нани знака первого ненулевого зна- - чики импульсов) длина N начального сегмента последовательности (например , ), число R символов (ненулевых ) в начальном сегменте () и за40
чени V(T) и сохран ет его с увеличением Г , то неизменными остаютс состо ни элемента ИЛИ 28 и сумматора 31. Выход блока 17 сравнени переходит в единичное состо ние, так как о Ы 2, что приводит к тому, что в единичное состо ние переходит элемент ИЛИ 13 и через элементы И 15 и 16 на счетчики 10 и 11 импульсов и синхронизирую1цие входы регистров 2 и 4 сдвига поступает тактовый импульс с генератора 1 тактовых импульсов . В обоих счетчиках 10 и 11
данное значение R 5 (в счетчик 12 импульсов) главного лепестка (ГЛ) импульсной автокоррел ционной-функции (ИАКФ).
Данные состо ний всех блоков устройства приведены в таблице. Процесс формировани следующего (третьего: ) символа последоватапьности начинаетс с приходом первого такто0
в нулевом состо нии. Компаратор 23 переходит в единичное состо ние, которое через элемент ИЛИ 28 и элемент НЕ 27 переводит ключ 30 в нулевое состо ние. В результате этого на выход сумматора 31 происходит сигнал +1 с выхода триггера 25 (через элемент НЕ 26). Из-за нахождени блока 17 сравнени в нулевом состо нии (в счетчике 9 импульсов записана I, ,а в счетчике 10 импульсов - 2) на выходе ключа 29 по вл етс нулевой сигнал, который поступает на информа- ц ционный вход регистра 4 сдвига. При этом закрываетс элемент И 16, на выходе элемента ИЛИ 13 присутствует нулевой сигнал, элементы И 15 и 16 также закрыты, т.е. состо ни счетчиков 10 и 11 не измен ютс . Состо ни блоков и элементов устройства в момент окончани первого тактового импульса отражены в первом (левом) столбце графы символ 3 таблицы.
С приходом второго тактового импульса счетчик 9 импульсов переходит в состо ние 2 (2), коммутаторы 7 и 8 подключают на вход блока 21 умножени вторые чейки регистров 2 и 4 сдвига. Результат умножени (нулевое значение сигнала) обеспечивает триггеру 25 сохранение предыдущего состо ни -1, Поэтому на выходе блока 20 умножени и компаратора 24 будет нулевой сигнал. Лоскольку
0
5
0
5 триггер 25 предназначен дл запоми- нани знака первого ненулевого зна- -
35 триггер 25 предназначен дл запоми- нани знака первого ненулевого зна-
40
чени V(T) и сохран ет его с увеличением Г , то неизменными остаютс состо ни элемента ИЛИ 28 и сумматора 31. Выход блока 17 сравнени переходит в единичное состо ние, так как о Ы 2, что приводит к тому, что в единичное состо ние переходит элемент ИЛИ 13 и через элементы И 15 и 16 на счетчики 10 и 11 импульсов и синхронизирую1цие входы регистров 2 и 4 сдвига поступает тактовый импульс с генератора 1 тактовых импульсов . В обоих счетчиках 10 и 11
вого импульса с генератора 1 тактовых 50 импульсов записываетс число 3 (N
импульсов, по которому в счетчик 9 импульсов записываетс 1 (), коммутаторы 7 и 8 подключают на вход второго блока 21 умножени первые разр ды регистров 2 и 4 сдвига. Результат умножени ( -1) запоминаетс в триггере 25. При этом на входе блока 20 умножени присутствует сигнал +1, а компараторы 22 и 24 остаютс
), в регистр 2 сдвига - новое значение коррел ционного вектора (операци сложение векторов определ етс наличием 1 на выходе ком- 55 паратора 23), а в регистре 4 сдвига информаци сдвинетс на такт вправо. При этом в первую чейку этого регистра записываетс символ , наход щийс в момент считывани на выходе
ключа 29, Б момент завершени тактового импульса триггер 19 также переходит в единичное состо ние
Третий тактовый импулъс через элемент И 14 сбрасывает в нуль счетчик 9 импульсов и триггеры 19 и 25. Нулевому состо нию счетчика 9 импульсов соответствуют нулевые адреса коммутаторов 7 и 8, т.е. нули на их вы- ходах. Таким образом, устройство оказываетс подготовленным к формированию четвертого () символа последовательности.
Процесс формировани четвертого, п того и шестого символов последовательности показан в соответствующих графах таблицы,,где значком t обозначен тактовый импульс.
В момент достижени ГЛ ИАКФ фор- мируемой последовательности заданного значени К„,5 на выходе блока 18 сравнени формируетс единичный сигнал, свидетельствующий об окончании формировани .
Claims (3)
1. Генератор импульсных последовательностей , содержащий первый регистр сдвига с сумматором в цепи обратной св зи и генератор тактовых импульсов отличающийс тем, что, с целью улучшени коррел ционных характеристик формируемых последовательностей , в него введены второй регистр сдвига, блок управлени и решающий блок, первый и второй выходы которого соединены соответственно с первым и вторым входами управлени сумматора, втора группа входов кото рого соединена с выходами второго регистра сдвига и первой группой входов блока управлени , втора группа входов которого соединена с выходами первого регистра сдвига, вход синхронизации которого соединен с первым в ыходом блока управлени , второй выход которого соединен с входом синхронизации второго регистра сдвига , информационный вход которого сое динен с третьим выходом решающего блока, четвертый и п тый выходы которого соединены соответственно с первым и вторым входами блока управлени , третий вход которого соединен . с первым входом решающего блока, второй вход которого соединен с третьим выходом блока управлени , четвертый выход которого соединен
/
с третьим входом решающего блока,, четвертый и п тый входы которого соединены соответственно с п тым и шестым выходами блока управлени , четвертый вход которого соединен с выходом генератора тактовых импульсов .
2. Генератор по п.1, отличающийс тем, что блок управлени содержит первый и второй коммутаторы, четыре счетчика импульсов , два блока сравнени , три элемента И, элемент ИЛИ и триггер, выход которого соединен с первым входом первого элемента И, выход которого соединен с входом первого счетчика импульсов, первым входом триггера и вл етс третьим выходом блока управлени , первый вход которого соединен с первым входом элемента ИЛИ, выход которого соединен с вторым входом триггера и первым входом второго элемента И, выход которого вл етс вторым выходом блока управлени и соединен с входом второго счетчика импульсов, выходы которого соединены с первой группой входов первого блока сравнени , втора группа входов которого соединена с соответствующими входами первого и второго коммутаторов и выходами первого счетчика импульсов, вход синхронизации которого вл етс четвертым входом блока управлени и соединен с вторым входом второго элемента И, третьим входом триггера, вторым входом первого элемента И и первым входом третьего элемента И, выход которого соединен с входом третьего счетчика импульсов и вл етс первым выходом блока управлени , третий вход которого соединен с входом установки первого счетчика импульсов и входом .установки триггера, выходы четвертого счетчика импульсов соединены с первой группой входов второго блока сравнени , втора группа входо которого соединена с выходами третьего счетчика импульсов, второй вход блока управлени соединен с вторым входом третьего элемента И, третий вход которого вл етс четвертым выг ходом блока управлени и соединен с вторым входом элемента ИЛИ и выходом первого блока сравнени , перва группа входов блока управлени соединена с входами второго коммутатора, выход которого вл етс п тым выходом блок управлени , шестой выход которого
9
соединен с выходом первого коммутара , входы которого вл ютс второй группой входов блока управлени ,
3. Генератор по п.1, отличющийс тем, что решающий бло содержит два блока умножени , три компаратора, триггер, два элемента НЕ, элемент ИЛИ, два ключа и сумматор , выход кот орого соединен с пер входом первого ключа, выход которо вл етс третьим выходом решающего блока, первый выход которого-соединен с первым входом элемента ИЛИ и выходом первого компаратора, вход которого соединен с входом второго компаратора, вых одом триггера, первым входой первого блока умножени входом первого элемента НЕ, выход которого соединен с первым входом :сумматора, второй вход которого соединен с выходом второго ключа, вход
0
9А45
5
0
10
которого соединен с выходом второго элемента НЕ, вход которого вл етс п тым выходом решающего блока и соединен с выходом элемента ИЛИ, второй вход которого соединен с выходом второго компаратора и вл етс вторым выходом решающего блока, четвертый выход которого соединен с выходом третьего компаратора, вход которого соединен с выходом первого блока умножени , второй вход которого соединен с первым входом триггера и выходом второго блока умножени , первый и второй входы которого вл ютс со- ответственно четвертым и п тым выходами решающего блока, первый и второй входы которого соединены соответст-:; венно с вторым и третьим входами триггера, третий вход решающего блока соединен с вторым .входом первого , ключа.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884383889A SU1499445A1 (ru) | 1988-02-23 | 1988-02-23 | Генератор импульсных последовательностей |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884383889A SU1499445A1 (ru) | 1988-02-23 | 1988-02-23 | Генератор импульсных последовательностей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1499445A1 true SU1499445A1 (ru) | 1989-08-07 |
Family
ID=21357850
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884383889A SU1499445A1 (ru) | 1988-02-23 | 1988-02-23 | Генератор импульсных последовательностей |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1499445A1 (ru) |
-
1988
- 1988-02-23 SU SU884383889A patent/SU1499445A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1159159, кл. Н 03 К 3/84, 1983. Свердлик М.Б. Оптимальные дискретные сигналы. - М.: Советское радио, 1975, с. 134-139. i(54) ГЕНЕРАТОР ИМПУЛЬСНЫХ ПОСЛЕДОВА.ТЕЛЬНОСТЕЙ * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4901264A (en) | Pseudo random pattern generating device | |
SU1499445A1 (ru) | Генератор импульсных последовательностей | |
RU2022332C1 (ru) | Генератор дискретных ортогональных сигналов | |
US4387341A (en) | Multi-purpose retimer driver | |
SU1315997A1 (ru) | Устройство дл формировани координат сеточной области | |
SU1661975A1 (ru) | Генератор псевдослучайных последовательностей | |
SU1113840A1 (ru) | Устройство дл формировани символов | |
SU1615756A1 (ru) | Устройство дл распознавани образов | |
SU1734092A1 (ru) | Генератор псевдослучайной последовательности чисел | |
SU1617655A1 (ru) | Многократный фазовый модул тор | |
SU1233138A1 (ru) | Последовательное множительное устройство | |
SU1539774A1 (ru) | Генератор псевдослучайной последовательности | |
SU1439565A1 (ru) | Генератор функций хаара | |
SU1746374A1 (ru) | Генератор согласованных систем базисных функций Аристова | |
SU941992A1 (ru) | Преобразователь число-импульсного кода в параллельный двоичный код | |
SU822179A1 (ru) | Устройство дл поиска чисел в заданномдиАпАзОНЕ | |
RU2007036C1 (ru) | Устройство для формирования элементов мультипликативных групп полей галуа gf (p) | |
SU1444751A1 (ru) | Устройство дл умножени | |
SU1394458A1 (ru) | Устройство дл приема информации в частотном коде | |
SU1488825A1 (ru) | Изобретение относится к автоматике и вычислительной технике и может быть использовано | |
SU1234826A1 (ru) | Устройство дл сравнени чисел с допусками | |
SU726528A1 (ru) | Устройство дл определени экстремального из п чисел | |
SU1693735A1 (ru) | Устройство дл приема дискретной информации | |
SU1720165A1 (ru) | Устройство дл приема дискретных сигналов в каналах с пам тью | |
SU1226450A1 (ru) | Генератор нормально распределенных случайных чисел |