SU1487150A1 - Формирователь импульсных последовательностей - Google Patents
Формирователь импульсных последовательностей Download PDFInfo
- Publication number
- SU1487150A1 SU1487150A1 SU874194695A SU4194695A SU1487150A1 SU 1487150 A1 SU1487150 A1 SU 1487150A1 SU 874194695 A SU874194695 A SU 874194695A SU 4194695 A SU4194695 A SU 4194695A SU 1487150 A1 SU1487150 A1 SU 1487150A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- switch
- pulses
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относится к импульсной технике и может быть использовано при
2
преобразовании серий иммпульсов одинаковой амплитуды в серию импульсов с огибающей амплитудой, формируемой по определенному закону с возможностью перемещения максимума в пределах серий импульсов. Целью изобретения является расширение функциональных возможностей за счет формирования выходных импульсов с изменяемой огибающей амплитуд. Для достижения цели в устройство введены элемент ИЛИ—НЕ 9, аналоговый коммутатор 4 и делитель напряжения 5. Устройство содержит также переключатель 1, дешифратор 2, счетчик импульсов 3, элемент НЕ 6, и два элемента И 7,8. 2 ил.
Фи& 1
1487150
Изобретение относится к импульсной технике и может быть использовано при преобразовании серии импульсов одинаковой амплитуды в серию импульсов с огибающей амплитудой, формируемой по определенному закону с возможностью перемещения максимума в пределах серии импульсов.
Цель изобретения — расширение функциональных возможностей устройства за счет формирования выходных импульсов с изменяемой огибающей амплитуд.
На фиг. 1 изображена структурная схема формирователя импульсных последовательностей; на фиг. 2 — временные диаграммы его работы.
Устройство содержит переключатель 1, выходы которого подключены ко входам дешифратора 2, выходы которого соединены с информационными входами счетчика импульсов 3, выходы всех разрядов которого, кроме старшего, соединены с адресными входами аналогового коммутатора 4, информационные входы которого соединены с выходами делителя напряжения 5, а выход старшего разряда счетчика 3 соединен через элемент НЕ 6 с первым входом элемента И 7, и непосредственно с первым входом элемента И 8, выход которого подключен к одному из входов элемента ИЛИ—НЕ 9, другой вход которого соединен с выходом элемента И 7 и со стробирующим входом коммутатора 4, вторые входы элементов И 7, 8 соединены с входной шиной 10, вход записи счетчика импульсов 3 соединен с шиной 11 опорных импульсов, выход коммутатора 4 соединен с выходной шиной 12.
Устройство работает следующим образом.
Переключатель 1 устанавливается в нужное положение, причем номер положения соответствует номеру импульса с максимальной амплитудой. Дешифратор 2 преобразует номер положения в соответствующий двоичный код, где для серии из 10 импульсов позициям 1,2,...10, соответствуют коды ООП, 0010, 0001, 0000, 1111, 1110, 1101, 1100, 10’1, 1010. Опорным импульсом, подаваемым на вход записи счетчика импульсов 3, соответствующий положению пережлючателя 1 код записывается в счетчик 3, на счетный вход которого после этого поступает серия импульсов с входной шины 10 через элементы 7 и 9. Переключение счетчика 3 осуществляется по заднему фронту импульса на счетном входе. Уровнем единицы на выходе старшего разряда счетчика 3 разрешается прохождение входных импульсов через элемент И 8. Уровнем нуля с выхода старшего разряда счетчика, проинвертированного элементом НЕ 6, разрешено прохождение входной серии импульсов также через элемент И 7 на стробирующий вход коммутатора 4. Положительный импульс на стробирующем входе коммутатора 4 разрешает прохождение аналогового сигнала информационного входа, соответствующего коду на его адресных входах. Амплитуда сигналов на информационных входах задается делителем 5. Максимум — на входе коммутатора 4 (в соответствии с этим выбрана зависимость номера положения и двоичного кода).
Рассмотрим конкретный случай, соответствующий временным диаграммам, приведенным на фиг. 2. Пусть переключатель 1 установлен в шестое положение, что соответствует коду 1110 на входах счетчика 3 (фиг. 2а). Так как на выходе старшего разряда счетчика 3 уровень «1», то первый и второй импульсы преобразуемой серии (фиг. 2в) не проходят на стробирующий вход коммутатора 4. После второго импульса преобразуемой серии на выходах счетчика устанавливаются нули. При этом, разрешается прохождение последующих импульсов входной серии на стробирующий вход аналогового коммутатора 4 (фиг. 2г), на выходе которого появится последовательность импульсов, амплитуда которых определяется уровнем потенциалов на соответствующих выходах делителя 5. Вместо непрошедших импульсов серии получим нулевые значения. Максимум огибающей амплитуд в данном случае будет приходиться на 6-й импульс серии, так как максимальный уровень потенциала установлен на
4-м выходе делителя 5.
Данное устройство позволяет преобразовать серию импульсов одинаковой амплитуды в серию импульсов с огибающей амплитуд, формируемой по заданному закону с возможностью перемещения максимума в пределах серии импульсов.
Claims (1)
- Формула изобретенияФормирователь импульсных последовательностей, содержащий переключатель, дешифратор, счетчик импульсов, элемент НЕ и два элемента И, один из входов первого из которых соединен с входной шиной, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены элемент ИЛИ—НЕ, аналоговый коммутатор и делитель напряжения, выходы которого соединены с информационными входами аналогового коммутатора, адресные входы которого подключены к выходам разрядов счетчика импульсов, кроме старшего разряда, выход которого соединен с первым входом второго элемента И и через элемент НЕ — с первым входом первого элемента И, второй вход которого подключен к второму входу второго элемента И, выход которого соединен с одним из входов элемента ИЛИ—НЕ, другой вход которого подключен к выходу первого эле1487150мента И и стробирующему входу аналогового коммутатора, при этом вход записи и счетный вход счетчика импульсов подключены сооветственно к шине опорных импульсов и выходу элемента ИЛИ—НЕ, а ин формационные входы через дешифратор сое динены с выходами переключателя импуль сов.Фиг!
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874194695A SU1487150A1 (ru) | 1987-02-13 | 1987-02-13 | Формирователь импульсных последовательностей |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874194695A SU1487150A1 (ru) | 1987-02-13 | 1987-02-13 | Формирователь импульсных последовательностей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1487150A1 true SU1487150A1 (ru) | 1989-06-15 |
Family
ID=21285607
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874194695A SU1487150A1 (ru) | 1987-02-13 | 1987-02-13 | Формирователь импульсных последовательностей |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1487150A1 (ru) |
-
1987
- 1987-02-13 SU SU874194695A patent/SU1487150A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1487150A1 (ru) | Формирователь импульсных последовательностей | |
US4117476A (en) | Digital-to-analog converter | |
KR840004337A (ko) | Pcm 신호 부호기 | |
US3257657A (en) | Digital to analog converter utilizing a function generator | |
SU1365356A1 (ru) | Преобразователь кода в период повторени импульсов | |
SU1737467A2 (ru) | Нелинейный аналого-цифровой преобразователь | |
SU1202014A1 (ru) | Цифровой генератор синусоидальных сигналов | |
SU1170452A1 (ru) | Число-импульсное устройство дл извлечени квадратного корн | |
SU750708A1 (ru) | Цифровой генератор инфранизкой частоты | |
SU468590A1 (ru) | Преобразователь положени пучка | |
SU411628A1 (ru) | ||
SU1410025A1 (ru) | Генератор равномерно распределенных случайных величин | |
SU1420648A1 (ru) | Формирователь импульсных последовательностей | |
SU1383346A1 (ru) | Логарифмический преобразователь | |
SU1591192A1 (ru) | УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КОДА га ИЗ η | |
SU1173467A1 (ru) | Преобразователь частоты в код | |
SU917337A1 (ru) | Логарифмический преобразователь напр жени в код | |
SU1119175A1 (ru) | Делитель частоты | |
SU547035A1 (ru) | Устройство дл преобразовани временного интервала в цифровой код | |
SU1206820A1 (ru) | Стохастический кусочно-линейный интерпол тор | |
SU1647903A2 (ru) | Преобразователь кода в период повторени импульсов | |
SU1075255A1 (ru) | Преобразователь параллельного двоичного кода в число-импульсный код | |
SU1529207A1 (ru) | Устройство дл ввода цифровой информации | |
SU663096A1 (ru) | Селектор импульсов по длительности | |
SU1654979A1 (ru) | Преобразователь код - временной интервал |