[go: up one dir, main page]

SU411628A1 - - Google Patents

Info

Publication number
SU411628A1
SU411628A1 SU1727222A SU1727222A SU411628A1 SU 411628 A1 SU411628 A1 SU 411628A1 SU 1727222 A SU1727222 A SU 1727222A SU 1727222 A SU1727222 A SU 1727222A SU 411628 A1 SU411628 A1 SU 411628A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
match
converter
potential
Prior art date
Application number
SU1727222A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1727222A priority Critical patent/SU411628A1/ru
Application granted granted Critical
Publication of SU411628A1 publication Critical patent/SU411628A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области радиотехники и может быть использовано в электронных устройствах (счетчиках), предназначепных дл  преобразовани  временных интервалов в цифровой код, в частности дл  преобразовани  информации в телевизионных системах автоматики, в преобразовател х «аналог-код с промежуточным преобразованием аналогового сигнала во временной интервал, в малогабаритных цифровых вольтметрах с двойным интегрированием, а также дл  преобразовани  дальности, получаемой от радиолокационных станций.
Известны преобразователи времеппых интервалов в цифровой код, содержащие электронный счетчик, триггер управлени  и два элемента совпадени .
Недостатком известных преобразователей  вл етс  низкое быстродействие.
С целью повышени  быстродействи  предлагаемый преобразователь дополнительно содержит инвертирующий каскад, элемент «И- НЕ и элемент «ИЛИ-НЕ, входы которого соединены с выходом первого элемента совпадени  и через второй элемент совпадени  - с выходом элемента «И-НЕ, а выход элемента «ИЛИ-НЕ подключен к первому входу элемента «И-НЕ и через инвертирующий каскад - к одному из входов первого элемента совпадени , второй вход, которого соединен со вторым входом элемента «И-НЕ и с выходом триггера управлени .
На чертеже представлена схема предлагаемого преобразовател  временных интервалов в цифровой код.
Преобразователь содержит элемент «И-
НЕ 1, инвертирующий каскад 2, элементы
совпадени  3, 4, логический элемент «ИЛИ-
НЕ 5, разр ды электронных счетчиков 6, 7
и триггер 8 управлени .
Преобразователь работает следующим образом .
В исходном состо нии на выходе триггера 8 управлени  действует «единичный потенциал , который поступает на соответствуюн;ие входы элемента совпадени  4 и элемента «И- НЕ 1. «Нулевые потенциалы на вы.чодных щинах устройства устанавливаютс  путем подачи импульса обнулени . При этом на выходе элемента «ИЛИ-НЕ 5 устанавливаетс  единичный потенциал, а на выходах элемента «И-НЕ 1 и инвентирующего каскада - «нулевые потенциалы.
Элемент совпадени  3 закрыт, и на вход элемента «ИЛИ-НЕ 5 счетные импульсы не поступают.
При поступлении импульса запуска на вход триггера 8 управлени  на его выходе по вл етс  «нулевой потенциал, который закроет по одному из входов элемент совпадени  4
н элемент «И-НЕ 1. На выходе последнего устанавливаетс  «единичный потенциал, который разрешает прохождение в разр ды электронных счетчиков 6, 7 через открытый элемент «ИЛИ-НЕ 5 входных счетных импульсов . В системах телевизионной автоматики , в устройствах преобразовани  радиолокационной информации о дальности, в преобразовател х «аналог-код с промежуточным преобразованием аналогового сигнала во временной интервал в цифровых вольтметрах с двойным интегрированием и р де других устройств импульс запуска синхронизируетс  счетными импульсами. Поэтому их взаимное расположение во времени не может быть случайным и устанавливаетс  определенным.
Счетный имцульс, совпадающий во времени с импульсом запуска, через открытый элемент совпадени  3 поступает на вход элемента «ИЛИ-НЕ 5. Во врем  действи  счетного импульса на выходе элемента «ИЛИ-НЕ 5 устанавливаетс  «нулевой потенциал, который закрывает по второму входу элемент «И-НЕ 1 и инвертируетс  инвертируюш.им каскадом. На выходе инвертирующего каскада 2 на это врем  устанавливаетс  «единичный потенциал. По окончании действи  счетного импульса на выходе элемента «ИЛИ- НЕ 5 устанавливаетс  «единичный потенциал , поступающий на вход разр да электронного счетчика 6. На выходе этого разр да фиксируетс  «единичный потенциал. При поступлении последующих счетных импульсов в электронном счетчике 6 накапливаетс  информаци  до тех пор, пока на вход триггера 8 управлени  не поступает импульс остановки . К этому времени на выходах преобразовател  фиксируетс  код N, который соответствует временному интервалу.
При этом возможны два случа : импульс остановки не совпадает во времени с очередным счетным импульсом; импульс остановки нриходит во врем  действи  счетного импульса .
,;В первом случае после по влени  «единичного потенциала на выходе триггера 8 управлени  на выходе элемента «И-НЕ 1 устанавливаетс  «нулевой потенциал, так как на его входах действуют «единичные потенциалы . Элемент совпадени  оказываетс  закрытым , и счетные импульсы в преобразователь не поступают. В этом состо нии на выходе первого разр да преобразовател  фиксируетс  «нулевой потенциал.
Во втором случае после по влени  «единичного потенциала на выходе триггера 8 управлени  на выходе элемента «ИЛИ-НЕ 5 действует «нулевой потенциал. При этом на
выходе инвертирующего каскада 2 возникает «единичный потенциал.
Таким образом, на входах элемента совпадени  4 действуют «единичные потенциалы, которые поддерживают на выходе элемента
«ИЛИ-НЕ 5 «нулевой потенциал. Несмотр  на то, что элемент совпадени  3 оказываетс  открытым, входные счетные импульсы не мен ют состо ни  логического элемента «ИЛИ-НЕ 5. На выходной шине преобразовател  фиксируетс  единичный потенциал.
В таком состо нии схема находитс  до прихода импульса обнулени .
Предмет изобретени 
Преобразователь временных интервалов в цифровой код, содержащий электронный счетчик , триггер управлени  и два элемента совпадени , отличающийс  тем, что, с целью повышени  быстродействи , он содержит инвертирующий каскад, элемент «И- НЕ, и элемент «ИЛИ-НЕ, входы которого соединены с выходом первого элемента совпадени  и через второй элемент совпадени  - с выходом элемента «И-НЕ, а выход элемента «ИЛИ-НЕ подключен к первому входу элемента «И-НЕ и через инвертирующий каскад - к одному из входов первого элемента совпадени , второй вход которого соединен со вторым входом элемента «И-
НЕ и с выходом триггера управлени .
т г
Г
I 1I
SU1727222A 1971-12-20 1971-12-20 SU411628A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1727222A SU411628A1 (ru) 1971-12-20 1971-12-20

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1727222A SU411628A1 (ru) 1971-12-20 1971-12-20

Publications (1)

Publication Number Publication Date
SU411628A1 true SU411628A1 (ru) 1974-01-15

Family

ID=20496877

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1727222A SU411628A1 (ru) 1971-12-20 1971-12-20

Country Status (1)

Country Link
SU (1) SU411628A1 (ru)

Similar Documents

Publication Publication Date Title
US3072855A (en) Interference removal device with revertive and progressive gating means for setting desired signal pattern
GB1160148A (en) Sequence Detection Circuit
SU411628A1 (ru)
GB1216081A (en) Electronic logic element
GB1509960A (en) Device for synchronising clock pulses of a receiver with those of a transmitter in transmitting-receiving equipment
GB1377448A (en) Priority acess circuit device
ES399374A1 (es) Instalacion de lectura a distancia de las informaciones contenidas en puestos locales en cascada, especialme nte en la lectura de contadores.
SU447711A1 (ru) Устройство дл декодировани числоимпульсного кода
SU1150760A1 (ru) Устройство дл подсчета числа импульсов
SU1193823A1 (ru) Устройство преобразования времени в код
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU395989A1 (ru) Накапливающий двоичный счетчик
SU1187259A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1123032A1 (ru) Числоимпульсный квадратор
SU970670A1 (ru) Селектор импульсов по длительности
SU400991A1 (ru) Устройство для преобразования
SU363207A1 (ru)
SU449438A1 (ru) Преобразователь кода числа в код обратной величины
SU427468A1 (ru) Преобразователь интервала времени в цифровой код
SU798814A1 (ru) Устройство дл сравнени чисел
SU409385A1 (ru)
SU1283976A1 (ru) Преобразователь кода в период повторени импульсов
SU1262724A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1372245A1 (ru) Цифровой частотомер
SU372727A1 (ru) Амплитудно-временной регенератор сигналов