SU1441475A1 - Мажоритарное устройство - Google Patents
Мажоритарное устройство Download PDFInfo
- Publication number
- SU1441475A1 SU1441475A1 SU833626724A SU3626724A SU1441475A1 SU 1441475 A1 SU1441475 A1 SU 1441475A1 SU 833626724 A SU833626724 A SU 833626724A SU 3626724 A SU3626724 A SU 3626724A SU 1441475 A1 SU1441475 A1 SU 1441475A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- converter
- output
- outputs
- signals
- inputs
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл построени цифровых систем с обнаружением ошибок. Целью изобретени вл етс расширение функциональных возможностей мажоритарного устройства за счет обнаружени ошибок во входном информационном слове и определени их кратности.Устройство содержит преобразователь 1 единичного кода, логические элементы И4, инверторы 5, информационные входы 2, информационный выход 3 и контрольные выходы 6. Формирование сигналов о кратности ошибки во. входном слове происходит благодар объединению на элементах И4 сигналов с выходов преобразовател 1 младших разр дов и инвертированных сигналов с выходов старших разр дов. 1 ил. (Л
Description
.6
4
Zt 1
СП
Изобретение относитс к вычислительной технике и передачи информации и может быть использовано дл построени цифровых систем с обнару- жением ошибок.
/
Цель изобретени - расширение функциональных возможностей мажоритарного устройства за счет обнаружени ошибок и определени их кратное- ти.
На чертеже изображена структурно- логическа схема мажоритарного устройства .
Мажоритарное устройство содержит преобразователь 1 единичного кода с .п входами и п выходами (пЬЗ), причем его входы соединены с информационными входами 2 устройства. Один из выходов преобразовател 1, а именно п/2 + выход, вл етс информационным выходом 3 устройства, а i-й выход преобразовател 1 ( -l/2j) соединен с первым входом i-ro логического элемента И 4. Второй вход i-ro элемента И 4 подключен через соответствующий инвертор 5 к (п - -1 + 1)-му выходу преобразовател I а его выход вл етс i-ым контрольным выходом 6 устройства.
Мажоритарное устройство работает следующим образом.
На п входов 2 устройства, а следовательно , и преобразовател 1 единичного кода.поступают сигналы логичес- кой 1 (на К входов 2) и логическо го О (на (п - к) входов 2). Преобразователь 1 единичного кода выполн ет следующую функцию: при поступлении на его входы 2 сигналов уровней логических О и 1 в любом наборе на его выходах группируютс подр д сигналы логической 1 (на 1-ом - К-ом выходах) и сигналы логического О (на (К+1)-ом - п-ом выходах).
На информационном (мажоритарном) выходе/ 3 преобразовател 1 будет присутствовать сигнал уровн логической I (если K-i.n/2, при нечетном п, или К п/2, при четном .п), при этом на (п-К) последних выходах преобразовател 1 единичного кода будут
присутствовать сигналы логического П, которые поступают на соответствующие инверторы 5, на выходах которых формируютс сигналы логической 1, которые Передаютс на m логических элементов И 4 (), с выходов которых сигналы логической 1 поступают на m контрольных выходов 6 устройства. При этом наличие сигналов уровн логической 1 на m первых выходах 6 устройства означает, что во входном наборе данных присутствуют ошибки общей кратностью га, т.е. независимо от того, какое состо ние входного сигнала (единичное или нулевое ) вл етс ошибочным, на контрольных выходах 6 устройства информаци о кратности ошибки будет представлена в единичном коде.
Таким образом, преимущество предлагаемого мажоритарного устройства по сравнению с устройством-прототипом состоит в расширении его функциональных возможностей за счет обеспечени возможности определени кратности ошибок во входном наборе данных и вывода информации о кратности ошибок в единичном коде.
Claims (1)
- Формула изобретениМажоритарное устройство, содержащее преобразователь единичного кода, п входов (пЭ: З) и информационный выход , причем входы устройства соединены с входами преобразовател , авыход преобразователвл етс информационным выходом устройства , отличающеес тем, что, с целью расширени функциональных возможностей, в него введены (п- 1)/2 элементов И, инверторов и контрольных выходов, причем i-й выход преобразовател ( - - 0/2) соединен с первым входом i-ro элемента И, второй вход которого через инвертор подключен к (п - i,+ I)-му выходу преобразовател , а выход i-ro элемента И вл етс i-ым контрольным выходом устройства .ВНИИПИ Заказ 6295/56 Тираж 929Произв.-полигр. пр-тие, г. Ужгород, ул. Проектна , 4Подписное
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833626724A SU1441475A1 (ru) | 1983-08-02 | 1983-08-02 | Мажоритарное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833626724A SU1441475A1 (ru) | 1983-08-02 | 1983-08-02 | Мажоритарное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1441475A1 true SU1441475A1 (ru) | 1988-11-30 |
Family
ID=21076119
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833626724A SU1441475A1 (ru) | 1983-08-02 | 1983-08-02 | Мажоритарное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1441475A1 (ru) |
-
1983
- 1983-08-02 SU SU833626724A patent/SU1441475A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 3538498, кл. G 08 С 25/00, 1970. Авторское свидетельство CGCP № 1121673, кл. G 06 F П/08, 1982. Авторское свидетельство СССР № 629640, кл. Н 03 К 19/42, 1977. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880000967A (ko) | 듀얼 포오트 반도체 기억 장치 | |
SU1441475A1 (ru) | Мажоритарное устройство | |
SU1732464A1 (ru) | Счетчик импульсов в коде Фибоначчи | |
SU436393A1 (ru) | Накопитель импульсных сигналов | |
RU1795460C (ru) | Устройство дл определени числа единиц в двоичном коде с контролем | |
SU1434542A1 (ru) | Счетчик | |
SU1615724A1 (ru) | Устройство дл контрол двоичного кода на четность | |
SU437227A1 (ru) | Двоичный счетчик с устройством дл обнаружени сбоев | |
SU1767701A1 (ru) | Устройство дл кодировани | |
SU696543A1 (ru) | Запоминающее устройство | |
SU1005189A1 (ru) | Устройство дл считывани информации из ассоциативной пам ти | |
SU875461A1 (ru) | Запоминающее устройство | |
SU1068942A1 (ru) | Устройство дл контрол двоичной информации в кодах Бергера | |
SU428383A1 (ru) | Устройство управления цифровой вычислительной машины | |
SU645208A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1751818A1 (ru) | Запоминающее устройство с контролем цепей коррекции ошибок | |
SU470927A1 (ru) | Устройство мажоритарного декотировани при трехкратном повторении дискретной информации | |
SU907846A1 (ru) | Декодирующее устройство | |
SU1513626A1 (ru) | Устройство для преобразования последовательного кода в параллельный 2 | |
SU1019641A1 (ru) | Реверсивный двоичный счетчик с обнаружением ошибок | |
SU1345350A1 (ru) | Устройство дл изменени пор дка следовани двоичного кода | |
SU849517A1 (ru) | Устройство дл приема сообщений вСиСТЕМАХ пЕРЕдАчи иНфОРМАции C РЕшА-ющЕй ОбРАТНОй СВ зью | |
SU1084797A1 (ru) | Устройство дл определени количества единиц в двоичном числе | |
SU1075313A1 (ru) | Устройство дл обнаружени и коррекции одиночных ошибок | |
SU473203A1 (ru) | Устройство дл передачи информации |