SU1427580A1 - Adaptive corrector of inter-symbol interference - Google Patents
Adaptive corrector of inter-symbol interference Download PDFInfo
- Publication number
- SU1427580A1 SU1427580A1 SU864115683A SU4115683A SU1427580A1 SU 1427580 A1 SU1427580 A1 SU 1427580A1 SU 864115683 A SU864115683 A SU 864115683A SU 4115683 A SU4115683 A SU 4115683A SU 1427580 A1 SU1427580 A1 SU 1427580A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- multiplier
- correction
- adder
- Prior art date
Links
Landscapes
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Dc Digital Transmission (AREA)
Abstract
Изобретение относитс к электросв зи . Цель изобретени - уменьшение времени настройки и повышение точности коррекции путем адаптации шага настройки. Корректор содержит линии задержки 1 и 15, сумматор 3, регулируемые усилители 4, интегриру- кнцие эл-ты 5, перемножителк 6 и 14, регенератор 7, блоки вычитани 8 и 11, квадратор 9, интегратор 10 со сбросом, выпр митель 12 и блок делени 13. Перемножение в перемножителе 14 сигнала ошибки, формируемого на выходе блока вычитани 8, и сигнала посто нной адаптации (шага подстройки ) , формируемого на выходе блока делени 13, обеспечивает изменение скорости и точности коррекции в зависимости от качества коррекции, 1 ил.The invention relates to telecommunications. The purpose of the invention is to reduce the tuning time and improve the accuracy of the correction by adapting the tuning step. The corrector contains delay lines 1 and 15, adder 3, adjustable amplifiers 4, integration of voltage 5, multiplier 6 and 14, regenerator 7, subtraction blocks 8 and 11, quadrant 9, integrator 10 with reset, rectifier 12 and block division 13. The multiplication in the multiplier 14 of the error signal generated at the output of the subtraction unit 8, and the constant adaptation signal (adjustment step) generated at the output of the division unit 13, provides a change in the speed and accuracy of the correction depending on the quality of the correction, 1 Il.
Description
11eleven
Изобретение относитс к электросв зи и предназначено дл коррекции межсимвольной интерференции в устройствах передачи данных.The invention relates to telecommunications and is intended to correct intersymbol interference in data transmission devices.
Цель изобретени - уменьшение времени настройки и повышение точности коррекции.The purpose of the invention is to reduce the setting time and improve the accuracy of the correction.
На чертеже представлена электри- ческа структурна схема адаптивного корректора межсимвольной интерференции .The drawing shows an electrically structural diagram of an adaptive intersymbol interference corrector.
Адаптивный корректор межсимвольной интерференции содержит п отводную линию 1 задержки, состо щую из (n-t)элементов 2 задержки, сумматор 3, п регулируемых усилителей А, п интегрирующих элементов 5, п перемножителей 6, регенератор 7, блок 8 вычитани , квадратор 9, интегратор 1 со сбросом, дополнительный блок 11 вычитани , выпр митель 12, блок 13 делени , дополнительный перемножитель 14, дополнительную линию 15 задержки .Adaptive intersymbol interference corrector contains p auxiliary delay line 1 consisting of (nt) delay elements 2, adder 3, n adjustable amplifiers A, n integrating elements 5, n multipliers 6, regenerator 7, subtraction unit 8, quadrator 9, integrator 1 with a reset, an additional subtracting unit 11, a rectifier 12, a dividing unit 13, an additional multiplier 14, an additional delay line 15.
Адаптивный корректор межсимвольно интерференции работает следующим образом .Adaptive corrector intersymbolistic interference works as follows.
Входной сигнал поступает на вход линии 1 задержки, а также на вход первого регулируемого усилител 4 и на первый вход первого перемножител 6, Через элементы 2 задержки линии 1 задержки сигнал поступает на все остальные регулируемые усилители 4 и на первые входы всех остальных пере- Множителей 6. Управление регулируемыми усилител ми 4 проводитс сигналом с выходов перемножителей 6 через интегрирующий элемент 5. С выходов всех регулируемых усилителей 4 сигналы поступают на входы сумматора 3, выход которого вл етс выходом корректора . Одновременно формируетс сигнал управлени корректором. Сигнал с выхода сумматора 3 поступает на первый вход блока 8 вычитани , на второй вход которого поступает оценка переданного символа данных с выхода регенератора 7. На выходе блока 8 вычитани формируетс разность между сигналом и его оценкой, (т.е. сигнал ошибки), котора поступает на вход дополнительного перемножител 14 и первый и второй входы квадратора 9. Квадрат с игнала ошибки поступает на вход интегратора со сбросом 10. Врем интегрировани выбираетс равным М тактовых интервалоThe input signal is fed to the input line 1 delay, as well as to the input of the first adjustable amplifier 4 and to the first input of the first multiplier 6. Through the elements 2 2 of the delay line 1 the signal goes to all other adjustable amplifiers 4 and to the first inputs of all other multipliers 6 The control of the adjustable amplifiers 4 is conducted by a signal from the outputs of multipliers 6 through the integrating element 5. From the outputs of all adjustable amplifiers 4, the signals are fed to the inputs of the adder 3, the output of which is the output of the equalizer. At the same time, a corrector control signal is generated. The signal from the output of the adder 3 is fed to the first input of the subtraction unit 8, the second input of which receives the evaluation of the transmitted data symbol from the output of the regenerator 7. At the output of the subtraction unit 8, the difference between the signal and its evaluation (i.e., an error signal) is generated is fed to the input of the additional multiplier 14 and the first and second inputs of the quadrant 9. The square from the error signal is fed to the input of the integrator with a reset 10. The integration time is chosen equal to M clock interval
передаваемых символов данных. Сигнал оценки среднеквадратической ошибки Е с выхода интегратора 10 со сбросом 10 поступает на первый вход дополнительного блока 11 вычитани .transmitted data characters. The evaluation signal of the mean square error E from the output of the integrator 10 with the reset 10 is fed to the first input of the additional subtractor 11.
На выходе дополнительного блока 11 формируетс сигнал, соответствую- шдй разности между сигналом Е иAt the output of the additional block 11, a signal is generated corresponding to the difference between the signal E and
этим же сигналом, задержанным на М тактовых интервалов посредством дополнительной линии 13 задержки.the same signal delayed by M clock intervals by means of an additional delay line 13.
Посто нна адаптации (шаг подстройки ) (U устройства формируетс на выходе блока 13 делени по следующему правилуPermanent adaptation (adjustment step) (U of the device is formed at the output of dividing unit 13 according to the following rule
pN Е, pN E,
Операци вычис-лени модул необходима дл того, чтобы исключить возможность возникновени отрицательных з.начений , так как по определению UN-О , Эта операци осуществл етс выпр мителем 12.The operation of calculating the modulus is necessary in order to exclude the possibility of the occurrence of negative values, since, by definition, UN-O, This operation is performed by the rectifier 12.
Перемножение сигнала ошибки, формируемого на вькоде блока 8, и сигнала UNс выхода блока 13, осуществл емое в дополнительном перемножителе 14, обеспечиваетс изменение скорости и точности коррекции в зависимости от качества коррекции.The multiplication of the error signal generated in the code of block 8 and the signal UNc of the output of block 13, carried out in an additional multiplier 14, provides a change in the speed and accuracy of the correction depending on the quality of the correction.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864115683A SU1427580A1 (en) | 1986-09-11 | 1986-09-11 | Adaptive corrector of inter-symbol interference |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864115683A SU1427580A1 (en) | 1986-09-11 | 1986-09-11 | Adaptive corrector of inter-symbol interference |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1427580A1 true SU1427580A1 (en) | 1988-09-30 |
Family
ID=21255882
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864115683A SU1427580A1 (en) | 1986-09-11 | 1986-09-11 | Adaptive corrector of inter-symbol interference |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1427580A1 (en) |
-
1986
- 1986-09-11 SU SU864115683A patent/SU1427580A1/en active
Non-Patent Citations (1)
Title |
---|
Боккер П. Передача данных. Т.1, М. : Св зь, 1980, с,208-212, р.5.22. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU95109925A (en) | METHOD FOR EVALUATING THE COMPREHENSIVE VALUE OF THE GAIN IN THE RECEIVER AND THE RECEIVER FOR ITS IMPLEMENTATION | |
GB1461477A (en) | Recursive digital filter | |
GB1460368A (en) | Digital filter | |
SU1427580A1 (en) | Adaptive corrector of inter-symbol interference | |
CA1289198C (en) | Line equalizer | |
US4041418A (en) | Equalizer for partial response signals | |
SU815926A1 (en) | Device for automatic tuning of harmonic corrector | |
US4013980A (en) | Equalizer for partial response signals | |
GB2034158A (en) | Timing correction circuit for data communication apparatus | |
SU1108617A1 (en) | Method and device for adaptive correcting of intersymbol distortions | |
SU1083396A1 (en) | Device for adaptive receiving of digital signals | |
SU649142A1 (en) | Phase-modulated signal adaptive corrector | |
SU964988A1 (en) | Active harmonic corrector | |
SU1405119A1 (en) | Device for adaptive correction of frequency distortion of signals of m-times phase modulation | |
SU558407A1 (en) | Adaptive intersymbol distortion equalizer | |
SU1241520A1 (en) | Digital signal regenerator | |
SU949826A1 (en) | Adaptive phase corrector | |
GB2094104A (en) | Measuring the eye height of a data-waveform | |
JPS60201776A (en) | Automatic equalizer | |
SU650234A1 (en) | Device for adaptive correction of signals in discrete communication channels | |
SU1716546A1 (en) | Integrator | |
SU866755A1 (en) | Adartive intersymbol distortion corrector | |
SU1352659A1 (en) | Device for adaptive correction of signal | |
SU1256236A1 (en) | Demodulator of digital signals | |
SU1478302A1 (en) | Adaptive digital filter |