SU1401587A1 - Устройство дл контрол последовательности чередовани импульсов - Google Patents
Устройство дл контрол последовательности чередовани импульсов Download PDFInfo
- Publication number
- SU1401587A1 SU1401587A1 SU864104822A SU4104822A SU1401587A1 SU 1401587 A1 SU1401587 A1 SU 1401587A1 SU 864104822 A SU864104822 A SU 864104822A SU 4104822 A SU4104822 A SU 4104822A SU 1401587 A1 SU1401587 A1 SU 1401587A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- pulse
- bus
- pulses
- Prior art date
Links
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 3
- 238000009434 installation Methods 0.000 claims description 4
- 238000012544 monitoring process Methods 0.000 abstract description 3
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение может быть использовано в устройствах автоматики дискретного действи дл контрол последовательности чередовани импульсных сигналов в системах контрол и управлени . Устройство содержит п триггеров 1, п элементов И 2, п элементов ИЛИ 3, выходной элемент ИЛИ 4, п входных шин 5, выходы 6, 9, 11 устройства , п счетчиков 7, элемент ИЛИ -НЕ 8, элемент И-НЕ 10. Устройство имеет повышенную надежность контрол за счет формировани импульса сбо на выходе при дроблении или повторе входных импульсов по одной из входных шин и начале контрол при поступлении первого контролируемого входного импульса. 2 ил. 5-1S-n § С/ с
Description
Изобретение относитс к импульсной технике , может быть использовано в устройствах автоматики дискретного действи дл контрол последовательности чередовани импульсных сигналов в системах контрол и управлени и вл етс усовершенствованием устройства по авт. св. № 1192130.
Целью изобретени вл етс повышение надежности контрол за счет обеспечени формировани .импульса сбо на выходе при дроблении или повторе входных им- пульсов по одной из входных шин и начале контрол при поступлении первого контролируемого входного импульса.
На фиг. 1 изображена функциональна схема устройства; на фиг. 2 - пример построени счетчика.
Устройство дл контрол последовательности чередовани импульсов содержит п триггеров 1, п элементов И 2, п элементов ИЛИ 3, выходной элемент ИЛИ 4, п входных шин 5, кажда i- входна шипа 5 под- ключена соответственно к входам (1+2)-х и последуюших до i-ro элемента ИЛИ 3 и S-вхо- дам (i-|-l)-x триггеров 1, пр мые выходы которых подключены к первым входам соответ- ствуюших элементов И 2, а инверсные выходы - к вторым входам (i-|-2)-x элементов И 2, третьи входы которых подключены к пр мым выходам (i-f3)-x триггеров 1, а выходы элементов И 2 подключены к входам выходного элемента ИЛИ 4, выход которого вл етс первым выходом 6 устройства, причем выходы каждого элемента ИЛИ 3 подключены к R-входам (i+l)-x триггеров 1, п счетчиков 7, вход разрешени счета каждого i-ro счетчика 7 подключен к вь1ходу соответствуюшего элемента И 2, счетный вход - к (i-1) -и входной шине 5, а выход - к соответствуюшему входу элемента ИЛИ-НЕ 8, выход которого подключен к второму выходу 9 устройства и первому входу элемента И-НЕ 10, второй вход которого подключен к выходу выходного элемента ИЛИ 4, а выход элемента И-НЕ 10 вл етс третьим выходом 11 устройства , причем вторые S-входы триггеров 1 подключены к шине 12 начальной установки.
Счетчики 7 (фиг. 2) могут быть выполнены на двух 1К-триггерах, 1-вход и R-вход первого триггера 13 соединены между собой и вл ютс входом разрешени счета каждого из счетчиков и подключены к выходу со- ответствуюш.его элемента И 2, К-входы пер- в ого 13 и второго 14 триггеров подключе- пы соответственно к инверсным выходам триггеров, С-входы триггеров 13 и 14.подключены к счетному входу счетчика 7 и (i-1)-й входной шине 5. Выход первого триггера 13 подключен к 1- и R-входам второго триггера 14, пр мой выход которого вл етс выходом счетчика 7 и подключеп к соответствуюш.ему входу элемента ИЛИ- НЕ 8.
5
5
0
0 0
о 5
0
5
5
Устройство дл контрол последовательности чередовани импульсов работает следуюплим образом.
В исходном состо нии импульсным сигналом высокого уровн по шине 12 начальной установки триггеры 1 устанавливаютс по вторым S-входам в единичное состо ние , при этом на входных шинах 5 присутствует потенциал низкого уровн , на втором 9 и третьем 11 выходах устройства - потенциал высокого уровн , а на первом выходе 6 - потенциал низкого уровн .
Устройство начинает контроль при поступлении импульса на любую i-ю входную шину 5, но следуюш,ий импульс при условии правильного их чередовани должен поступать на (i-1)-ю входную шину 5, например 5-2,5-1,5-п и т.д. При поступлении первого импульса на i-ю входную шину 5 (предположим,5-2, фиг. 1) (1+1)-й триггер 1 (1-3) подтверждает свое единичное состо ние, а остальные триггеры 1(1-2, 1-п, 1 - 1) за исключением (i+2)-ro триггера 1 (1 -i) устанавливаютс в нулевое состо ние через элементы ИЛИ 3, при этом на первом выходе 6 устройства по вл етс потенциал высокого уровн , а на третьем выходе 11 - потенциал низкого уровн , сигнализирующий о начале контрол чередовани входных импульсов. По заднему фронту входного импульса переключаетс триггер 13 (i-|-l)-ro счетчика 7 (в нашем случае 7-3). При поступлении последующего импульса на (i-1)-ю входную шину 5 (5-1) i-й триггер 1 (1-2) устанавливаетс в единичное состо ние, а остальные триггеры 1 (1-i, 1-п, 1 - 1),за исключением (i4-l)-ro триггера 1(1-3) - в нулевое состо ние. По переднему фронту входного импульса триггер 13 (i+n-ro счетчика 7(7-3) устанавливаетс по R-входу в нулевое состо ние , а по заднему фронту триггер 13 i-ro счетчика 7 (7-2) - в единичное состо ние. На первом 6 и втором 9 выходах устройства сохран етс потенциал высокого уровн , а на третьем 11 - потенциал низкого уровн , которые удерживаютс в дальнейшем до тех пор, пока сохран етс очередность поступлени входных импульсов .
При несоблюдении очередности поступлени входных импульсов, например при поступлении импульса на (1+2)-ю входную шину 5 (предположим 5-i), после поступлени импульса на 1-ю входную щину 5(5-2) -(i + 3)-й триггер 1(1-п) устанавливаетс в единичное состо ние, а остальные триггеры 1(1-2, 1-3, 1-i), за исключением (i-1)-го триггера 1(1 - 1), через элементы ИЛИ 3 устанавливаютс в нулевое состо ние , но так как (i-1)-й триггер 1(1 - 1) по предыдущему импульсу по i-й входной шине 5 (5-2) установлен в нулевое состо ние , в единичном состо нии находитс только (i-|-3)-й триггер 1 (1-п). Поэтому на вы
ходе всех элементов И 2 формируетс нулевой уровень, который обнул ет все счетчики 7, на первом выходе 6 устройства по вл етс сигнал низкого уровн , на третьем выходе 1 1 - сигнал высокого уровн , который указывает на сбой в последовательности чередовани импульсов. При восстановлении очередности поступлени входных импульсов (в рассматриваемом случае при поступлении последующих импульсов по очереди на шины 5-3, 5-2, 5-1, 5-п и т.д, или 5-1, 5-п, 5-i, 5-3 и т.д.) на первом выходе 6 устройства формируетс единичный уровень, а на третьем выходе 11 - низкий, снима информацию о сбое.
При несоблюдении очередности поступ- лени импульсов типа дроблени или повторени входных импульсов, например при поступлении второго подр д импульса на (i-1)-ю входную шину 5(5-1), после поступлени импульса на i-ю входную шину 5(5-2) триггеры 1 подтверждают свое пре- дыдуш,ее состо ние, i-и и (1-|-1)-й триггеры 5(1-2 и 1-3) наход тс в единичном состо нии , а остальные - в нулевом, на первом выходе устройства 6 сохран етс высокий уровень, переключаетс триггер 14 i-ro счетчика 7(7-2), так как по предыду- ш,ему импульсу по (i-1)-й входной шине 5(5-1) переключилс триггер 13 i-ro счетчика 7(7-2). На выходе i-ro счетчика 7(7-2) по вл етс сигнал высокого уровн , который мен ет уровень сигнала на втором выходе 9 устройства на низкий, а на третьем выходе 11 - на высокий, формиру сбой. При дальнейшем повторении импульсов по (i- 1)-й входной шине 5(5-1) i-й счетчик 7(7- 2) не мен ет своего состо ни и на втором 9 и третьем 11 выходах устройства сохран етс сигнал сбо . Только при поступлении , импульса на следуюш.ую входную шину 5(5-п) устройства i-й счетчик 7(7-2) формирует на своем выходе потенциал низкого уровн , снима сигнал сбо . Если приходит импульс не на следующую входную шину 5(5-п), а на любую другую, кроме (i-1)-й шины 5(5-1), на выходе i-ro счетчика 7(7-2) также формируетс сигнал низкого уровн , мен состо ние второго выхода 9 устройства, но на третьем выходе 11 устройства сигнал сбо сохран етс благодар сформированному в этом случае на первом выходе 6 потенциалу низкого уровн .
0
0
0
5
5
0
5
На первом выходе 6 устройства формируетс сигнал сбо в случае нарушени чередовани , пропадани одного или нескольких входных импульсов. На втором выходе 9 устройства формируетс сигнал о сбое в случае дроблени или повторени входных импульсов по одной из входных шин 5. На третьем выходе 11 устройства формируетс общий дл этих двух с лучаев сбой.
Простое сравнение выходов устройства показывает, какой вид нарушени чередовани произошел. При необходимости можно вывести на контроль пр мые выходы триггеров 1 и по сигналу сбо по третьему выходу 11 устройства, анализиру состо ние первого 6, второго 9 выходов устройства и состо ние триггеров 1, определить, какой вид сбо произошел и по какой входной шине.
Ис1юльзование данного устройства по сравнению с известным с введением шины начальной установки, п счетчиков, элементов ИЛИ-НЕ и И-НЕ, второго и третьего выходов устройства позвол ет четко фиксировать момент начала контрол , определ ть вид сбо и формировать сбой при дроблении или повторении входных импульсов , что обеспечивает более надежный контроль последовательности чередовани импульсов.
Claims (1)
- Формула изобретениУстройство дл контрол последовательности чередовани импульсов по авт. св. № 1192130, отличающеес тем, что, с целью повышени надежности контрол за счет обеспечени формировани импульса сбо на выходе при дроблении или повторе входных импульсов и начале контрол при поступлении первого входного импульса, в него дополнительно введены элемент И-НЕ, элемент ИЛИ-НЕ и п счетчиков, вход разрешени счета каждого i-ro счетчика подключен к выходу соответствующего элемента И, счетный вход - к (i-1)-й входной шине, а выход - к соответствующему входу элемента ИЛИ-НЕ, выход которого подключен к второму выходу устройства и первому входу элемента И-НЕ, второй вход которого подключен к выходу выходного элемента ИЛИ, а выход элемента И-НЕ вл етс третьим выходом устройства , причем вторые S-входы триггеров подключены к шине начальной установки.фиг. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864104822A SU1401587A1 (ru) | 1986-08-12 | 1986-08-12 | Устройство дл контрол последовательности чередовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864104822A SU1401587A1 (ru) | 1986-08-12 | 1986-08-12 | Устройство дл контрол последовательности чередовани импульсов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1192130A Addition SU241059A1 (ru) | УСТРОЙСТВО дл ИЗМЕРЕНИЯ ТЕПЛОВОГО ПОТОКА ВЫСОКОТЕМПЕРАТУРНОЙ ГАЗОВОЙ СТРУИ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1401587A1 true SU1401587A1 (ru) | 1988-06-07 |
Family
ID=21251767
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864104822A SU1401587A1 (ru) | 1986-08-12 | 1986-08-12 | Устройство дл контрол последовательности чередовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1401587A1 (ru) |
-
1986
- 1986-08-12 SU SU864104822A patent/SU1401587A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1252930, кл. Н 03 К 5/19, 1985. Авторское свидетельство СССР № 1192130, кл. Н 03 К 5/22, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1401587A1 (ru) | Устройство дл контрол последовательности чередовани импульсов | |
SU744478A1 (ru) | Устройство дл поиска неисправностей | |
SU1705875A1 (ru) | Устройство дл контрол оперативной пам ти | |
SU1264186A1 (ru) | Устройство дл контрол цифровых блоков | |
SU1622885A1 (ru) | Устройство дл контрол однотипных блоков | |
RU1354989C (ru) | Устройство для контроля цифровых узлов | |
SU1298750A1 (ru) | Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках | |
SU1394432A1 (ru) | Делитель частоты следовани импульсов | |
SU811315A1 (ru) | Устройство дл индикации | |
RU1775725C (ru) | Устройство дл моделировани веро тностного графа | |
SU1492468A1 (ru) | Логический узел | |
SU1622857A1 (ru) | Устройство дл контрол электронных схем | |
SU1539761A1 (ru) | Устройство дл ввода информации | |
SU1354195A1 (ru) | Устройство дл контрол цифровых узлов | |
SU1124313A1 (ru) | Устройство дл автоматического контрол и поиска неисправностей | |
SU1651362A2 (ru) | Устройство дл контрол последовательности чередовани импульсных сигналов | |
SU1099388A1 (ru) | Устройство дл проверки счетчиков | |
SU660223A1 (ru) | Селектор импульсов по периоду следовани | |
SU1674267A1 (ru) | Запоминающее устройство с контролем информации | |
SU1531100A1 (ru) | Устройство дл контрол радиоэлектронных блоков | |
SU1413711A2 (ru) | Устройство дл контрол последовательности чередовани импульсных сигналов | |
SU907887A1 (ru) | Устройство дл контрол резервированного генератора | |
SU1132360A1 (ru) | Коммутатор | |
SU1089762A1 (ru) | Резервированный счетчик импульсов | |
SU1256195A1 (ru) | Счетное устройство |