[go: up one dir, main page]

SU1377911A1 - Запоминающее устройство дл телеграфного аппарата - Google Patents

Запоминающее устройство дл телеграфного аппарата Download PDF

Info

Publication number
SU1377911A1
SU1377911A1 SU864119088A SU4119088A SU1377911A1 SU 1377911 A1 SU1377911 A1 SU 1377911A1 SU 864119088 A SU864119088 A SU 864119088A SU 4119088 A SU4119088 A SU 4119088A SU 1377911 A1 SU1377911 A1 SU 1377911A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
trigger
elements
Prior art date
Application number
SU864119088A
Other languages
English (en)
Inventor
Борис Иванович Твердов
Галина Михайловна Седова
Николай Павлович Юхневич
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU864119088A priority Critical patent/SU1377911A1/ru
Application granted granted Critical
Publication of SU1377911A1 publication Critical patent/SU1377911A1/ru

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Изобретение относитс  к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано в телеграфной.технике, в системах гТодготовки, передачи и отображени  алфавитно-цифровой информации . Целью изобретени   вл етс  повышение надежности устройства. Устройство содержит входной регистр 1 числа, блок 2 пам ти, выходной регистр 3 числа, информационные выходы 4 и входы 5, счетчик 6 адреса со счетным входом обращени  8 устройства , формирователь 9 одиночных импуль- . сов, счетчик 12 сигналов обращени , элементы И 7, 10, 13-15, 26, 29, 31, 32, 38, 39, блок 16 управлени , триггеры 25, 34, 35, элементы ИЖ 11, 27, 30, 36, элемент задержки 33 и элементы НЕ 2В, 40, 41. Повьшение надежности работы устройства достигаетс  путем обеспечени  защиты записанной в блок 2 информации от случайных и ошибочных действий оператора-за счет исключени  возможности наложени  после (Л

Description

со
sl
о
137
дующей информации на предьщущую, что достигаетс  путем автоматического установлени  адреса записи новой информации при переходе от режима вывода , остановленного знаком Раздел текста, к режиму записи. Адрес, с которого может быть начата запись нового информационного сообщени , фиксируетс  в виде разности состо 11
НИИ выходов счетчиков 6 и 12. Запись нового сообщени  может быть осуществлена или после сигнала начальной установки на входе 19, или при по влении на выходе регистра 3 последовательно двух сигналов логического нул  после поступлени  сигнала наличи  входной информации на вход 20. 1 з.п ф-лы, 3 ил.
1
Изобретение относитс  к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано в телеграфной технике, системах передачи, подготовки и отображени  алфавитно-цифровой информации .
Целью изобретени   вл етс  повышение надежности устройства.
На фиг. 1 приведена функциональна  схема предлагаемого устройства; на фиг. 2 и фиг. 3 - функциональные схемы вариантов выполнени  соответственно блока управлени  и формировател  одиночных импульсов.
Предлагаемое устройство содержит (фиг, 1) входной регистр 1 числа, блок 2 пам ти, выходной регистр 3 числа, информационные выходы 4, информационные входы 5, счетчик 6 адреса , первый элемент И 7, вход 8 обращени , формирователь 9 одиночных импульсов , второй элемент И 10, первый элемент ШШ 11, счетчик 12 сигналов обращени , третий 13, четвертый 14 и п тьш 15 элементы И, блок 16 управлени , вход 17 запуска режима чтени  вход 18 останова работы устройства, вход 19 начальной установки в режим записи, вход 20 сигнала наличи  входной информации,, второй тактовый вход 21, вход 22 разрешени  чтени  очередного информационного знака, вход 23 сигнала формировани  кода разделени  текста устройства.
На фиг. 1 обозначены третий вход 24 пуска и второй вход 24 сброса формировател  9 одиночных, импульсов.
Устройство содержит также первый триггер 25, шестой элемент И 26, второй элемент ШП1 27, первый элемент
5
0
5
0
5
0
НЕ 28, седьмой элемент И 29, третий элемент ШШ 30, восьмой 31 и дев тый 32 элементы И, элемент 33 задержки , второй 34 и третий 35 триггеры, четвертый элемента ИЛИ 36, выход 37 разрешени  ввода информации, дес тьй 38 и одиннадцатьш 39 элементы И, второй 40. и третий 41 элементы НЕ и индикаторный выход 42.
Блок 16 управлени  (.фиг. 2) содержит формирователь 43 импульсов, первый триггер 44, первьй 45 и второй 46 элементы И, первый элемент ИЛИ 47, второй триггер 48, третий элемент И 49, третий триггер 50, второй элемент ИЛИ 51, четвертый элемент И 52, третий элемент ИЛИ 53, четвертьй триггер 54, п тьш элемент И 55, четвертый элемент ИЛИ 56, шестой элемент И 57, первый дифференцирующий элемент 58, п тый элемент ИЛИ 59, п тый триггер 60, седьмой элемент И 61,.- первьй элемент 62 задержки, восьмой элемент И 63, шестой элемента ИЛИ 64, дев тьй элемент И 65, седьмой элемент ИЛИ 66, второй элемент 67 задержки и второй дифс1)еренцирующий элемент 68. Формирователь 9 одиночных импульсов содержит (фиг. 3) триггер 69, элемент ИЛИ 70, дифференцирующий элемент 71, триггер 72, элемент И 73, счетный триггер 74, дифференцирующие элементы 75, 76, элемент ИЛИ 77, триггеры 78, 79, элементы И 80 и дифференцирующий элемент 81.
Предлагаемое устройство работает следующим образом.
При поступлении сигнала на вход 19 (фиг. 1) происходит установка начального состо ни  устройства в режим записи . Под воздействием сигнала по входу 19 на втором выходе блока. 16 по вл етс  сигнал, разрешающий про-- хождение через элемент И 14 сигналов записи на вход блока 2, а на третьем выходе блока 16 - сигнал, блокирующий прохождение через элемент И 15 сигналов управлени  регистром 3. Одновременно блокируетс  работа эле- ментов И 38, И 39. В результате на выходе элемента И 39 посто нно присутствует сигнал О, свидетельствующий об отсутствии информации на выходах 4. Сигнал, по вившийс  при этом на четвертом выходе блока 16, производит сброс в нулевое состо ние счетчиков 6 и 12, которые под воздействием импульсов по входу 8 непрерывно и синхронно переключаютс . Одновре- менно сигнал начальной установки с входа 19 переключает триггер 25 в состо ние, разрешающее прохождение тактовых импульсов с входа 8 через элемент И 26 на вход элемента ИЛИ 27 с выхода которого импульсы поступают на вход блока 2. В результате выполн етс  обнуление блока 2 по всем адресам .
По окончании записи кода 00...0 по последнему адресу блока 2 и когда закончитс  импульс на выходе элемента ИЛИ 27 сработает элемент И 7, триггер 25 возвратитс  в исходное состо ние и прохождение импульсов с входа 8 через элемента И 26 будет прекращено. С этого момента на выходе элемента ШШ 27 присутствует сигнал О, который дл  блока 2  вл етс  сигналом считывани , а дл  регистра 1 после элемента НЕ 28 - сигналом записи . Этим закончена установка устройства в исходное состо ние, в котором оно остаетс  до начала записи информации.
При записи информации по входам 5 поступает код информационного знака, а по входу 20 - синхросигнал логической единицы Наличие входной информа
ции , которые записываютс  в ре
гистр 1 . Так как блок 16 уже уста нов- лен в режим записи, то поступивший на его вход сигнал с входа 20 подвердит режим записи и состо ние выходов блока 16 остаетс  неизменным.
При поступлении сигнала на вход 20 формировател  9 на его третьем выходе возбуждаетс  разрешающий сигнал дл  элемента И 14. В результате сиГ
д 5 0 5
Q „ 5
5
0
нал, по вившийс  на выходе элемента И 13, когда счетчик 12 займет нулевое состо ние, через элемент И 14 и элемент ИЛИ 27 поступает на вход блока 2 и производит з.апись в него информации, хран щейс  в регистре 1, При этом в дополнительный разр д блока 2 записываетс  1. По окончании сигнала на выходе элемента И 13 формирователь 9 вырабатывает один сигнал вычитани  на первом выходе, который запрещает прохождение через элемент И 10 одного импульса из последовательности импульсов, поступающей по входу 8, на вход счетчика 12. При этом фаза счетчика 12 отстает на один шаг от фазы счетчика 6. С выхода формировател  9 на элемент И 14 подаетс  блокирующий сигнал. Одновременно с записью информации в блок 2 сигнал с выхода элемента И 14 подаетс  на выход 37 дл  синхронизации ввода информации в запоминающее устройство (например, с клавиатуры, на фиг. 1 не показанной).
Кодова  комбинаци  следующего знака на входах 5 и сопровождающий ее сигнал на входе 20 могут по витьс  только после окончани  сигнала на выходе 37, т.е. после окончани  записи в блок 2 предыдущего знака. По окончании сигнала на выходе 37 на входе записи чтени  блока 2 устанавливаетс  потенциал чтени  (О), а в управл ющем входе регистра 1 - потенциал записи(1). Поэтому, как только на входах 5 и 20 по витс  соответственно кодова  комбинаци  следующего знака и сопровождающий ее сигнал 1, они будут записаны в регистр 1.
При поступлении следукнцего сигнала на вход 20 из регистра 1 код второго знака и 1 будут записаны в блок 2 по второму адресу.
При записи в блок 2 каждого знака в дополнительный разр д блока 2 записываетс  сигнал 1. По окончании сигнала на выходе элемента И 13 формирователь 9 вновь снимает сигнал разрешени  с элемента И 14 и вновь вырабатывает по первому выходу сигнал, который запрещает прохождение через элемент И 10 еще одного тактового импульса на вход счетчика 12, фазовое состо ние которого отстанет еще на один шаг от фазового состо ни  счетчика 6. Запись следующих знаков телеграммы происходит аналогично. После
513
записи последнего п-го знака телеграммы в дополнительный разр д блока 2 по адресу п+1 вводитс  признак разделени  текста, представл ющий собой сигнал О, дл  чего подаетс  импульсный сигнал по входу 23 от клавиши Раздел текста (на фиг. 1 не показана ), по которому формирователь 9 вырабатывает сигнал, которьм запретает прохождение через элемент И 10 еще одного тактового импульса на вход счетчика 12, который будет с этого момента отставать на п+1 шаг от счетчи- ка 6, т.е. разность фаз счетчиков 12 и 6 будет хранить текущий адрес, равньш п+2 (равенство фаз счетчиков 6 и 12 соответствует первому текущему адресу ) .
Таким образом, первый знак следующей телеграммы записываетс  по адресу п+2, а по адресу п+1 в блоке 2 хранитс  код 00...О. При этом О в дополнительном разр де блока 2  вл етс  в данном случае признаком разделени  текста и свидетельствует об окончании предыдущего сообщени . Дальнейша  запись информации происходит аналогично описанному.
Дл  вывода информации из устрой- ства по входу 17 подаетс  сигнал Вывод , -запускающий режим чтени  из блока 2, по которому блок 16 блокирует работу элемента И 14, инициирует работу формировател  9 и устана йливает в одинаковое начальное состо ние счетчики 6 и 12. В результате на четвертом выходе формировател  9 по вл етс  сигнал, разрешающий работу элемента И 15. На управл ющем входе блока 2 при этом посто нно удерживаетс  сигнал чтени  и информаци , хран ща с  в нем, непрерывно по вл етс  на его выходах с каждым сигналом на входе 8, переключающим счетчик 6. Эле- мент И 13, производ  дешифрацию исходного состо ни  счетчика 12, выдает сигнал через элемент И 15 и элемента ИЛИ 30 на- управл ющий вход регистра 3, по которому информационный знак, считанный из блока 2, записываетс  в регистр 3 и выводитс  на выходы 4. При этом из дополнительного разр да блока 2 в дополнительный разр д регистра 3 записываетс  сигнал 1, который после окончани  записи информации в регистр 3, поступает на выход 42, сигнализиру  о наличии кода первого знака на выходах 4. По окон
г о
0
116
чании сигнала на выходе элемента И 13 формирователь 9 снимает разрешающий сигнал с входа элемента И 15, а сигналом с первогосвоего выхода запрещает прохождение одного импульса из последовательности тактовых импульсов jHa входе 8 через элемент И 10 на вход счетчика 12. При этом счетчик 12 отстает на один шаг от счетчика 6,
При наличии сигнала на выходе 42 производитс  считывание кода с выходов 4. После считывани  поступает на вход 22 синхросигнал, по которому формирователь 9 сигналом со своего четвертого выхода вновь разрешает работу элемента И 15, а через элемент НЕ 41 блокирует работу элемента И 39, прекраща  сигнал на выходе 42. Устройство готово к выводу следующего зна;ка. Когда непрерывно работающий счетчик 12 в очередной раз займет исходное нулевое состо ние, в регистр 3 запишетс  следующий информационный знак с выходов блока 2 (аналогично описанному). При чтении и выводе зна.- ка разделени  текста запись его в регистр 3 и изменение на один шаг фазы счетчика 6 происходит также, как и при выводе информационных знаков, но в регистр 3 из блока 2 .з аписыва- етс  код 00...О и сигнал нул  с выхода дополнительного разр да регистра 3 блокирует работ.у элемента И 39, на выходе 42 которого сохран етс  сигнал О, свидетельствующий об отсутствии информации на выходах 4. В результате на вход 22 не поступает сигнал , инициирующий работу формировател  9.
Таким образом, по знаку разделени  текста будет прекращен вывод информации . При этом текущий адрес в виде разности фаз счетчиков 6 и 12 соответствует адресу первого знака следующего информационного сообщени  (телеграммы ), в данном случае адресу п+2 (п - адрес последнего информационного знака выведенного сообщени ). Дл  вывода следующего сообщени  оператор вновь должен подать сигнал на вход 17. Вывод всех последующих сообщений происходит аналогично описанному. В устройстве предусмотрена защита информации , хран щейс  в блоке 2, от случайных и ошибочных действий оператора путем исключени  наложени  последующих сообщений на ранее записанные, а также обеспечена автоматическа 
установка адреса начала нового сообщени  при переходе от чтени  и вывода к записи информационного сообщени .
Если оператор ошибочно начал ввод в блок 2 нового информационного сообщени , когда еще не выведены из блока 2 пред ыдущие сообщени , то код знака с входов 5 и сигнал 1 с входа 20 записываютс  в регистр 1. Одновременно на третьем выходе формировател  9 устанавливаетс  сигнал, разрешающий работу элемента И 14. Однако работа элемента И 14 блокируетс  сигналом с второго выхода блока 16, который при каждом импульсе на входе 20 производит анализ предшествующего режима работы устройства. Так как в данном случае блок 16 устанавливает, что поступлению импульса на вход 20 предше- ствовал вывод информации, который был остановлен по знаку разделени  текста, то на втором и третьем выходах блока 16 сохран ютс  блокирующие сигналы, запрещающие запись информа- ции в блок 2 и вывод информации из устройства. Сигналом с четвертого выхода блок 16 устанавливает счетчики 6 и 12 в нулевое состо ние. Одновременно с этим сигнал с первого выхода блока 16 устанавливает триггер 35 в состо ние, при котором сигнал с его инверсного выхода блокирует прохождение через элемент И 10 импульсов с входа 8 на вход счетчика 12. Последний остаетс  в нулевом состо нии до сн ти  блокировки с элемента И 10. При этом сигнал с пр мого выхода триггера 35 разрешает прохождение импульсов с входа 8 через элемент И 29. В результате с каждым тактом сигналов на входе 8 синхронно с пере- .ключением счетчика 6 информаци  из блока 2 считываетс  в регистр 3, начина  с первого адреса. Считывание, ин- формации с выходов 4 в этом случае не производитс , /так как элемент И 39 блокирован сигналом с второго выхода блока 16 и сигналы 1 из дополни-- тельного разр да регистра 3 на выход 42 не проход т, и на выходе 42 посто нно сохран етс  О. При этом каждым сигналом 1 из дополнительного разр да регистра 3 триггер-34 устанавливаетс  в положение, при котором сигнал с.его пр мого вьгхода блокирует элемент И 32, и наоборот, каждый сигнал О, соответствующий знаку разделени  текста, записанный в допол
с 5 0 5 о ., с
0
нительный разр д регистра 3, через элемент НЕ 40, элемент И 31 и элемент 33 задержки устанавливает триггер 34 в состо ние, разрешающее работу элемента И 32.
Наличие элемента 33 задержки обеспечивает установку триггера 34 в сос- .то ние, разрешающее прохождение сигналов с выхода элемента И 31 через элемент И 32, уже после окончани  импульса на выходе элемента И 31. Благодар  этому сигнал на выходе элемента И 32 по вл етс  только тогда, когда на выходе элемента И 31 по вл емс  последовательно друг за другом не менее двух последовательных импульсов . Первый устанавливает триггер 34 в состо ние, разрешающее работу эле- : мента И 32, а второй импульс проходит через элемент И 32, пока триггер 34 находитс  в состо нии разрешени . По вление на выходе э.емента И 31 последовательно двух импульсов возможно только тогда, когда из блока 2 выведено последнее сообщение (телеграмма), ибо только после него в дополнительном разр де блока 2 по всем последующим адресам хранитс  О, записанньм ранее при обнулении блока 2.
На выходе элемента И 32 по вл етс  сигнал, свидетельствующий о том, что текущий адрес в данньм момент соответствует адресу, с которого может быть начата запись в блок 2 очередного сообщени , ибо по всем последующим адресам информаци  не записывалась , о чем свидетельствует отсутствие в дополнительном разр де блока 2 сигнала 1. Текущий адрес равен адресу М-го знака, записанного в блок 2 последним, увеличенному на два, т.е. М+2, так как после вывода М-го знака .было сделано ett;e два шага по выводу двух нулевых сигналов. Сигналом с выхода элемента И 32 триггер 35 устанавливаетс  в исходное состо ние. При этом, во-первых, снимаетс  блокировка с элемента И 10 и счетчик 12 с этого момента может снова переключатьс  синхронно со счетчиком 6. Таким образом , адрес, с которого может быть начата запись нового сообщени , фик- сируетс  в виде разности фаз ка 6, который непрерывно переключалс , и счетчика 12, которьш до этого момента находилс  в нулевом состо нии . Во-вторых, триггер 35 с этого
момента блокирует прохождение импульсов через элемент И 29, что прекращает запись информации из блока 2 в регистр 3; в-третьих, при переключении триггера 35 сигналом с выхода элемента И 32 блок 16 устанавливает режим записи, так как с его второго выхода поступает разрешающий сигнал на вход элемента И 14, на втором входе кото- рого уже присутствует разрешающий сигнал с третьего выхода формировател  9 в результате поступлени  сигнала на вход 20. Как только на выходе элемента И 13 по вл етс  сигнал, он пр оходит через элемент И 14, поступает на вход блока 2 и производит запись в него по адресу М+2 информации , хранившейс  до этого момента в регистре 1, а по адресу М+1 записываетс  знак разделени  текста.
Таким образом, адрес, с которого может быть начата запись новой информации после остановки вывода знаком разделение текста, устанавливаетс  автоматически при поступлении первого же сигнала по входу 20, при этом вре- ет поиска адреса не превьшает одного цикла обращени  счетчика 6. Благодар  этому исключаетс  искажение информа- ции, хранимой в блоке 2, из-за наложени  последующей информации на ране записанную, что повышает надежность устройства.
Использование входов 24 i, дл  редактировани  и сигнала Стоп на вхо де 18 позвол ет производить коррекцию информации, записанной в блок 2.

Claims (2)

1. ЗапОминдющее устройство дл , телеграфного аппарата, содержащее входной регистр числа, блок пам ти, выходной регистр числа, формирователь одиночных импульсов, счетчик сигналов обращени , блок управлени , первый элемент ИЛИ, с первого по п тый элементы И и счетчик адреса, счетный вход которого  вл етс  входом обращени  устройства, информационными входами которого  вл ютс  информационные входы группы входного регистра числа, выходы группы которого соединены с информационными входами группы блока пам ти выходы группы кото- рого подключены к информационным входам ГРУППЫ выходного регистра числа, выходы группы которого  вл ютс  ин 0
о
0
5
формационными выходами устройства, причем выходы счетчика адреса подключены к адресным входам блока пам ти и входам группы первого элемента И, счетный вход счетчика адреса соединен с первым входом второго элемента И, второй вход которого подключен к первому выходу формировател  одиночных Импульсов, второй выход которого соедиен с первым входом первого элемента ИЛИ,.второй вход которого подключен к выходу второго элемента И, а выход первого элемента ИЛИ - к счетному входу счетчика сигналов обращени , выходы которого соединены с входами группы третьего элемента И, выход которого подключен к первым входам четвертого и п того элементов И, вторые входы которых соединены соответственно с третьим и четвертым выходами формировател  одиночных импульсов , первьш вход пуска которого соединен с входом сигнала подтверждени  записи блока управлени  и  вл етс  входом сигнала наличи  входной информации устройства, тактовым входом которого  вл етс  вход синхронизации формировател  одиночных импульсов, второй вход пуска и первый вход сброса которого  вл етс  соответственно входом разрешени  чтени  очередного информационного знака и входом сигнала формировани  кода разделени  текста устройства соответственно, третий вход пуска и второй вход сброса формировател  одиночных импульсов  вл ютс  входами редактировани  информационного текста устройства, первый вход запуска режима чтени  и вход останова блока управлени   вл ютс  соответственно входом запуска режима чтени  и входом останова работы устройства, входом начальной установки в режим записи устройства  вл етс  первый вход режима записи блока управлени , отличающеес  тем, что, с целью повыЩени  надежности устройства , в него введены с первого по третий триггеры, с первого по третий элементы НЕ, с шестого по одиннадцатый элементы И, с второго по четвертый элементы ИЛИ, элемент задержки и дополнительньш разр д в каждый регистр числа, причем вход установки первого триггера соединен с первым входом режима записи блока управлени , первый вход блокировки режима записи которого подключен к
первого элемента И и входу сброса первого триггера, пр мой выход которого соединен с первым входом шестого элемента И, выход которого подклю- чен к первому входу второго элемента ИЛИ, выход которого соединен с входом записи-чтени  блока пам ти и входом первого элемента НЕ, выход которого подключен к входу управлени  вход- кого регистра числа и входу первого элемента И, второй вход шестого элемента И соединен со счетным входом счетчика адреса, входом третьего элемента И и первым входом седьмого элемента И, выход которого подключен к первому входу третьего элемента ИЛИ, выход которого соединен с входом управлени  выходного регистра числа и первым входом восьмого элемента И, выход которого подключен к первому входу дев того элемента И и входу элемента задержки, выход которого соединен с входом установки второго три1- гера, пр мой выход которого подключен к второму входу дев того элемента И, выход которого соединен с входом сброса третьего триггера и входом режима записи следующего информационного знака блока управлени , первый вход которого подключен к входу ус.та- новки третьего триггера, пр мой выход которого соединен с вторым входом седьмого элемента И, инверсный выход третьего триггера подключен к второму входу второго элемента И и входу разрешени  режима записи блока управлени , второй выход которого соединен с третьим входом четвертого элемента И, выход которого подключен к второму входу третьего элемента ИЛИ и первому входу четвертого элемента ШШ, второй вход которого соединен с выходом п того элемента И, вторым входом третьего элемента ИЛИ и вторым входом режима записи блока управлени , третий выход которого подключен к третьему входу пуска формировател  одиночных импульсов, третьему входу п того элемента И, первьм входом дес того и одиннадцатого элементов И, вторые входы которых соединены соответственно с -ВЫХОДОМ второго элемента НЕ, вторым входом восьмого элемента И и с выходом третьего элемента НЕ, вход которого подключен к четвертому вьгходу формировател  одиночных импульсов, третий вход сброса которого соединен с выходом четвертого эле
.
i. jg 5 20 25 Q . дс
50
5
мента ИЛИ и вторым входом блокировки режима записи блока управлени , вход блокировки режима чтени  которого подключен к выходу дес того элемента И, первый вход пуска формировател  одиночных импульсов соединен с .входом дополнительного разр да входного регистра числа, выход дополнительного разр да которого подключен к дополнительному информационному входу блока пам ти, дополнительньй выход которого соединен с входом дополнительного разр да выходного реги- стра числа, выход дополнительного разр да которого подключен к входу сброса второго триггера, входу второго элемента НЕ и третьему входу .одиннадцатого элемента И, выход которого  вл етс  индикаторным выходом устройства, выход четвертого элемента И  вл етс  выходом разрешени  ввода информации устройства.
2. Устройство по п. 1, отличающеес  тем, что блок управлени  содержит формирователь импульсов , с первого по п тьш триггеры, с первого по дев тый элементы И, с первого по седьмой элементы ИЛИ, первьй и второй дифференцирующие элементы , первый и -второй элементы задержки , причем входом запуска режима чтени  блока  вл етс  вход формировател  импульсов, первый выход которого соединен с входом установки первого триггера и первым входом первого дифференцирующего элемента, выход которого подключен к входу сброса третьего триггера, инверсный выход которого соединен с первыми входами первого и п того элементов И, выходы которых подключены соответственно к первым и вторым входам четвертого элемента ИЛИ, третий вход которого подключен к входу первого элемента задержки и выходу второго элемента И, первые входы первого и второго элементов И соединены с вторым выходом формировател  импульсов и первым входом
первого элемента ИЛИ, выход которого подключен к входу установки второго триггера, пр мой выход которого соединен с первым входом третьего элемента И, вторые входы которого, третий вход первого элемента И и первый вход шестого элемента И подключены К пр мому выходу четвертого триггера, входу установки которого соединен с выходом третьего элемента ИЛИ, первый
вход которого подключен к выходу четвертого элемента И, первый вход которого соединен с пр мым выходом третьего триггера и первым входом второго элемента ИЛИ, выход которого подключен к входу сброса первого триггера, пр мой выход которого соединен с входом сброса четвертого триггера и первым входом дев того элемента И, вто- .рой вход и выход которого подключены соответственно к выходу шестого элемента ИЛИ, к первому входу седьмого элемента ИЛИ и входу установки п того триггера, инверсный выход которого соединен с первым входом п того элемента И, второй вход которого подключен к инверсному выходу четвертого триггера, пр мой выход п того триггера соединен с вторым входом второго элемента И и первым входом седьмого элемента И, выход которого подключен к второму входу третьего элемента И, третий вход которого соединен с вы- кодом второго дифференцирующего эле- мента, вход сброса второго триггера подключен к выходу шестого элемента И выход седьмого элемента И соединен с входом второго элемента задержки, выход которого подключен к второму входу второго элемента ИЛИ, выход первого элемента задержки соединен с первым входом п того элемента ШШ, выход которого подключен к входу сброса п того триггера, вход установки третьего триггера  вл етс  входом останова блока, второй вход первого
дифференцирующего элемента, вторые
г t
emlxl
Q 5 0 5 0
5
входы первого и п того элементов ИЛИ, третий вход второго элемента ИЛИ и четвертые входы третьего и четвертого элементов ИЛИ объединены и  вл ютс  первым входом режима записи блока, второй вход шестого элемента И и пер- вьш вход восьмого элемента И объединены и  вл ютс  первым входом блокировки записи блока, третий вход п того элемента И, вторые входы четвертого и седьмого элементов И объединены и  вл ютс  входом сигнала подтверждени  записи блока, первый вход и выход шестого элемента ИЛИ подключены соответственно к выходу восьмого элемента И и второму входу дев того элемента И, второй вход шестого элемента ИЛИ  вл етс  входом режима записи следующего информационного знака блока, вход второго дифференцирующего элемента  вл етс  входом разрешени  режима записи блока, третий вход первого дифференцирующего элемента  вл етс  вторым входом режима записи блока , третий вход шестого элемента И и второй вход восьмого элемента И объединены и  вл ютс  вторым входом блокировки режима записи блока, второй вход седьмого элемента ШШ  вл етс  входом блокировки режима чтени  блока, выходы п того и третьего элементов И  вл ютс  соответвтвенно первым и вторым выходами блока, пр мой выход первого триггера и выход четвертого элемента ИЛИ  вл ютс  соответственно третьим и четвертым выходами блока.
Фие. г
I.
фиг.З
SU864119088A 1986-09-15 1986-09-15 Запоминающее устройство дл телеграфного аппарата SU1377911A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864119088A SU1377911A1 (ru) 1986-09-15 1986-09-15 Запоминающее устройство дл телеграфного аппарата

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864119088A SU1377911A1 (ru) 1986-09-15 1986-09-15 Запоминающее устройство дл телеграфного аппарата

Publications (1)

Publication Number Publication Date
SU1377911A1 true SU1377911A1 (ru) 1988-02-28

Family

ID=21257157

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864119088A SU1377911A1 (ru) 1986-09-15 1986-09-15 Запоминающее устройство дл телеграфного аппарата

Country Status (1)

Country Link
SU (1) SU1377911A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Вопросы радиоэлектроники. Сер. ВТ, 1975, вып. 12, с. 34. Техника средств св зи. Ciep. ТПС, 1980, вьт. 7 (15), с. 55-61. *

Similar Documents

Publication Publication Date Title
GB1163981A (en) Improvements in or relating to Time Division Communication Systems
SU1377911A1 (ru) Запоминающее устройство дл телеграфного аппарата
SU1200343A1 (ru) Запоминающее устройство дл телеграфного аппарата
SU1709294A1 (ru) Устройство дл ввода информации
SU1667116A1 (ru) Устройство дл идентификации паролей пользователей
SU1642459A1 (ru) Устройство дл синхронизации сигналов
SU1757108A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU1210230A1 (ru) Датчик телеграфного кода
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
RU2018942C1 (ru) Устройство для сопряжения абонентов с цвм
SU1589288A1 (ru) Устройство дл выполнени логических операций
SU1656513A1 (ru) Устройство дл выделени кадрового синхронизирующего слова
SU1037346A1 (ru) Запоминающее устройство
SU1038955A2 (ru) Устройство дл считывани графической информации
SU1599851A1 (ru) Устройство дл ввода информации
SU530466A1 (ru) Реверсивный счетчик импульсов
SU1338020A1 (ru) Генератор М-последовательностей
SU798785A1 (ru) Устройство дл вывода информации
SU1661770A1 (ru) Генератор тестов
SU1513520A1 (ru) Стековое запоминающее устройство
SU478347A1 (ru) Устройство дл телесигнализации
SU1314461A1 (ru) Устройство дл преобразовани телеграфного кода в видеокод
SU1672527A1 (ru) Буферное запоминающее устройство
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей