[go: up one dir, main page]

SU1374428A1 - Преобразователь перемещени в код - Google Patents

Преобразователь перемещени в код Download PDF

Info

Publication number
SU1374428A1
SU1374428A1 SU864083519A SU4083519A SU1374428A1 SU 1374428 A1 SU1374428 A1 SU 1374428A1 SU 864083519 A SU864083519 A SU 864083519A SU 4083519 A SU4083519 A SU 4083519A SU 1374428 A1 SU1374428 A1 SU 1374428A1
Authority
SU
USSR - Soviet Union
Prior art keywords
phase
outputs
inputs
code
phase splitter
Prior art date
Application number
SU864083519A
Other languages
English (en)
Inventor
Марклен Абдурахманович Габидулин
Игорь Давидович Лейбович
Original Assignee
Московский Институт Радиотехники,Электроники И Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Институт Радиотехники,Электроники И Автоматики filed Critical Московский Институт Радиотехники,Электроники И Автоматики
Priority to SU864083519A priority Critical patent/SU1374428A1/ru
Application granted granted Critical
Publication of SU1374428A1 publication Critical patent/SU1374428A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  св зи аналоговых источников информации с цифровым вычислительным устройством. С целью повышени  помехоустойчивости путем формировани  однопеременного отраженного кода в преобразователе перемещени  в код, содержащем фазовращатель 1, кодирующие блоки 2, коммутаторы 3, а каждый из кодирующих блоков 2 состоит из фазорасщепител  4, блока 5 компараторов и дешифратора 6, в каждый кодирующий блок 2, кроме первого и последнего, введены дополнительные фазорасщепители 7. Путем последовательного уменьшени  кванта и определени  номера этого кванта в каждом из кодирующих блоков 2 определ етс  код перемещени  фазовращател  1, Благодар  чередованию знаков градиентов входных сигналов фазорасщепител  4 при каждом переключении предьщущего комммутатора 3 на выходах дешифратора 6 формируетс  однопеременный отраженный код дл  кванта, ограниченного входными сигналами фазорасщепителей 4 и 7. В таком преобразователе изменение кода происходит всегда только в одном разр де. (С С/)

Description

Т
2
4
СО
NPk
;;а ьо
00
к
W .
лгл
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  св зи аналоговых источников информации с цифровы вычислительным устройством.
Цель изобретени  - повьшгение помехоустойчивости преобразовател  путем фop шpoвaни  одноперемо.нного отраженного кода.
На.чертеже представлена структурна  схема преобразовател .
Преобразователь содержит фазовращатель 1, кодирующие блоки 2, коммутаторы 3. Кодирующие блоки 2 содержат фазорасщепитель 4, блок 5 компараторов , дешифратор 6 и дополнительный фазорасщепитель 7.
Преобразователь работает следующим образом.
Фазовращатель 1 вырабатывает .в функции перемещени  четыре синусоидальных сигнала, сдвинутых по фазе относительно друг друга на 90°. Смещение по фазе этих сигналов в пределах 360° пропорционально перемещению фазовращател .
Фазорасщепитель 4 формирует гофазную систему синусоидальных сигналов , которые поступают на одни входы соответствующих компараторов блока 5. Другие входы этих компараторов соединены с общей шиной. На выхоДах блока 5 вырабатываетс  комбинаци  нулевых и единичных сигналов в зависимости от нолол ени  вала СКД 1, На выходах дешифратора 6 первого кодирующего блока 2 вырабатываютс  старшие разр ды однопеременно го выходного кода преобразовател . Через коммутатор 3 на входы фазорас- щепителей.4 и 7 следующего кодирующего блока 2 проход т с выходов пре- дьщущего фазорасщепител  четыре граничных (ограничивающих квант) напр жени , между которыми заключено фактическое значение фазы, соответствующее ноложению фазовраи;ател  1 . При этом два первые граничные напр жени  с градиентом одного знака поступают на фазорасщепитель 4, а два граничны напр жени  с градиентом другого знака (инверсные первым) поступают на фазорасщепитель 7. Знаки градиентов граничных напр жений измен ютс  на противоположные нри переходе через границу между соседними квантами. Н фазорасщепител х 4 и 7 следующего кодирующего блока 2 вырабатываютс 
0
5
0
25
30
п
35
40
45
55
системы многофазных напр жений (инверсных друг другу) с еще более мелкими квантами. Номер более мелкого кванта, внутри которого заключено фактическое значение фазы, вырабатываетс  в дешифраторе 6 следующего кодирующего блока 2, выходной код которого  вл етс  кодом следующих по старшинству разр дов выходного кода. Через следующий коммутатор 3 проход т четыре граничных напр жени  дл  более мелкого кванта. Эти граничные напр жени  аналогичным образом обрабатываютс  в следующем кодирующем блоке 2 и т.д.
В результате путем последовательного уменьшени  кванта, внутри кото рого заключено фактическое значение фазы, и определени  номера этого кванта в каждом из последовательно включенных кодирумщих блоков 2 определ етс  код перемещени  фазовращател  1. Благодар  чередованию знаков градиентов входных сигналов фазорасщепител  4 при каждом переключении предыд.ущего коммутатора 3 на выходах дешифратора 6 формируетс  од- нопеременный отраженный код внутри кванта, ограниченного входными сигналами фазорасщепителей 4 и. 7. Номер этого кванта определ етс  кодом дешифраторов .6 предыдущих кодирующих блоков 2. В таком преобразователе изменение кода происходит всегда только в одном разр де, что повьшает помехоустойчивость преобразовател .
формула изобретени 
Преобразователь перемещени  в код, содержащий фазовращатель, (Р-1) коммутаторов и Р кодирующих блоков, из которых содержит последовательно соединенные фазорасщепитель, блок компараторов и дешифратор, информационные и управл ющие входы каждого коммутатора соединены с выходами соответственно фазорасщепител  и дешифратора предыдущего кодирующего блока, а два пр мых выхода каждого коммутатора подключены к входам фазорасщепител  последующего кодирующего блока, выходы фазовращател  подключены к входам фазорасщепител  первого кодирующего блока, а выходы дешифраторов каждого кодирующего блока  вл ютс  выходами преобразовав тел , отличающийс  тем.
3 .1374428
что, с целью повышени  помехоустой- ключены к двум дополнительным инверс- чивости преобразовател , в нем в каж- ным выходам предыдущего коммутатора, дый кодирующий блок, кроме первого а выходы соединены с дополнительными и последнего, введен дополнительный информационными входами последующего фазорасщепитель, входы которого под- коммутатора.

Claims (1)

  1. Формула изобретения го выходного кода преобразователя. Через коммутатор 3 на входы фазорасщепителей. 4 и 7 следующего кодирующего блока 2 проходят с выходов предыдущего фазорасщепителя четыре граничных (ограничивающих квант) напряжения, между которыми заключено фактическое значение фазы, соответствующее положению фазовращателя 1. При этом два первые граничные напряжения с градиентом одного знака поступают на фазорасщепитель 4, а два граничные напряжения с градиентом другого знака (инверсные первым) поступают на фазорасщепитель 7. Знаки градиентов граничных напряжений изменяются на противоположные при переходе через границу между соседними квантами. На фазорасщепителях 4 и 7 следующего кодирующего блока 2 вырабатываются
    Преобразователь перемещения в код, содержащий фазовращатель, (Р-1) коммутаторов и Р кодирующих блоков, каждый из которых содержит последовательно соединенные фазорасщепитель, блок компараторов и дешифратор, информационные и управляющие входы каждого коммутатора соединены с выходами соответственно фазорасщепителя и дешифратора предыдущего кодирующего блока, а два прямых выхода каждого коммутатора подключены к входам фазорасщепителя последующего кодирующего блока, выходы фазовращателя подключены к входам фазорасщепителя первого кодирующего блока, а выходы дешифраторов каждого кодирующего блока являются выходами преобразователя, отличающийся тем, что, с целью повышения помехоустойчивости преобразователя, в нем в каждый кодирующий блок, кроме первого и последнего, введен дополнительный фазорасщепитель, входы которого под ключены к двум дополнительным инверс ным выходам предыдущего коммутатора, а выходы соединены с дополнительными информационными входами последующего коммутатора.
SU864083519A 1986-07-02 1986-07-02 Преобразователь перемещени в код SU1374428A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864083519A SU1374428A1 (ru) 1986-07-02 1986-07-02 Преобразователь перемещени в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864083519A SU1374428A1 (ru) 1986-07-02 1986-07-02 Преобразователь перемещени в код

Publications (1)

Publication Number Publication Date
SU1374428A1 true SU1374428A1 (ru) 1988-02-15

Family

ID=21243650

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864083519A SU1374428A1 (ru) 1986-07-02 1986-07-02 Преобразователь перемещени в код

Country Status (1)

Country Link
SU (1) SU1374428A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР W 1193811, кл. Н 03 М 1/44, 1984. Авторское свидетельство СССР № 1269264, кл. Н 03 М 1/44, 1984. *

Similar Documents

Publication Publication Date Title
SU1374428A1 (ru) Преобразователь перемещени в код
US3277462A (en) Parallel-parallel encoding system
IE54055B1 (en) A method of bringing an oscillator into phase with an incoming signal and an apparatus for carrying out the method
SU1332562A1 (ru) Устройство формировани сигнала отсчета дл дифференциального кодера изображений
RU1810973C (ru) Устройство дл управлени автономным инвертором
SU1653156A1 (ru) Делитель частоты следовани импульсов
SU1307568A1 (ru) Устройство счета разности двух последовательностей импульсов
RU2108663C1 (ru) Способ преобразования угла поворота вала в код
SU1095397A1 (ru) Преобразователь двоичного сигнала в балансный п тиуровневый сигнал
US3305858A (en) Digital to analog converter simulating a rotary inductor device
SU1676101A1 (ru) Преобразователь перемещени в код
SU934521A1 (ru) Преобразователь угла поворота вала в код
SU1376224A2 (ru) Двухфазный генератор гармонических сигналов
SU1137586A1 (ru) Демодул тор частотно-манипулированных сигналов
SU965001A1 (ru) Преобразователь кода
SU1239831A1 (ru) Преобразователь однофазного синусоидального сигнала в импульсы
SU1596427A1 (ru) Цифровой синтезатор синусоидальных сигналов
SU1345350A1 (ru) Устройство дл изменени пор дка следовани двоичного кода
SU1290307A1 (ru) Цифровой преобразователь координат
SU1647913A1 (ru) Устройство дл обнаружени ошибок
SU877438A2 (ru) Датчик скорости вращени
SU1495784A1 (ru) Суммирующее устройство
SU930330A1 (ru) Преобразователь угла поворота вала в код
SU1267620A1 (ru) Преобразователь угла поворота вала в код
SU1073894A1 (ru) Устройство формировани блочного балансного троичного кода