SU1354241A1 - Device for displaying information on television set screen - Google Patents
Device for displaying information on television set screen Download PDFInfo
- Publication number
- SU1354241A1 SU1354241A1 SU853966012A SU3966012A SU1354241A1 SU 1354241 A1 SU1354241 A1 SU 1354241A1 SU 853966012 A SU853966012 A SU 853966012A SU 3966012 A SU3966012 A SU 3966012A SU 1354241 A1 SU1354241 A1 SU 1354241A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frame
- address
- line
- input
- output
- Prior art date
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
Изобретение относитс к облас - ти вычислительной техники, в частности к устройствам обработки изображений , и предназначено дл использовани в системах отображени информации при вьгеоде ее на телевизионный экран. Цель изобретени - повышение быстродействи и упрощение устройства , котора достигаетс введением ре-- гистров 8 и 2 начала сканировани по кадру и по строке и счетчиков 3 и 9 . текущего адреса по строке и по кадру, и соответствующих функциональных св зей. Изобретение позвол ет одновременно отображать массивы данных, размеры которых превьшают информационную емкость экрана, а уменьшение задержки счетчика 3 текущего адреса по строке до задержки одной микросхемы блока 5 пам ти сокращает врем вьтода информации на экран телевизионного приемника 7. -2 ил. i (Л оо елThe invention relates to the field of computer technology, in particular to image processing devices, and is intended for use in information display systems when outputting it to a television screen. The purpose of the invention is to increase the speed and simplify the device, which is achieved by introducing registries of the 8 and 2 registers to the start of scanning on the frame and on the line and counters 3 and 9. the current address on the line and on the frame, and the corresponding functional links. The invention allows simultaneously displaying arrays of data that are larger than the information capacity of the screen, and reducing the delay of the counter 3 current addresses on the line to the delay of one chip of the memory block 5 reduces the time required for the information on the screen of the television receiver 7. -2 Il. i (l oo ate
Description
11eleven
Изобретение относитс к вычисли- .тельной- технике, в частности к устройствам обработки изображени , и предназначено дл использовани в системах отображени информации при выводе ее на телевизионньш экран.The invention relates to computing technology, in particular to image processing devices, and is intended for use in information display systems when outputting it on a television screen.
Цель изобретени - повьшдение быстродействи и упрощение устройства.The purpose of the invention is to improve the speed and simplify the device.
На фиг. 1 представлена функцио- нальна схема устройства; на фиг. 2 диаграммы, по сн ющие работу устройства .FIG. 1 shows a functional diagram of the device; in fig. 2 diagrams on the operation of the device.
Устройство содержит блок 1 син- хроинзации, регистр 2 начгша скани- ровани по строке, счетчик 3 текущего адреса по строке, коммутатор 4 адреса по строке, блок 5 пам ти, формирователь 6 видеосигнала, телевизионный приемник 7, регистр 8 нача- ла сканировани по кадру, счетчик 9 текущего адреса по кадру, коммутатор 10 адреса по кадру, счетчик 11 адреса записи по строке, счетчик 12 адреса записи по кад ру, блок 13 сопр - жени с ЭВМ.The device contains a synchronization unit 1, a scan register 2 on a line, a counter 3 current addresses on a line, a switch 4 addresses on a line, a memory block 5, a video signal generator 6, a television receiver 7, a scan start register 8 frame, the counter 9 of the current address per frame, the switch 10 addresses per frame, the counter 11 of the address of the entry per line, the counter 12 of the address of the entry per frame, a block 13 of the interface with the computer.
Устройство работает следующим образом .The device works as follows.
При записи информации в блок 5 , пам ти и считывании информации из - него режим записи имеет приоритет.When writing information to block 5, the memory and reading information from it, the recording mode takes precedence.
Пусть в блок 5 пам ти записана информаци . При считывании этой информации кадровые гас щие импульсы (Knj) с выхода блока 1 синхронизации поступают на вход управлени записью счетчика 9 текущего адреса по кадру и записывают в него двоичный код на™ чала сканировани по кадру с выхода регистра 8.Let information be recorded in memory block 5. When this information is read, the frame damping pulses (Knj) from the output of synchronization unit 1 are input to the write control input of the counter 9 of the current address on the frame and the binary code is written to it at the beginning of scanning on the frame from the register 8 output.
Строчные гас щие импульсы (СГИ) с выхода блока 1 поступают на счетный вход счетчика 9 и во врем пр мого хода луча ЭЖ на выходе счетчика 9 формируетс двоичный код, одно- значно определ ющий положение элемента разложени по вертикали.Lower quenching pulses (SGI) from the output of block 1 are fed to the counting input of counter 9, and during the forward path of the EJ beam, a binary code is generated at the output of counter 9 that uniquely identifies the position of the vertical decomposition element.
СГИ также поступают на вход управлени записью счетчика 3 текущего адреса по строке и записывают i него двоичный код начала сканировани по строке с выхода регистра 2.The GIS also enters the control input of the record of the counter 3 of the current address per line and records the binary code of the start of scanning per line from the output of register 2.
Тактовые импульсы с выхода блока .1 поступают на счетный вход счетчика 3 и во врем пр мого хода луча ЭЛТ по строке на выходе счетчика 3 формируетс двоичный код, однозначно определ ющий положение элемента разложени по горизонтали.The clock pulses from the output of the block .1 arrive at the counting input of counter 3, and during the forward path of the CRT beam, a binary code is formed at the output of counter 3 that uniquely identifies the position of the horizontal expansion element.
1 2 .12 .
Со счетчика 3 двоичный код поступает через коммутатор А на младшие разр ды блока 5 пам ти, а со счетчика 9 через коммутатор 10 - на старшие разр ды блока 5.From counter 3, the binary code goes through switch A to the lower bits of memory block 5, and from counter 9 via switch 10 to the high bits of block 5.
Данные с выхода блока 5, определ емые адресом, поступающим с коммутатора 4 адреса по строке и коммутатора 10 адреса по кадру, поступают на формирователь с видеосигнала, на синхровход которого поступают синхроимпульсы с выхода блока 1, а на выходе формируетс стандартньм телевизионный сигнал, который подаетс на видеовход телевизионного приемника 7.The data from the output of block 5, defined by the address coming from the switch 4 of the address and the switch 10 of the address, are transmitted to the shaper from the video signal, the sync input of which receives the sync pulses from the output of block 1, and the output produces a standard television signal that is supplied to the video input of the television receiver 7.
Предположим, что блок 5 пам ти имеет емкость m х п, где m - количество элементов разложени в строке, п - количество строк пам ти, а информационна емкость телевизионного экрана составл ет k х 1, где к - колчество элементов разложени в строке на экране , 1 - количество сурок на экране. Причем k -;m, 1 п, т.е. информационна емкость экрана меньше емкости пам ти.Suppose that memory block 5 has a capacity m x n, where m is the number of decomposition elements in a line, n is the number of memory lines, and the information capacity of the television screen is k x 1, where k is the number of decomposition elements in the line on the screen , 1 - the number of woodchuck on the screen. Moreover, k -; m, 1 n, i.e. screen information capacity is less than memory capacity.
Обозначим двоичный код начала сканировани по строке через а, а двоичный код начала сканировани по кадру через Ь. Зона пам ти, отображаема на телевизионном экране, выражаетс формулойLet us denote the binary code of the start of scanning on the line by a, and the binary code of the beginning of scanning on the frame by b. The memory area displayed on the television screen is expressed by the formula
(a+k)(b+l)-b k х 1.(a + k) (b + l) -b k x 1.
Двоичные.коды начала сканировани по строке и кадру, определ ющие выводимую на экран телевизионного приемника область изображени , записанного в блок 5 пам ти, можно изменить программно или с пульта ЭВМ через блок 13 сопр жени .The binary start and scan codes for the line and frame defining the image area displayed on the television receiver screen recorded in the memory block 5 can be changed programmatically or from the computer remote control via the interface block 13.
При записи информации в блок 5 двоичный код, определ ющий адрес номера элемента по строке, с выхода счетчика 11 поступает на вход коммутатора 4, с выхода которого поступает на младшие адресные разр ды блока 5.When writing information to block 5, the binary code defining the address of the element number per line from the output of counter 11 is fed to the input of switch 4, from the output of which goes to the lower address bits of block 5.
Двоичный код, определ ющий адрес номера строки, с выхода счетчика 12 поступает на коммутатор 10, с выхода которого поступает на старшие адресные разр ды блока 5,The binary code defining the address of the line number from the output of the counter 12 goes to the switch 10, from the output of which goes to the higher address bits of block 5,
Данные, предназначенные дл записи , и сигнал записи поступают с ЭВМ через блок 13.The data to be recorded and the recording signal are received from the computer through block 13.
31353135
Запись в блок 5 производитс в двух режимах: запись данных по произвольному адресу и запись массива данных,The recording in block 5 is performed in two modes: recording data at an arbitrary address and recording a data array,
В первом режиме дл записи данных в блок 5 требуютс два цикла обращени ЭВМ к устройству,In the first mode, two cycles of accessing the computer to the device are required for recording data in block 5,
В первом цикле в счетчики 11 и 12 сигналом с выхода блока 13 запи- сываетс код адреса записи, поступающий с ЭВМ через блок 13 на информационные входы этих счетчиков.In the first cycle, counters 11 and 12, with a signal from the output of block 13, write the address code of the record coming from the computer through block 13 to the information inputs of these counters.
Во втором цикле код данных из ЭВМ через блок 13 записываетс в блок 5 сигналом, поступающим с третьего выхода блока 13 по адресу, поступающему из счетчиков 11 и 12 чере коммутаторы 4 и 10 на адресные входы блока 5,In the second cycle, the data code from the computer through block 13 is recorded in block 5 by a signal coming from the third output of block 13 at the address coming from counters 11 and 12 over switches 4 and 10 to the address inputs of block 5,
Код адреса записи, формируемый счетчиком, увеличиваетс на единицу после каждого цикла обращени ЭВМ к блоку 5 пам ти.The address code of the entry generated by the counter is incremented by one after each computer access cycle to memory block 5.
Таким образом, дл записи после- довательного массива данных нет необходимости дополнительно обращатьс к счетчикам 11 и 12 адресов записи,Thus, to record a sequential array of data, there is no need to additionally refer to the counters 11 and 12 of the write addresses,
В предлагаемом устройстве счетчики с параллельной записью двоичного кода позвол ют реализовать конвейерную организацию пам ти, обеспечивающую быстродействие при считывании данных, соответствующее скорости вывода, и при динамическом строби- ровании адреса подготовить адрес заранее (фиг,2, где 14 - номер элемен- та разложени , вьшодимого в данный момент времени на экран телевизионного приемника, 15 - временна диа- грамма сигнала, стробирующего передним фронтом младшие адреса данных в блоке пам ти, 16 - временна диа- грамма сигнала, стробирующего спадом старшие разр ды в блоке пам ти). In the proposed device, counters with parallel writing of a binary code allow to realize a pipelined memory organization, which provides speed when reading data corresponding to the output speed, and when dynamically strobing an address, prepare the address in advance (Fig. 2, where 14 is the decomposition element number at a given moment of time on the television receiver screen, 15 is the time diagram of the signal strobe the leading edge of the data addresses in the memory block, 16 is the time diagram of the signal strobe declining high order bits in the memory block).
Таким образом, задержка счетчика 3 текущего адреса по строке уменьшаетс до задержки одной микросхемы блока пам ти и, следовательно, сокращаетс врем вывода информации на эк ран телевизионного приемника.Thus, the delay of the counter 3 of the current address per line is reduced to the delay of one chip of the memory unit and, therefore, the time for displaying information on the television receiver is reduced.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853966012A SU1354241A1 (en) | 1985-09-17 | 1985-09-17 | Device for displaying information on television set screen |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853966012A SU1354241A1 (en) | 1985-09-17 | 1985-09-17 | Device for displaying information on television set screen |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1354241A1 true SU1354241A1 (en) | 1987-11-23 |
Family
ID=21201628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853966012A SU1354241A1 (en) | 1985-09-17 | 1985-09-17 | Device for displaying information on television set screen |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1354241A1 (en) |
-
1985
- 1985-09-17 SU SU853966012A patent/SU1354241A1/en active
Non-Patent Citations (1)
Title |
---|
Современные методы и устройства отображени информации / Под ред. М.И.Кривошеева и А.Я.Брейтбарда, М.: Радио, 1981. Авторское свидетельство СССР № 1043771, кл. G 09 G 1/16, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4644502A (en) | Semiconductor memory device typically used as a video ram | |
KR940008488A (en) | Memory with parallel structure | |
SU1354241A1 (en) | Device for displaying information on television set screen | |
US4648032A (en) | Dual purpose screen/memory refresh counter | |
US4908614A (en) | Image data output apparatus | |
US5216756A (en) | Luminance interspersion type waveform display apparatus | |
US5005073A (en) | Demultiplexer for providing a color television signal having an increased image frequency | |
SU1401447A1 (en) | Arrangement for displaying information on television indicator screen | |
SU1335973A1 (en) | Information input device | |
GB1311203A (en) | Memory device | |
SU951379A1 (en) | Data display device | |
SU1488873A1 (en) | Device for displaying information on the screen of tv indicator | |
SU1469518A1 (en) | Device for representing an image on screen of tv receiver | |
SU1116458A1 (en) | Storage | |
SU1689983A1 (en) | Crt display unit | |
SU1251062A1 (en) | Device for displaying information | |
SU1462406A1 (en) | Device for output of graphic information | |
SU1709385A1 (en) | Video signal generator | |
SU1658204A1 (en) | Device for data display on tv screen | |
SU1478207A1 (en) | Device for reproducing coordinate system on crt screen | |
SU1589308A1 (en) | Device for presentation of information on television indicator screen | |
SU1566372A1 (en) | Screen memory device | |
SU1444878A1 (en) | Device for output of information onto television indicator screen | |
SU1501135A1 (en) | Device for displaying information | |
SU849254A1 (en) | Information registering device |