SU1339657A1 - Универсальный сдвиговый регистр - Google Patents
Универсальный сдвиговый регистр Download PDFInfo
- Publication number
- SU1339657A1 SU1339657A1 SU864015307A SU4015307A SU1339657A1 SU 1339657 A1 SU1339657 A1 SU 1339657A1 SU 864015307 A SU864015307 A SU 864015307A SU 4015307 A SU4015307 A SU 4015307A SU 1339657 A1 SU1339657 A1 SU 1339657A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulse
- inputs
- cell
- output
- Prior art date
Links
- 238000000034 method Methods 0.000 claims abstract description 5
- 230000003111 delayed effect Effects 0.000 claims description 6
- 230000035772 mutation Effects 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 claims description 2
- 235000016936 Dendrocalamus strictus Nutrition 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в вычислительной технике и автоматике . Цель изобретени - повышение надежности регистра. Дл этого в чейку пам ти 1-5 каждого-разр да регистра введен элемент ИЛИ с соответствующими св з ми. В режиме сдвига информации элементы Ш1И вырабатывают импульсы, запрещающие переключение чеек пам ти 1-5 по счетному входу 24-27. В результате устран етс необходимость подачи на эти входы внешних сигналов запрещени переклю иг .1
Description
1
Изобретение относитс к импульсной технике и может быть использовано в вычислительной технике и в автоматике .
Цель изобретени - повышение надежности регистра.
На фиг. представлен универсальный сдвиговый регистр с входами сдвига , последовательного и параллельного Q сигналы О и 1), затем на вход 15
занесени цифрового кода и занесени количества импульсов; на фиг, 2 - чейка пам ти регистра; на фиг. 3 - временна диаграмма формировани сигнала на импульсном выходе QC чейки пам ти.
Предлагаемый сдвиговый регистр содержит чейки 1-5 пам ти, в каж,дой из которых имеетс R - вход сброса; Т - счетный вход с динамическим запуском; В - вход запрещени переключени по счетному входу Т; D1 и D2 - первый и второй информационные входы С1 и С2 - первый и второй тактовые динамические входы; вход 6 сброса, вход 7 сдвига, информационный вход 8 при последовательном занесении информации , информационный вход 9 параллельного кода, входы 10-14 разр дов информационного входа 9, вход 15 занесени параллельного кода, счетный вход 16 регистра, вход 17 запрещени счета регистра, параллельнгзш выход 18 регистра, отдельные выходы 19-23 разр дов параллельного выхода: 18, импульсные выходы 24-27 триггеров 1-4.
Исходное состо ние устройства - все чейки пам ти наход тс в состо нии О, на выходах 18-23 имеютс сигналы О.
Информаци5 в сдвиговый регистр может быть занесена трем различными способами: по входу 8 - последовательный информационный код, по входу 9 - параллельный цифровой код и по входу 16 - количество импульсов (так же как заноситс информаци в двоичный счетчик).
Занесение последовательного цифрового кода по входу 8 производитс , начина со старшего разр да. Сигнал О или 1, соответствующий старшему разр ду цифрового кода, подаетс на вход 8, затем на вход сдвига 7 подаетс импульс сдвига, который заносит упом нутый сигналв чейку I. После этого на вход 8 подаетс сигнал следующего разр да, а второй импульс сдвига на входр 7 осуществл ет
3396572
одновременную перезапись сиг налов из чейки 1 в чейку 2 и со входа 8 в триггер 1. Аналогичным образом занос тс остальные разр ды последовательного цифрового кода.
При занесении информации по входу 9 на него подаетс цифровой код (на входы 10-14 подаютс соответствующие
подаетс импульс, занос щий цифровой код со входа 9 в чейки 1-5.
При занесении информации по входу
16 сдвиговый регистр работает как
двоичный счетчик. Первый импульс, поданный на вход 16, переключает чейку 1 в состо ние 1. Второй поданный на вход 16 импульс .переключает чейку 1 в состо ние О, на инверсном выходе чейки 1 формируетс фронт импульса, который переключает чейку 2 в сос Го ние 1. Следующие, подаваемые на вход 16 импульсы, аналогичным образом переключают разр дь сдвигового регистра.
Сдвиг вправо занесенной в регистр информации производитс подачей импульсов на вход 7 сдвига. При этом
происходит одновременный перенос информации из каждого i-ro разр да в i+i-й разр д.
При сдвиге информации в сдвиговом регистре чейки пам ти переключаютс , при этом на счетные входы Т триггеров могут поступать фронты импульсов. Триггеры при этом не переключаютс , так как одновременно с таким фронтом на вход В этого триггера с импульсного выхода чейки предыдущего разр да (например, с выхода 25 чейки 2) на вход запрещени В данной чейки ( чейки 3) поступает импульс, запрещаюощй переключение чейки по счетному входу . Именно поэтому переклЕочени чеек 1 -5 при сдвиге или при пара;глель- ном занесении информации не оказывают воздействи на счетные входы Т триггеров .
Рассмотренный сдвиговый регистр вл етс универсальным, так как он имеет три режима занесени информации: последовательное занесение цифрового кода по входу 8; параллельное занесение цифрового кода по входу 9; занесение количества импульсов по входу 16.
Сброс регистра осуществл етс по входу 6, причем во врем действи
10
3- 1339657
импульса сброса не имеет значени , какие сигналы имеютс на динамических входах С и Т чеек пам ти.
На фиг. 2 представлена структурна схема одной чейки пам ти в схеме сдвигающего регистра, котора содержит КС-триггер 28 с расширением по входам R и S, импульсные ключи 29- 31 с прекращением коммутации импульса при изменении сигнала управлени во врем коммутации, имеющие вход V управлени , парафазный V,V или не парафазный V, вход С коммутации импульсов , подача импульса на этот вход при приводит к его коммутации на первый выход (расположен вверху ) , а при V - на второй выход (расположен внизу), вход В запреще- ни коммутации, при подаче сигнала 1 на который коммутаци запрещаетс и прекращаетс , элементы ИЛИ 32- 35; элементы И 36 и 37, элементы ИПИ-НЕ 38 и 39, соответственно входы
15
20
мутаци первого импульса прекращаетс . Второй поданный на вход Т импульс коммутируетс на второй выход (расположен внизу) ключа 29, поступает на вход R триггера 28 и переключает его в состо ние О, при этом измен ютс сигналы на входах V,V ключа 29, в результате чего коммутаци второго импульса через ключ 29 прекращаетс . Таким образом, на выходах ключа 29 импульсы действуют только в течение времени переключени триггера 28 и переходного процесса в ключе 29.
Подача сигнала 1 на вход В 43 . приводит к запрещению коммутации импульсов через ключ 29, при этом подача импульсов на счетйый вход Т не оказьшает вли ни на триггер 28, счетньй вход Т фактически отключа- °.тс .
Работа чейки как. D-триггера. Ес40-41 установки S и сброса R тригге- 25 ли на входе D1 44 имеетс сигнал 1,
ра, динамический счетный вход Т 42, вход43 запрещени В переключени чейки по счетному входу Т; первый информационный вход D1 44; первый динамический тактируемый вход С1 45, второй информационный вход D2 46, второй динамический тактируемый вход С2 47, пр мой 48 и инверсный 49 выходы чейки, дополнительный выход 50 чейки.
Ячейка пам ти вл етс одновременно триггером со счетным входом Т и D-триггером с двум парами D и С (входы D, С1 и D2, С2), причем входы Т, С и С2 вл ютс динамическими.
Исходное состо ние чейки. Триггер 28 находитс в состо нии О, на выходах 48 и 50 имеютс сигналы О, на выходе 49 - сигнал 1, На входах 40, 41 и 43 имеютс сигналы О, на других входах могут быть любые сигналы.
Рассмотрим работу чейки при Подаче импульсов на счетный вход 42 Т. Первый поданный на вход Т импульс коммутируетс на первый выход (расположен вверху) ключа 29, поступает на вход S триггера 28 и переключает его в состо ние 1. На выходах 48 и
49 чейки и, следовательно, на входах 55 импульса 52 на врем - . Затем форми- V,V ключа 29 происходит изменение руетс фронт импульса 55 на инверсном сигнала управлени со значений соответственно О и 1 на значени сои 1 на значени ответственно 1 и О, при этом комвыходе триггера 28, задержанный на врем t относительно фронта импульса 54. Сначала на вход В триггера следую
мутаци первого импульса прекращаетс . Второй поданный на вход Т импульс коммутируетс на второй выход (расположен внизу) ключа 29, поступает на вход R триггера 28 и переключает его в состо ние О, при этом измен ютс сигналы на входах V,V ключа 29, в результате чего коммутаци второго импульса через ключ 29 прекращаетс . Таким образом, на выходах ключа 29 импульсы действуют только в течение времени переключени триггера 28 и переходного процесса в ключе 29.
Подача сигнала 1 на вход В 43 . приводит к запрещению коммутации импульсов через ключ 29, при этом подача импульсов на счетйый вход Т не оказьшает вли ни на триггер 28, счетньй вход Т фактически отключа- °.тс .
Работа чейки как. D-триггера. Есто поданный на вход С 1 45 импульс коммутируетс на второй выход ключа 30 (расположен внизу), поступает на вход S триггера 28 и переключает его
0 в состо ние 1, при этом коммутаци импульса через ключ 30 прекращаетс . Если на входе D1 44 имеетс сигнал О, то поданный на вход С1 45 импульс коммутируетс на первый вЬгход
J- ключа 30, поступает на вход R триггера 28 и переключает его в состо ние О. При этом на иьшульсном выходе QC 50 формируетс импульс 51, который подаетс на вход С1 15 триггера
0 и поступает на входе С1 всех чеек. Фронт этого импульса задерживаетс ключом 36 на врем 2Т, где - врем задержки одного логического элемента. Таким образом, фронт импульса 52 заg держан на врем 2 относительно фронта импульса 51. Импульс 52 поступает на вход R триггера 28 и переключает его в состо ние О. Одновременно этот импульс поступает на элемент ИЛИ 35 и на импульсньй выход QC 50. Сначала формируетс срез импульса 53 на пр мом выходе триггера 28 и фронт импульса 54 на импульсном выходе QC 50, задержанные относительно фронта
0
импульса 52 на врем - . Затем форми- руетс фронт импульса 55 на инверсном
выходе триггера 28, задержанный на врем t относительно фронта импульса 54. Сначала на вход В триггера следую513396576
Claims (1)
- вдего разр да с импульсного выхода импульсного ключа вл етс счетным чейки данного разр да поступает им- входом чейки пам ти, а второй управ- пульс 54, а затем с задержкой ь на л ющий вход соединен с инверсным высчетньм выход Т триггера следующего ходом RS-триггера и вл етс инверсb - . разр да с инверсного выхода данного нын-выходом чейки пам ти, первый выразр да поступает импульс 56. ход первого импульсного ключа и втоЯчейка следующего разр да не может рые выходы второг о и третьего им- переключитьс по импульсу 55, так как пульсных ключей соединены с первыми, на его вход В поступает импульс 54. ю вторыми и третьим S-входами соответНа фиг. 3 показан также процесс ственно RS-триггера, а второй формировани среза импульсов 52 и 54, первого импульсного ключа и первые Импульс 53 поступает на элемент И1Н- выходы второго и третьего импульсных НЕ 38 или 39, на выходе которого фор- ключей соединены с первым, вторым и мируетс импульс 56, задержанный на 15 третьим R-входами соответственно врем S относительно импульса 53, Им- П,3-триггера, второй вход первого эле- пульс 56 проходит через элемент ИЛИ мента ИЛИ и третьи входы второго и 33 1-1ПИ 34 и поступает на выход В клю- третьего элементов ИЛИ соединены ча 30 или 31 - импульс 57. С задерж- с четвертым К-входом RS-триггера и кой относительно фронта импульса 57 20 вл ютс входом сброса чейки пам ти, начинаетс прекращение коммутации первые тактовые входы чеек пам ти импульса через ключи 30 или 31 - срез кгикдого разр да объединены и вл ютс импульса 52, а еще через врем Z входом записи параллельного кода реформируетс срез импульса 54.гистра, вторые тактовые входы объеди- Формула изобретени 25 нены и вл ютс входом сдвига регист- Ун1-гверсальньй сдв11говый регистр, ра, входы сброса чеек пам ти объеди- содержащий в кгикдом разр де чейку йены и вл ютс входом сброса регист- пам ти, состо щую из RC-триггера, ра, первые информационные входы всех трех импульсных ключей, трех элемен- чеек пам ти вл ютс информационным тов ИЛИ, двух элементов ИЛИ-НЕ, двух 30 входом параллельного кода регистра, элементов И, первые входы которых второй информационный вход чейки соединены с первым рходом первого им- пам ти первого разр да вл етс ин- пульсного ключа, пр мым выходом RC- формационным входом регистра, а вто- триггера И вл ютс пр мым выходом рые информационные входы чеек пам ти чейки пам ти, вторые входы первых 35 последующих разр дов соединены с пр - элементов И и ИШ-1-НЕ соединены с г-1ыми выходами чеек пам ти предыдущих входом управлени второго импульсного разр дов, которые вл ютс парал- ключа и вл ютс первым информацион- лельным выходом регистра, счетный ным входом чейки пам ти, вторые . вход чейки пам ти первого разр да входы вторых элементов И и ИЛИ-НЕ 40 вл етс счетным входом регистра, а соединены с входом управлени третье- счетные входы чеек пам ти последую- го импульсного ключа и вл ютс ВТО- щих разр дов соединены с инверсны-ми рым информационным входом чейки па- выходами чеек пам ти предыдущих раз- м ти, тактовые входы второго и тре- р дов, отличающийс тем, тьего импульсных ключей вл ютс пер-- 45 что, с,целью повьшени надежности ре- вым и вторым тактовыми входами чейки гистра, в чейку пам ти каждого раз- пам ти соответственно, выходы первых р да дополнитешьно введен четвертый элементов И и ЙГШ-НЕ соединены соот- элемент ИЛИ, входы которого соединены ветственно с первым и вторьм входа и с первыми выходами второго и третьего второго элемента ИЛИ, а выходы вторых gg импульсных ключей, а выход вл етс элементов И и ИПИ-НЕ соединены соот- импульсным выходом чейки пам ти, им- ветственно с первым и вторым входами пульсный выход чейки пам ти каждого третьего элемента ИЛИ, выходы элемен- разр да, кроме последнего, соединен тов ИЛИ соединены с соответствуюш51ми с входом запрещени переключени по входами запрещени ког мутации им- 55 счетному входу чейки пам ти после- пульсных ключей, первый вход первого дующего разр да, а вход запрещени элемента РШИ вл етс входом запреще- переключени по счетному входу чейки НИН переключени по счетному входу пам ти первого разр да вл етс вхо- чейки пам ти, тактовьй вход первого дом запрещени счета регистра.50Составитель С. Королев Редактор Н. Лазаренко Техред М.Дидык / КорректорЗакаГ4232/44 Тираж 589 Подписное ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864015307A SU1339657A1 (ru) | 1986-01-31 | 1986-01-31 | Универсальный сдвиговый регистр |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864015307A SU1339657A1 (ru) | 1986-01-31 | 1986-01-31 | Универсальный сдвиговый регистр |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1339657A1 true SU1339657A1 (ru) | 1987-09-23 |
Family
ID=21219052
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864015307A SU1339657A1 (ru) | 1986-01-31 | 1986-01-31 | Универсальный сдвиговый регистр |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1339657A1 (ru) |
-
1986
- 1986-01-31 SU SU864015307A patent/SU1339657A1/ru active
Non-Patent Citations (1)
Title |
---|
) Справочник по интегральным микросхемам./Под ред. Б.В, Тарабрина, - М.: Энерги , 1980, с. 48. Авторское свидетельство СССР № 1295449, кл. G 11 С 19/00, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5394031A (en) | Apparatus and method to improve programming speed of field programmable gate arrays | |
US3818452A (en) | Electrically programmable logic circuits | |
AU6392686A (en) | Digital intergrated circuit | |
US5202908A (en) | Shift register | |
SU1339657A1 (ru) | Универсальный сдвиговый регистр | |
US4400615A (en) | Programmable counter circuit | |
US4337526A (en) | Monolithically integrable semiconductor memory | |
US6108394A (en) | Single cell per bit shift register | |
KR0166843B1 (ko) | 저소비 전력의 디램 비트라인 선택회로 | |
US5230014A (en) | Self-counting shift register | |
SU873417A1 (ru) | Делитель частоты следовани импульсов | |
SU661815A1 (ru) | Делитель частоты | |
SU1210220A2 (ru) | Счетчик с последовательным переносом | |
SU364964A1 (ru) | Всесоюзная пат?111110-1шяп?! | |
SU557497A1 (ru) | Декодирующее устройство циклического кода | |
SU1007189A1 (ru) | Устройство дл временного разделени импульсных сигналов | |
SU476687A1 (ru) | Реверсивный счетчик | |
SU1160563A1 (ru) | Устройство для счета импульсов | |
SU1295526A1 (ru) | Преобразователь импульсно-временных кодов | |
GB1454190A (en) | Logical arrays | |
SU1314450A1 (ru) | Счетчик | |
SU705522A1 (ru) | Регистр сдвига | |
SU892666A1 (ru) | Триггер | |
SU1339876A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1525636A1 (ru) | Логический пробник |