[go: up one dir, main page]

SU1339503A1 - Устройство дл диагностики систем автоматического управлени - Google Patents

Устройство дл диагностики систем автоматического управлени Download PDF

Info

Publication number
SU1339503A1
SU1339503A1 SU864020038A SU4020038A SU1339503A1 SU 1339503 A1 SU1339503 A1 SU 1339503A1 SU 864020038 A SU864020038 A SU 864020038A SU 4020038 A SU4020038 A SU 4020038A SU 1339503 A1 SU1339503 A1 SU 1339503A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
outputs
elements
output
Prior art date
Application number
SU864020038A
Other languages
English (en)
Inventor
Александр Леонидович Лынов
Original Assignee
Предприятие П/Я А-3132
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3132 filed Critical Предприятие П/Я А-3132
Priority to SU864020038A priority Critical patent/SU1339503A1/ru
Application granted granted Critical
Publication of SU1339503A1 publication Critical patent/SU1339503A1/ru

Links

Landscapes

  • Testing And Monitoring For Control Systems (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  и диагностики систем автоматической обработки информации и управлени . Цель изобретени  - повьшение достоверности результатов диагностировани . Устройство содержит преобразователь кода, блок индикации, формирователь тестов, реле времени, ключ, управл емый дешифратор, первый и второй формирователи импульсов, первый, второй и третий элементы ИЛИ, группы элементов пам ти и элементов И, элемент И, двоичный счетчик и демультиплексор. Блок индикации содержит группу 2 индикаторов, индикаторы контрол  24, исправности 26 и отказа 25, первьш 19, второй 20 и третий 21 элементы И, первой 22 и второй 23 элементы НЕ, первый 28 и второй 13 элементы пам ти. Управл емый дешифратор состоит из блока 8 задани  эталонных значений и схемы 9 совпадени . Устройство позвол ет записывать комбинации как исправности, так и отказов, обеспечивает невозможность пропуска цикла контрол  при ложном срабатывании дешифратора и снижает веро тность записи ложной информации по результатам диагностировани . 2 з..п. ф-лы, 1 ил. (Л со со со ел о со

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  систем обработки информации.
Цель изобретени  - повышение достоверности результатов диагностировани .
На чертеже представлена функциональна  схема устройства.
Устройство содержит преобразователь 1 кода, группу индикаторов 2, блок 3 индикации, формирователь 4 тестов, реле 5 времени, ключ 6, управл ющий дешифратор 7, состо щий из блока 8 задани  эталонных значений и схемы 9 совпадени , и имеющий информационные входы 10, управл ющий вход 11 и выходы 12, второй элемент 13 пам ти, перв ый формирователь 14 импульса, первый 15 и второй 16 элементы ИЛИ, группы элементов 17 пам ти и элементов И 18 (количество которых равно числу контролируемых разр дов, умноженных на общее число тестовых комбинаций). Первый 19, второй 20 и третий 21 элементы И, первый 22 и второй 23 элементы НЕ, индикатор 24 контрол , индикатор 25 отказа, индикатор 26 исправности, распределитель 27, первый элемент 28 пам ти, элемент И 29, второй формирователь 30 импульса, двоичный счетчик 31, демультиплексор 32, -третий элемент ИЛИ 33, Кроме того, на чертеже показана контролируема  система 34 и вход 35 устройства.
Устройство работает следующим образом .
При поступлении импульсного сигнала положительной пол рности на вход 35 через замкнутый ключ 6, элемент 28 пам ти и элемент И 20 включаетс  индикатор 24 контрол , сигнал зируюид1Й о том, что контроль системы началс . Этим же сигналом (отрицательным перепадом) через элемент ШШ 15 запускаетс  распределитель 27 который выдает сигнал на формиро-. ватель 4 тестов. Последний выдает первую тестовую комбинацию дл  контрол  системы 34, Сигналом с распределител  27 через элемент liHM 16 и формирователь 14 импульса запускаетс  реле 5 времени и подготавливаетс  управл ющий дешифратор к анализу комбинации, поступающей на входы 10 из системы 34 через преобразователь 1
5
5
0
5
0
5
0
5
кода. Этим же импульсом, поступающим на счетный вход двоичного счетчика 31, на выходах счетчика 31 устанавливаетс  адрес, соответствующий первому циклу проверки. В случае исправной работы системы 34 комбинации 1ХОДНЫХ сигналов совпадает с эталонной , задаваемой блоком 8 задани  эталонных значений. При этом на выходах 12 схемы совпадени  устанавливаютс  состо ни  логического нул . Реле 5 времени задает задержку, котора  больще времени установлени  на выходах 10 ответной комбинации после задани  тестового воздействи . Задержка, задаваема  реле 5, превышает максимальное значение времени установлени  ответной реакции на выходах объекта диагностики дл  любого из задаваемых тестов (в случае если вследствие неисправности объекта диагностики задержка отработки теста все же больше времени срабатывани  реле 5, то информаци  на выходе объекта не совпадает с эталонной и в элементы пам ти запишетс  сообщение об отказе, что несколько снижает качество диагностики). После установлени  ответной комбинации срабатывает 5 времени и положительным перепадом импульса запускает второй формирователь 30 импульса. Положительным перепадом импульса этого формировател , поступающим через информационный вход демульти- плексора на управл ющие входы элементов 17 пам ти первого цикла контрол , кодова  комбинаци , установленна  на выходах 12 управл ющего дешифратора , записываетс  в эти элементы пам ти.
В случае неисправности системы 34 информаци , поступающа  через преобразователь 1 кода на информационные входы управл ющего дешифратора 7, не соответствует эталонной, и на тех выходах 12 управл ющего дешифратора 7, по которым произошло несовпадение , по вл етс  состо ние логической единицы. Получаемый таким образом набор нулей и единиц записываетс  импульсом второго формировател  30 в элементы 17 пам ти (в случае исправности системы 34 в элементы 17 пам ти записываютс  только нули).
Одновременно в случае неисправности системы 34 на выходе третьего
элемента ИЛИ 33 устанавливаетс  состо ние логической единицы, которое импульсом второго формировател  30 через элементы И 29 и 21 записываетс  в элемент 13 пам ти и приводит к включению индикатора 25 отказа. Отрицательным перепадом этого же импульса через первый элемент ИЛИ 15 распределитель 27 и формирователь 4 тестов задаетс  следующа  тестова  комбинаци , соответствующа  второму циклу проверки.
Работа устройства во втором и последующих циклах аналогична первому циклу. При этом блок задани  эталонных значений формирует новую эталонную комбинацию, соответствующую следующему циклу проверки, двоичный счетчик задает следующий адрес дл  демультиплексора ;, который подключает выход второго формировател  импульса к управл ющим входам элементов 17 пам ти, соответствующим данному циклу проверки. После окончани  всех циклов проверки сигналом с последнего выхода распределител  2
через элементы И 18 включаютс  индикаторы 2 тех разр дов, по которьм
;произощел отказ. При этом выключаетс  индикатор 24 контрол . Индикатор 25 отказа включаетс  при по влении первой неисправности, В случае исправности работы системы 34 после окончани  циклов контрол  включаетс  индикатор 26 исправности, при этом
все индикаторы 2 выключены.

Claims (3)

1. Устройство дл  диагностики систем,автоматического управлени , содержащее ключ, первый и второй элементы ИЛИ, распределитель, первый формирователь импульса, формирователь тестов, реле времени, блок индикации, преобразователь кодов, управл ющий дешифратор, группу элементов пам ти и группу первых эле- . ментов И, выходы которых св заны с группой первых входов блока индикации , первый вход каждого из первых элементов И соединены с выходом одного из элементов пам ти, а вторые входы первых элементов И подключены к первому выходу распределител , св занному также с вторым входом блока индикации, третий вход которог соединен с выходом ключа, подключен0
5
0
5
0
5
0
5
0
5
ным к первому входу первого элемента И, информационный и управл ющий входы ключа  вл ютс  входами устройства, выход первого элемента ИЛИ св зан с входом распределител , группа вторых выходов которого соединена с входами формировател  тестов и второго элемента ИЛИ, выход первого формировател  импульса св зан с входом реле времени, выходы формировател  тестов  вл ютс  выходами устройства дл  подключени  объекта диагно- . стики, выход второго элемента ИЛИ св зан с входом первого формировател  импульса и с управл ющим входом дешифратора, информацгюнные входы которого соединены с выходами преобразовател  кода, а выходы - с информационными входами элементов пам ти, входы преобразовател  кодов  вл ютс  входами устройства дл  св зи с объектом диагностики, отличающее с  тем, что, с целью повышени  достоверности результатов диагностировани , в него включены второй формирователь импульса , второй элемент И, третий эле- (Мент ИЛИ, двоичный счетчик и демуль- типлексор, выходы которого св заны с адресными входами элементов пам ти, управл ющие входы - с выходами двоичного счетчика, а информационный вход так же, как и первый вход второго элемента И и второй вход первого элемента ИЛИ, соединен с выходом второго формировател  импульса, подключенного входом к выходу реле времени, входы третьего элемента 11ЛИ св заны с выходами управл ющего дешифратора, а выход соединен с вторым входом второго элемента И, подключенного выходом к четвертому входу блока индикации , выход второго элемента ИЛИ св зан со счетным входом двоичного счетчика, вход сброса которого соединен с выходом ключа.
2. Устройство по п. 1, отличающеес  тем, что блок индикации содержит группу индикаторов, индикаторы исправности, контрол  и отказа, первый, второй и третий элементы И, первый и второй элементы пам ти, первый и второй элементы НЕ, выходы которых подключены соответственно к первым входам первого и второго элементов И, вторые входы которых и первый вход третьего элемента И соединены с выходом первого
513395036
элемента пам ти, вход которого  в-
3. Устройство по п. 1, о т л и л етс  третьим входом блока, второйчающее с   тем, что управл ювход третьего элемента И  вл етс щий де1Ш1фратор содержит блок задани 
четвертым входом блока, а вход вто-эталонных значений и схему совпадерого элемента НЕ и третий вход пер-ни , группа первых входов которой
вого элемента И объединены и  вл ютс соединена с выходами блока задани 
вторым входом блока, выход второгоэталоиньк значений, вход которого
элемента пам ти подключен,к входам вл етс  управл ющим входом де - индикатора отказа и первого элемен- Q шифратора, группа вторых входов
та НЕ, входы индикаторов исправностисхемы совпадени   вл етс  инфори контрол  соединены соответственномационными входами дешифратора, а
с выходами первого и второго элемен-выходы схемы совпадени  служат
тов И, входы группы, индикации  вл -в качестве выходов дешифрато ютс  группой первых входов блока,ра.
SU864020038A 1986-02-06 1986-02-06 Устройство дл диагностики систем автоматического управлени SU1339503A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864020038A SU1339503A1 (ru) 1986-02-06 1986-02-06 Устройство дл диагностики систем автоматического управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864020038A SU1339503A1 (ru) 1986-02-06 1986-02-06 Устройство дл диагностики систем автоматического управлени

Publications (1)

Publication Number Publication Date
SU1339503A1 true SU1339503A1 (ru) 1987-09-23

Family

ID=21220799

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864020038A SU1339503A1 (ru) 1986-02-06 1986-02-06 Устройство дл диагностики систем автоматического управлени

Country Status (1)

Country Link
SU (1) SU1339503A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2650502C2 (ru) * 2016-04-25 2018-04-16 Николай Андреевич Гаврилов Тест-реле с механической активацией аксессуаром измерительного прибора

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 771620, кл. G 05 В 23/02, 1978. Авторское свидетельство СССР № 840817, кл. G 05 В 23/02, 1979. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2650502C2 (ru) * 2016-04-25 2018-04-16 Николай Андреевич Гаврилов Тест-реле с механической активацией аксессуаром измерительного прибора

Similar Documents

Publication Publication Date Title
SU1339503A1 (ru) Устройство дл диагностики систем автоматического управлени
SU840817A1 (ru) Устройство дл диагностики системАВТОМАТичЕСКОгО упРАВлЕНи
SU1474681A2 (ru) Устройство дл диагностики неисправностей технических объектов
SU1141414A1 (ru) Устройство дл контрол цифровых узлов
SU1111168A1 (ru) Устройство дл формировани и регистрации сигналов неисправности
SU807303A1 (ru) Устройство дл контрол цифровыхузлОВ
SU1515175A2 (ru) Устройство дл диагностики неисправностей технических объектов
SU1151968A1 (ru) Устройство дл фиксации сбоев
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
SU1399706A1 (ru) Устройство дл контрол и диагностики неисправностей
SU1432528A2 (ru) Устройство дл контрол функционировани логических блоков
SU1348758A1 (ru) Устройство дл контрол и диагностики многоканальной цифровой аппаратуры
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
SU1032457A1 (ru) Логический анализатор
SU1394181A1 (ru) Устройство дл проверки электрических межразъемных соединений
SU1415450A1 (ru) Устройство дл контрол работоспособности приемника дискретной информации
SU1327319A1 (ru) Устройство тестового диагностировани оборудовани узлов коммутации с программным управлением
SU1130871A1 (ru) Устройство дл контрол цифровых систем
SU1698899A1 (ru) Многоканальное регистрирующее устройство
SU1439655A2 (ru) Устройство дл обучени операторов
SU1640740A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1751761A1 (ru) Асинхронное автоматическое устройство дл контрол цифровых систем
SU771620A1 (ru) Устройство дл диагностики систем управлени
SU1023399A1 (ru) Устройство дл коррекции адресных сигналов в пам ти последовательного действи
SU1120338A1 (ru) Устройство дл контрол цифровых узлов