[go: up one dir, main page]

SU1288685A1 - Устройство дл сравнени частот последовательностей импульсов - Google Patents

Устройство дл сравнени частот последовательностей импульсов Download PDF

Info

Publication number
SU1288685A1
SU1288685A1 SU853945225A SU3945225A SU1288685A1 SU 1288685 A1 SU1288685 A1 SU 1288685A1 SU 853945225 A SU853945225 A SU 853945225A SU 3945225 A SU3945225 A SU 3945225A SU 1288685 A1 SU1288685 A1 SU 1288685A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
input
pulse
output
delay
Prior art date
Application number
SU853945225A
Other languages
English (en)
Inventor
Николай Михайлович Гуров
Виктор Николаевич Ефимов
Владимир Георгиевич Белов
Артур Михайлович Барковский
Евгений Алексеевич Ложенков
Original Assignee
Предприятие П/Я В-8719
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8719 filed Critical Предприятие П/Я В-8719
Priority to SU853945225A priority Critical patent/SU1288685A1/ru
Application granted granted Critical
Publication of SU1288685A1 publication Critical patent/SU1288685A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к автоматике и-вычислительной технике и может быть использовано при реализации технических средств систем контрол  и регулировани  параметров, преобразуемых в частоту следовани  импульсов . Устройство дл  сравнени  частот последовательностей импульсов содержит два формировател  1, 2 импульсов, три элемента И 3-7, четыре элемента 8, 9, 10 и 11 задержки, два счетчика 14, 15, схему 17 сравнени . Использование этого устройства позвол ет производить сравнение частот следовани  двух последовательностей при изменении длительности импульсов по случайному закону при неизменной частоте их следовани . При сравнении частот следовани  импульсных последовательностей с равномерным законом распределени  случайных периодов следовани  устройство позвол ет сравнить средние частоты следовани  импульсов и оценить соотношение частот хаотических импульсных последовательностей . 1 ил. о S (Л

Description

Изобретение относитс  к автоматике и вычис-пительной технике и может быть использовано при реализации технических средств систем контрол  и регулировани  параметров, преобразуемых в частоту следовани  импульсов.
Цель изобретени  - повышение точности сравнени  за счет возможности сравнени  импульсных последовательностей с равномерным законом распределени  случайных периодов следовани  импульсов.
На чертеже приведена функциональна  схема устройства дл  сравнени  частот последовательностей импульсов.
Устройство дл  сравнени  частот последовательностей импульсов содержит формирователи 1 и 2 импульсов, элементы И 3-7, элементы 8-11 задержтельности В за врем  Г , Через врем  о задерткки элемента 9 задержки, причем Cj б,, сигнал уровн  логической 1 с пр мого выхода тригге5 ра 13 разрешает прохождение га-разр дных кодовых сигналов количества им- {пульсов в последовательност  х А и В, подсчитанных счетчиками 14 и 15 соот- ; ветственно,через элементы И 6 и 7 соот10 ветственно на входы схемы 17 сравнени , Если частота следовани  импульсов последовательности А больше частоты следовани  импульсов последовательнос ти В, то на выходе 20 формируетс 
t5 сигнал уровн  логической 1, если наобсзрот, то сигнал уровн  логической 1 формируетс  на выходе 21, Если частоты следовани  импульсов последовательностей А и В совпадают в
ки, элемент ИЛИ 12, триггер 13, счет-20 пределах погрешности сравнени , ко- чики 14 и 15, элемент ШШ-НЕ 16, схе- тора  дл  импульсов с определенной му 17 сравнени , входы 18 и 19 и вы- частотой следовани  определ етс 
только временем l , то на выходах 20 и 21 присутствуют сигналы с уров- 5 нем логического О,
ходы 20 и 21,
Устройство дл  сравнени  частот последовательностей импульсов работает следующим образом,
В исходном нулевом состо нии триггера 13 на его инверсном вьпсоде присутствует уровень логической 1, который разрешает прохождение импульсов последовательности Aj сформированной формирователем 1 импульсов, с выходной шины 18 через элемент И 3 на вход элемента 10 задержки, и прохождение импульсов последовательности В, сформированной формирователем
2импульсов, с входной шины 19 через элемент И 4 на вход элемента 11 задержки . По истечении времени задержки t. одного из элементов 10 или 11 задержки, выполненных в аналоговом варианте, на один из входов элемента ИЛИ 12 поступает передний фронт первого импульса из одной из после .довательностей А или В, который поступает на S-вход триггера 13 и переводит его в единичное состо ние. Сигнал уровн  логического О с его инверсного выхода запрещает дальнейшее прохождение импульсов последовательностей А и В через элементы И
3и 4 соответственно.
Затем в устройстве происходит цикл сравнени  частот последовательностей А и В,
Счетчик 14 подсчитывает количество импульсов последовательности А за врем  С, , а счетчик 15 - последова35
40
45
50
По истечении времени сГ, задержки элемента 8 задержки, необходимого дл  выдачи сигналов из устройства, на выходе элемента 8 задержки по вл етс  сигнал уровн  логической 1, который поступает на второй вход элемента И 5 и устанавливает в исходное (нулевое) состо ние счетчики 14 и 15, На выходах элементов И 6 и 7 формируютс  сигналы уровн  логического О, которые поступают на входы элемента ИЛИ-НЕ 16, Сигнал уровн  логической 1 с выхода этого элемента разрешает прохождение . уровн  логической 1 с выхода элемента 8 задержки через элемент И 5 на вход сброса триггера 13. Так как на S-входе триггера 13 уже присутствует сигнал с уровнем логического О, то он переходит в исходное нулевое состо ние (состо ние, когда разрешаетс  прохождение импульсов последовательностей А и В через элементы И 3 и 4 соответственно).
На инверсном выходе триггера 13 формируетс  сигнал уровн  логической 1 и начинаетс  следующий цикл срав- 5 нени  частот следовани  импульсов последовательностей А и В, так как на выходах элементов 8 и 9 задержки формируетс  сигнал уровн  логического О,
тельности В за врем  Г , Через врем  о задерткки элемента 9 задержки, причем Cj б,, сигнал уровн  логической 1 с пр мого выхода триггера 13 разрешает прохождение га-разр дных кодовых сигналов количества им- {пульсов в последовательност  х А и В, подсчитанных счетчиками 14 и 15 соот- ; ветственно,через элементы И 6 и 7 соответственно на входы схемы 17 сравнени , Если частота следовани  импульсов последовательности А больше частоты следовани  импульсов последовательности В, то на выходе 20 формируетс 
сигнал уровн  логической 1, если наобсзрот, то сигнал уровн  логической 1 формируетс  на выходе 21, Если частоты следовани  импульсов последовательностей А и В совпадают в
5
0
5
0
По истечении времени сГ, задержки элемента 8 задержки, необходимого дл  выдачи сигналов из устройства, на выходе элемента 8 задержки по вл етс  сигнал уровн  логической 1, который поступает на второй вход элемента И 5 и устанавливает в исходное (нулевое) состо ние счетчики 14 и 15, На выходах элементов И 6 и 7 формируютс  сигналы уровн  логического О, которые поступают на входы элемента ИЛИ-НЕ 16, Сигнал уровн  логической 1 с выхода этого элемента разрешает прохождение . уровн  логической 1 с выхода элемента 8 задержки через элемент И 5 на вход сброса триггера 13. Так как на S-входе триггера 13 уже присутствует сигнал с уровнем логического О, то он переходит в исходное нулевое состо ние (состо ние, когда разрешаетс  прохождение импульсов последовательностей А и В через элементы И 3 и 4 соответственно).
На инверсном выходе триггера 13 формируетс  сигнал уровн  логической 1 и начинаетс  следующий цикл срав- 5 нени  частот следовани  импульсов последовательностей А и В, так как на выходах элементов 8 и 9 задержки формируетс  сигнал уровн  логического О,
31288685
ормула изобретени 
вх вы гр хо ро че не со вы ин вт ди мы пе
Устройство дл  сравнени  частот последовательностей импульсов, содержащее первый и второй формирователи импульсов, первый, второй и третий элементы И, первый и второй элементы задержки, триггер,, причем вход первой последовательности импульсов устройства через первый формирователь импульсов соединен с первым входом первого элемента И.и вход второй по- .следовательности импульсов устройства через второй формирователь импульсов соединен с первым входом второго элемента И, отличающеес  тем, что, с целью повьппени  точности сравнени  за счет возможности сравнени  импульсных последовательностей с равномерным законом распределени  случайных периодов следовани  импуль . сов, в него введены элементы ИЛИ-НЕ, элемент ИЛИ, третий и четвертый элементы задержки, первый и второй счетчики , перва  и втора  группы элемен- тов И, схема сравнени , причем выход первого элемента И через первый элемент задержки соединен с первым входом элемента ИЛИ и со счетным входом первого счетчика, выходы разр дов ко торого соединены с информационными
Редактор О.Головач Заказ 7809/47
Составитель В.Козлов Техред В.Кадар
Корректор В
Тираж 694Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г.Ужгород, ул. Проектна , 4
O
0 5 0,ки ков
входами элементов И первой группы, выходы которых соединены с первой группой входов схемы сравнени , выходы которой  вл ютс  выходами устройства , выход второго элемента И через второй элемент задержки соединен с вторым входом элемента ИЛИ и со счетным входим второго счетчика, выходы разр дов которого соединены с информационными входами элементов И второй группы, выходы которых соединены с второй группой входов схемы сравнени , выходы элементов И первой и второй групп соединены с
5 входами элемента ИЛИ-НЕ, выход которого соединен с первым входом третьего элемента И, выход которого соединен с входом установки в О триггера, инверсный выход которого соединен с вторыми входами первого и второго элементов И, выход элемента ИЛИ соединен с входом установки в единичное состо ние триггера, пр мой выход которого через третий элемент задержки соединен с управл ющими входами элементов И первой и второй групп и через четвертый элемент задержки с вторым входом третьего элемента И и с входоми установ - в о первого и второго счетчиКорректор В.Бут га

Claims (1)

  1. Формула изобретения
    Устройство для сравнения частот последовательностей импульсов, содержащее первый и второй формирователи 5 импульсов, первый, второй и третий элементы И, первый и второй элементы задержки, триггер,, причем вход первой последовательности импульсов устройства через первый формирователь 1® импульсов соединен с первым входом первого элемента Ии вход второй по;следовательности импульсов устройства через второй формирователь импульсов соединен с первым входом второго ?3 элемента И, отличающееся тем, что, с целью повышения точности сравнения за счет возможности сравнения импульсных последовательностей с равномерным законом распределения 20 случайных периодов следования импульсов, в него введены элементы ИЛИ-НЕ, элемент ИЛИ, третий и четвертый элементы задержки, первый и второй счетчики, первая и вторая группы элемен- 25 тов И, схема сравнения, причем выход первого элемента И через первый элемент задержки соединен с первым входом элемента ИЛИ и со счетным входом первого счетчика, выходы разрядов ко- 30 торого соединены с информационными входами элементов И первой группы, выходы которых соединены с первой группой входов схемы сравнения, выходы которой являются выходами устройства, выход второго элемента И через второй элемент задержки соединен с вторым входом элемента ИЛИ и со счетным входбм второго счетчика, выходы разрядов которого соединены с информационными входами элементов И второй группы, выходы которых соединены с второй группой входов схемы сравнения, выходы элементов И первой и второй групп соединены с входами элемента ИЛИ-HE, выход которого соединен с первым входом третьего элемента И, выход которого соединен с входом установки в О триггера, инверсный выход которого соединен с вторыми входами первого и второго элементов И, выход элемента ИЛИ соединен с входом установки в единичное состояние триггера, прямой выход которого через третий элемент задержки соединен с управляющими входами элементов И первой и второй групп и через четвертый элемент задержки с вторым входом третьего элемента Инс входоми установ ки в О первого и второго счетчиков .
SU853945225A 1985-08-19 1985-08-19 Устройство дл сравнени частот последовательностей импульсов SU1288685A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853945225A SU1288685A1 (ru) 1985-08-19 1985-08-19 Устройство дл сравнени частот последовательностей импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853945225A SU1288685A1 (ru) 1985-08-19 1985-08-19 Устройство дл сравнени частот последовательностей импульсов

Publications (1)

Publication Number Publication Date
SU1288685A1 true SU1288685A1 (ru) 1987-02-07

Family

ID=21194566

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853945225A SU1288685A1 (ru) 1985-08-19 1985-08-19 Устройство дл сравнени частот последовательностей импульсов

Country Status (1)

Country Link
SU (1) SU1288685A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2726882C1 (ru) * 2019-10-30 2020-07-16 Акционерное общество "Информационные спутниковые системы"им. академика М.Ф.Решетнева" Цифровая схема сравнения частот

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР К 767754, кл. G 06 F 7/04, 1978. Авторское свидетельство СССР 570893, кл. G 06 F 7/00, 1975. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2726882C1 (ru) * 2019-10-30 2020-07-16 Акционерное общество "Информационные спутниковые системы"им. академика М.Ф.Решетнева" Цифровая схема сравнения частот

Similar Documents

Publication Publication Date Title
SU1288685A1 (ru) Устройство дл сравнени частот последовательностей импульсов
SU1297044A1 (ru) Генератор случайных интервалов времени
SU1587625A2 (ru) Генератор случайного потока импульсов
SU1243111A1 (ru) Формирователь одиночного импульса
SU1663760A1 (ru) Генератор импульсов
SU1324096A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU892413A2 (ru) Измеритель интервалов между серединами импульсов
SU1451842A2 (ru) Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке
SU1297215A1 (ru) Селектор импульсов
SU978334A1 (ru) Формирователь импульсов
SU1241432A1 (ru) Устройство дл формировани временных интервалов
SU1238215A1 (ru) Формирователь импульсов
SU1743010A1 (ru) Устройство дл обнаружени ошибок
SU1653145A1 (ru) Устройство задержки
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU1187142A1 (ru) Цифровой усредн ющий измеритель временных интервалов
SU1444941A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1251080A2 (ru) Устройство дл обслуживани запросов
SU1626354A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU884152A1 (ru) Делитель частоты следовани импульсов
SU1282088A1 (ru) Устройство дл контрол цифровых блоков
SU1709310A1 (ru) Умножитель частоты
SU1226662A1 (ru) Делитель частоты с дискретной регулировкой длительности импульсов