SU1238259A1 - Устройство дл приема дискретной информации - Google Patents
Устройство дл приема дискретной информации Download PDFInfo
- Publication number
- SU1238259A1 SU1238259A1 SU843830754A SU3830754A SU1238259A1 SU 1238259 A1 SU1238259 A1 SU 1238259A1 SU 843830754 A SU843830754 A SU 843830754A SU 3830754 A SU3830754 A SU 3830754A SU 1238259 A1 SU1238259 A1 SU 1238259A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- output
- outputs
- input
- signal
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение может быть использовано в многоканальных системах св зи со статическим временным уплотнением. Повышаетс помехоустойчивость. Уст- : ройство содержит согласованный фильтр 1, блок выбора максимального сигнала (БВМС) 2, ключевые блоки (КБ) 3, каналы 4 восстановлени информации, состо щие каждый из трех ключей 5, двух блоков 6 пам ти, двух элементов И 7, элемента ИЛИ 8, двух триггеров управлени (ТУ) 9, счетчика цикловых импульсов (С1Щ) 10, дешифратора И и выходного триггера 12, делитель 13, блок тактовой синхронизации 14, линию 15 задержки синхросигнала и формирователь 16 цикловых импульсов. Выходные эффекты согласованного фильтра 1-через открытые КБ 3 поступают одновременно в БВМС 2. После прин ти решени БВМС 2 в пользу i-ro канального сигнала его нормированный о $ «мхГ (О Л« tv9
Description
1238259
импульс поступает на единичный входвосстановлени информации 4. Цель
одного из ТУ 9. ТУ 9 в свою очередьдостигаетс введением БВМС 2, КБ 3
формирует управл ющий сигнал дл од-и ТУ 9. 1 ил. ного из КБ 3 соответствующего канала
Изобретение относитс к технике передачи дискретной информации и может использоватьс в многоканальных системах .св зи со статистическим временным уплотнением.
Цель изобретени - повьппение поме хоустойчирости.
На чертеже представлена структурна электрическа схема предложенного устройства.
Устройство дл приема дискретной информации содержит согласованный фильтр I, блок 2 выбора максимального сигнала, ключевые блоки 3, каналы 4 восстановлени информации, каждый из которых состоит из первого 5-, второго 5-2 и третьего 5-3 ключей, первого 6-1 и второго 6-2 блоко пам -Ш, первого 7-1 и второго 7-2 элементов И, элемента ШШ 8, первого 9-1 и вйгорого 9-2 триггеров управлени , счетчика 10 цикловых импульсов, дешифратора 11 и выходного триггера 12, делитель 13, блок 14 тактовой синхронизации, линию 15 задержки син хросигнапд, формирователь 16 цикловых импульсов.
Устройство работает следующим образом .
При синхронном способе передачи, реализованном на передающей стороне (не показана), на вход согласойанно- го фильтра 1 на каждом цикле поступает либо один из 2N Канальных сигналов , либо синхросигнал, не принадлежащий ни одному из обслуживаемых источников информационных сигналов (не показаны). На выходе согласованного фильтра I выходной отклик по вл етс в случайные моменты времени, кратные дпительности цикла Т канального сигнала . Дл передачи информации от обслуживаемых источников информационных сигналов необходимо Ш4еть как минимум две формы сигнала дл каждо
го из них с целью однозначного различени возможных смен состо ний источников информационных сигналов. Моменту прихода синхросигнала предшествует приём 2N + 1 формы сигнала согласованным фильтром 1 и одновременное сравнение выходньпс эффектов согласованного фильтра I в
.блоке 2 выбора макси14ального сигнала с последующим прин тием решени в пользу 2N + 1 формы сигнала. Синхроимпульс единичной амплитуды с соответствующего блока 2 выбора максимального сигнала, пройд через линию 15 задержки синхросигнала, поступает параллельно на управл ющие входы третьих ключей 5-3 всех каналов 4 восстановлени информации и одновременно - в блок 14 тактовой
синхронизации дл подстройки формировател 16 цикловых импульсов. При поступлении на очередном цикле канального сигнала о смене состо ни , например, у i-ro источника информационного сигнала на выходе согласованного фильтра 1 по вл етс отклик. Если передавалс сигнал о смене состо ни источника информационного сигнала из О в 1, то отклик согласованного фштьтра I по вл етс на перврм вьпсоде, а если из 1 в О - на втором. Выходные эффекты согласованного фильтра 1 через открытые ключевые .блоки 3 поступают одновременно
в блок 2 выбора максимального сигнала . В случае поступлени канального сигнала от i-ro источника информационного сигнала выходной эффект на одном из выходов согласованного фильтра 1 в цикловой момент времени будет по сравнению с остальными максимальным , и следовательно, решение о приеме соответствующего канального сигнала в виде импульса единичной амппитуды на одном из выходов блока 2 вы
to
3123825-9
бора макснма.тгьного сигнала будет отдано в пользу i-ro источника информационного сигнала,
Импульсы единичной амплитуды с выходов блока 2 выбора максимального сигнала поступают через первый 5-1 и второй 5-2 ключи каналов 4 восстановлени информа1р1и, которые управл ютс тактовой последовательностью импульсов , поступающих с первого выхода делител 13, на единичный вход первого 6-1 и второго 6-2 блоков пам ти канала А восстановлени информации , которые запоминают переданное состо ние i-ro источника информацирн-t5 ного сигнала, и одновременно через элемент ИЛИ 8 на третий ключ 5-3, который управл етс по второму входу задержанными на цикл синхроимпульсами , поступающими с линии 15 задержки 20 синхросигнала. При совпадении задержанного на цикл синхроимпульса и при- шедшего на очередном цикле теперь уже нормированного (т.е. импульса единичной амплитуды) канального им- 25 пульса i-ro источника информационного сигнала происходит установка в ноль счетчика 10 i-ro канала А восстановлени информации, который со i следующего такта начинает считать ЗО тактовые имйульсы, поступающие со второго выхода делител 13. С этого момента начинает работать соответствующий канал А восстановлени информации .35
Состо ние выходного триггера 12 зависит от того, по какому выходу согласованного фильтра 1 поступила информаци . Импульс ИМР, поступа на вторые входы первого 6-1 и второго 6-2 блоков пам ти, устанавливает их в исходное нулевое состо ние. С поступлением канального импульса i-ro источника информационного сигнала по другому выходу согласованного фильтра 1 аналогичным образом происходит запоминание переданного состо ни другим блоком пам ти 6-1, 6-2 того же канала А восстановлени информации , и следующий импульс ИМР поступает згже через другой элемент И 7-1., 7-2 на второй вход выходного триггера 12 и нулевые входы первого 6-1 и второго 6-2 блоков пам ти.
Если источник информации не измен ет своего состо ни длительное врем , т.е. на вход блока уплотнени на передающей стороне поступает подр д несколько I или О, то по данному каналу ничего не передаетс . Очередные импульсы , поступа на входы первого 7-1 и второго 7-2 элементов И и нулевые входы первого 6-1 и второго 6-2 блоков Пам ти не проход т на соответствующие входы выходного триггера 12. Вследствие этого выходной триггер 12 устойчиво остаетс в первоначальном состо нии. При полном заполнении счетчика 10 импульсом ИМР, производитс сброс счетчика 10
в О . Если произошла задержка в передаче момента смены состо ни в каком-либо канале А, то прин тый после соответствующей обработки канальный 40 сигнал, характеризующий, например, переход от О в 1 запоминаетс ,и только в момент прихода ттулъса ИМР происходит переключение выходного триггера 12 в единичное состог ние..
7-1 и второй 7-2 элементы И и на j образом, происходит подт гивание каждого канального импульса, характеризующего смену состо ни i-ro источника сообщений к ИМР данного канала . Восстановление информации каждого последующего канала А начинаетс с момента, когда после прихода синхроимпульса, поступающего с линии. 15 задержки синхросигнала на первый 5-1 и второй 5-2 ключи, на очередном цикле приходит канальный импульс соответствующего канала А и устанавливает счетчик 10 данного канала А в О..
При полном заполнении счетчика 10, которое определ етс дешифратором И, происходит формирование импульса истинного момента регенерации (ИМР), который поступает с выхода дешифратора 11, управл емого тактовой последовательностью импульсов поступающих с первого выхода делител 13, на первый
вторые входы первого 6-1 и второго 6-2 блоков пам ти.
В зависимости от того, на каком из блоков пам ти 6-1 или 6-2 было осуществлено запоминание прин того состо ни i-ro источника информационного сигнала, тот блок пам ти 6-1, 6-2 и формирует разрешающий сигнал дп первого 7-1 или второго 7-2 элемента И, осуществл ющего прохождение js импульсов ИМР с выхода дешифратора 11 на выходной триггер 12 дл устаtfrk
W
новки его в 1 или О
o
5 0 5 О
Состо ние выходного триггера 12 зависит от того, по какому выходу согласованного фильтра 1 поступила информаци . Импульс ИМР, поступа на вторые входы первого 6-1 и второго 6-2 блоков пам ти, устанавливает их в исходное нулевое состо ние. С поступлением канального импульса i-ro источника информационного сигнала по другому выходу согласованного фильтра 1 аналогичным образом происходит запоминание переданного состо ни другим блоком пам ти 6-1, 6-2 того же канала А восстановлени информации , и следующий импульс ИМР поступает згже через другой элемент И 7-1., 7-2 на второй вход выходного триггера 12 и нулевые входы первого 6-1 и второго 6-2 блоков пам ти.
Если источник информации не измен ет своего состо ни длительное врем , т.е. на вход блока уплотнени на передающей стороне поступает подр д несколько I или О, то по данному каналу ничего не передаетс . Очередные импульсы , поступа на входы первого 7-1 и второго 7-2 элементов И и нулевые входы первого 6-1 и второго 6-2 блоков Пам ти не проход т на соответствующие входы выходного триггера 12. Вследствие этого выходной триггер 12 устойчиво остаетс в первоначальном состо нии. При полном заполнении счетчика 10 импульсом ИМР, производитс сброс счетчика 10
j
js
W
После прин ти решени блоком 2 выбора максимального сигнала в пользу i-ro канального сигнала нормированный (т.е. единичной амплитуды) импульс с соответствующего его вьпсо- да поступает на единичный вход одного из двух триггеров управлени 9-, 9-2, который, в свою очередь, формирует управл ющий сигнал дл одного из ключевых блоков 3 соответствующего канала 4 восстановлени информации . Таким образом, с приходом канального сигнала , характеризующего момент и вид перехода состо ни об- служиваемого источника информационного сигнала, начинаетс его восстановление в определенном канале 4 восстановлени информации и одновременно пр оисходит отключение входа данного информационного канала на врем , в течение которого по данному информационному каналу гарантировано не может поступить канальный сигнал, характеризующий переход аналогичного вида, т.е. если поступил ипссирующий импульс, характеризующий переход вида О 1 , то аналогичный переход может наступить не ранее чем через 21 так как по крайней мере через I дол жен поступить фиксирукнций импульс, характеризующий переход вида .
Сн тие управл ющего сигнала с ключевых блоков 3 осуществл в тс установкой первого 9-1 и второго 9-2 тригге ров управлени в исходное нулевое состо ние , котора производитс путем подачи импульсов ИМР с выходов первого 7-1 и второго 7-2 -элементов И, причем первый триггер 9-1 управлени возвращаетс в нулевое состо ние импульсом ИМР, снимаемым с второго элемента И 7-2, а второй триггер 9-2 управлени возвращаетс в нулевое состо ние импульсом ИМР, снимаемым с первого элемента И 7-1.
Таким образом, за счет отключени после приема соответствующих канальных сигналов информационных выходов согласованных фильтров 1 этих сигналов от входов блока 2 выбора максимального сигнала и подключени их только в ожидаемые моменты времени прихода канальных сигналов на вход блока 2 выбора максимального сигнала поступают выходные отклики согласованных фильтров 1, количество которых меньше N
Ф
(N - общее количество кодовых форм).
Claims (1)
- Формула изобретениУстройство дл приема дискретной информации, содержащее согласованный фильтр, линию задержки синхросигнала вход которой соединен с входом блока тактовой синхронизации, выход которого через формирователь цикловых импульсов подключен к входу делител , и каналы восстановлени информации, каждый из которых состоит из трех ключей, двух элементов И, счетчика цикловых импульсов, двух блоков пам ти , элемента ИЛИ, дешифратора и выходного триггера, входы которого соединены с выходами первого и второго элементов И, первые входы которых соединены с выходом дешифратора, к первому входу которого подключен выход счетчика цикловых импульсов, и с первыми входами соответственно первого и второго блоков пам ти, к вторым входам которых подключены соответственно выходы первого и второго ключей, управл ющие входы которых со.единены с вторым входом дешифратора и с первым выходом делител ., второй выход которого подключен к первому входу счетчика цикловых импульсов к второму входу которого подключен выход третьего ключа, управл ющий и сигнальный входы которого соединены соответственно с выходом линии задержки синхросигнала .и с выходом элемента ИЖ, к входам которого подключены выходы первого и второго ключей а выходы первого и второго блоков пам ти соединены соответственно с вторыми входами первого и второго элементов И, отличающеес тем, что, с -целью повьшгени помехоустойчивости , в него введены ключевые блоки и блок выбора максимального сигнала, а в каждый канал восстановлени информации введены два триггера Зшравлени , единичные входы которых соединены соответственно с сигнальными входами первого и второго ключей и с выходами блока выбора максимального сигнала, к входам которого подключены выходы ключевых блоков, управл ющие входы которых соединены с выходами первого и второго триггеров управлени , к нулевым входам которых712382598подключены соответственно выходы пер- вых блоков, соответствующнй выход вого и второго элементов И, причем блока выбора максимально сигнала под- выходы согласованного фильтра соеди- ключей к входу линии задержки синхро- нены с информационными входами ключе- сигнала.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843830754A SU1238259A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство дл приема дискретной информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843830754A SU1238259A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство дл приема дискретной информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1238259A1 true SU1238259A1 (ru) | 1986-06-15 |
Family
ID=21153638
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843830754A SU1238259A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство дл приема дискретной информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1238259A1 (ru) |
-
1984
- 1984-12-25 SU SU843830754A patent/SU1238259A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 813807, кл. Н 04 L 3/02, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4849752A (en) | Method and apparatus for circuit units | |
US3839599A (en) | Line variation compensation system for synchronized pcm digital switching | |
US5046074A (en) | Synchronization method and synchronization recovery devices for half-duplex communication | |
SU1238259A1 (ru) | Устройство дл приема дискретной информации | |
US6108352A (en) | Circuit and method for synchronizing outputs of two simultaneously transmitting devices in a multiplexed communication system | |
US4697276A (en) | Apparatus for synchronizing pulse trains in a digital telephone system | |
RU2306674C1 (ru) | Устройство временного группообразования | |
US4730309A (en) | Data transmission station | |
JPH0425743B2 (ru) | ||
SU843301A1 (ru) | Устройство формировани сигнала кадровойСиНХРОНизАции | |
SU1116553A1 (ru) | Регенератор телеграфных сигналов | |
SU1476453A1 (ru) | Устройство дл синхронизации приема асинхронных сигналов | |
SU1510105A1 (ru) | Устройство дл передачи и приема данных | |
JP2718673B2 (ja) | 2線式回線を用いた双方向伝送方法及びその装置 | |
SU1555897A1 (ru) | Устройство дл приема сигналов с минимальной частотной манипул цией | |
SU1117243A1 (ru) | Устройство синхронизации циклической синхронной с временным разделением каналов системы телемеханики | |
SU658765A1 (ru) | Устройство циклового фазировани | |
SU1525922A1 (ru) | Устройство дл телеконтрол промежуточных станций системы св зи | |
SU618066A3 (ru) | Устройство дл компенсации совпадени переходов дл синхронной цифровой системы передачи дискретной информации | |
SU1741283A1 (ru) | Устройство дл приема биимпульсного сигнала | |
SU548937A1 (ru) | Передающее стартстопное устройство | |
SU906014A1 (ru) | Устройство дл фазового пуска приемника | |
SU1420670A1 (ru) | Система дл асинхронного сопр жени импульсных потоков | |
SU1092715A2 (ru) | Селектор импульсов заданной кодовой комбинации | |
SU1663785A1 (ru) | Устройство коммутации дискретных каналов с временным разделением |