[go: up one dir, main page]

SU1224978A1 - Цифровой согласованный фильтр - Google Patents

Цифровой согласованный фильтр Download PDF

Info

Publication number
SU1224978A1
SU1224978A1 SU843790016A SU3790016A SU1224978A1 SU 1224978 A1 SU1224978 A1 SU 1224978A1 SU 843790016 A SU843790016 A SU 843790016A SU 3790016 A SU3790016 A SU 3790016A SU 1224978 A1 SU1224978 A1 SU 1224978A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
output
inputs
decoder
register
Prior art date
Application number
SU843790016A
Other languages
English (en)
Inventor
Валерий Владимирович Барлабанов
Владимир Платонович Вахрушев
Владимир Васильевич Литвиненко
Николай Васильевич Матвиенко
Михаил Антонович Хмелевский
Андрей Андреевич Паламарчук
Виктор Дмитриевич Ушаков
Original Assignee
Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им.М.И.Калинина
Предприятие П/Я Р-6028
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им.М.И.Калинина, Предприятие П/Я Р-6028 filed Critical Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им.М.И.Калинина
Priority to SU843790016A priority Critical patent/SU1224978A1/ru
Application granted granted Critical
Publication of SU1224978A1 publication Critical patent/SU1224978A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

Изобретение относитс  к радиотехнике и м.б. использовано в системах цифровой обработки информации. Повьшаетс  быстродействие. Устр-во содержит регистр сдвига (PC) 1 входного сигнала, дешифратор 2, суммато- I (С) 3 по модулю два, регистр пам ти 4, выходной С 5, элементы равнозначности 6, генератор линейного кода (ГЛК) 7, PC 8 опорного кода и генератор 9 тактовых импульсов. Принимаемый сигнал записьшаетс  в PC 1 тактовыми импульсами, поступающими от дешифратора 2. После записи в С 3 производитс  обратное преобразование прин той последовательности с базовой М-последовательностью, записанной в регистр пам ти 4. Преобразованные сигналы сравниваютс  в элементах равнозначности 6cm циклическими сдвигами последовательности, котора  вырабатываетс  ГЛК 7 с тактовой частотой генератора 9 и записьшаетс  в PC 8. Далее выходной С 5 преобразует число совпадений между прин тым и опорным сигналами в параллельный двоичный код. Цель достигаетс  введением дешифратора 2, С 3 и ГЛК 7. 1 ил. i СЛ С

Description

1 1
Изобретение относитс  к радиотех- ,нике и может использоватьс  в системах цифровой обработки информации.
Цель изобретени  - повышение быст родействи .
На чертеже приведена структурна  электрическа  схема предложенного цифрового согласованного фильтра.
Цифровой согласованный фильтр содержит регистр 1 Сдвига входного сиг нала, дешифратор 2, М сумматоров 3 по модулю два, регистр 4 пам ти, выходной сумматор 5, М элементов 6 рав нозначности, генератор 7 линейного кода, регистр 8 сдвига опорного кода и генератор 9 тактовых импульсов.
Цифровой согласованный фильтр работает следующим образом.
Входной сигнал, несущей информа- Щ1Ю, представл ет собой псевдос-пучай ную последовательность длиной N символов , выбранную из группы сигналов, образованных путем сложени  базового линейного кода, например М-последо- вательности М( с циклическими перестановками другого линейного кода, например М- последовательности М (последоват.ельности Гоулда) .Формирование цереданной последовательности производитс  по формуле Q MjQM, где© означает суммирование по модулю два, am-, показывает количество элементов, на которое производитс  циклический сдвиг. Это позвол ет получить код cm сигналами.
Принимаемый сигнал записываетс  в регистр 1 сдвига входного сигнала тактовыми импульсами, поступающими от дешифратора 2. После записи прин той последовательности Q,- с ней на сумматорах 3 по модулю два производитс  обратное преобразование по формуле М GT ® М,где М,  вл етс  базовой М-последовательностью, записанной в регистр 4 пам ти. Следовательно , дальнейша  обработка прин тых сигналов сводитс  к определению циклического сдвига m исходной последовательности М. С выходов сумматоров 3 по модулю два сигнал М поступает на вторые входы элементов равнозначности 6, где и происхо ит сравнение полученного кода га- циклическими сдвигами по следов атель-ВНИИПИ ,3аказ 1963/57 Тираж 816
Подписное
ПРОИЭВ.-полигр. пр-тие, г. Ужгород, ул. Проектна , 4
24978
ности М,,, котора  вырабатываетс  генератором 7 линейного кода с тактовой частотой генератора 9 тактовых
импульсов и записываетс  в регистр 8 5 сдвига опорного кода. Таким образом,
за период следовани  символа последовательности Q на вторых входах элементов 6 происходит смена m onoptbix кодов, С выходов элементов 6
10 сигнал поступает на входы выходного
сумматора 5, который преобразует число совпадений между прин тым и onopi-шм сигналами в параллельный двоичный код, который и отражает степень коррел ции переданной последовательности с сигналами, формируемыми в цифровом согласованном фильтре . Причем скорость смены кодов незначительно зависит от N -базы обра20 батываемых сигналов и совсем не зависит от числа используемых сигналов , т.е. ог т.

Claims (1)

  1. Формула изобретени 
    2S
    Цифровой согласованный фильтр,со- регистр сдвига входного сигнала , выходной сумматор, М элементов равнозначности, выходы которых
    j-i подключены к соответствуюпд м входам выходного сумматора, регистр сдвига опорного кода, выходы которого сое- данены с первыми входами соответствующих элементов равнозначности, генератор тактовых импульсов, выход которого подключен к входу управлени  регистра сдвига опорного кода, и регистр пам ти, отличающийс  тем, что, с целью повышени  быстродействи , введены М сумматоров по модулю два, первые входы которых подключены к соответствующим выходам регистра сдвига входного сигнала , вторые входы - к соответствующим выходам регистра пам ти, а выходы - к вторым входам соответствующих элементов равнозначности, дешифратор , выход которого соединен, с входом управлени  {регистра сдвига входного сигнала, и генератор линейного кода, вход которого подключен к выходу генератора тактовых импульсов, а выход - к входам дешифратора и регистра сдвига опорного кода соответственно .
    .35
    40
    43
    50
    Подписное
SU843790016A 1984-09-15 1984-09-15 Цифровой согласованный фильтр SU1224978A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843790016A SU1224978A1 (ru) 1984-09-15 1984-09-15 Цифровой согласованный фильтр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843790016A SU1224978A1 (ru) 1984-09-15 1984-09-15 Цифровой согласованный фильтр

Publications (1)

Publication Number Publication Date
SU1224978A1 true SU1224978A1 (ru) 1986-04-15

Family

ID=21138281

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843790016A SU1224978A1 (ru) 1984-09-15 1984-09-15 Цифровой согласованный фильтр

Country Status (1)

Country Link
SU (1) SU1224978A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 756606, кл. Н 03 Н 15/00, 1980. Электроника, 1981, № 14, с.43, рис.2. *

Similar Documents

Publication Publication Date Title
US5228055A (en) Spread spectrum communication device
US3731197A (en) Secrecy communication system
US5239560A (en) Conveying digital data in noisy, unstable, multipath environments
SU1224978A1 (ru) Цифровой согласованный фильтр
KR920001999B1 (ko) 부호화장치와 그것을 사용한 자기기록시스템
SU1693735A1 (ru) Устройство дл приема дискретной информации
SU1762418A1 (ru) Устройство передачи и приема двоичных сигналов
SU1501298A1 (ru) Устройство дл приема дискретной информации
SU873421A1 (ru) Многоканальное устройство приема шумоподобных сигналов
SU1167752A1 (ru) Устройство дл формировани частотно-манипулированного сигнала
SU1223385A1 (ru) Система св зи с многоосновным кодированием
SU507947A1 (ru) Периферийное устройство управл ющего канала
SU1562948A1 (ru) Способ последовательной передачи и приема цифровой информации и устройство дл его осуществлени
SU1522419A1 (ru) Регенератор с квантовой обратной св зью
SU427466A1 (ru) Декодирующий накопитель
SU1317677A2 (ru) Устройство дл передачи дискретных сообщений
SU1417184A1 (ru) Устройство логического объединени дельта-потоков
SU1184101A1 (ru) Устройство для передачи и приема информации
SU1467773A1 (ru) Регенератор бинарных сигналов
SU653743A1 (ru) Устройство декодировани
SU633155A1 (ru) Устройство дл приема цифровой информации
SU1277162A1 (ru) Устройство дл передачи цифровых сигналов с режимом сжати
SU1108493A1 (ru) Устройство дл обработки информации
SU1234996A1 (ru) Устройство дл формировани фазоманипулированных сигналов
SU760159A1 (ru) Устройство для приема команд телеуправления 1