SU1197092A1 - Адаптивный квантователь - Google Patents
Адаптивный квантователь Download PDFInfo
- Publication number
- SU1197092A1 SU1197092A1 SU843775554A SU3775554A SU1197092A1 SU 1197092 A1 SU1197092 A1 SU 1197092A1 SU 843775554 A SU843775554 A SU 843775554A SU 3775554 A SU3775554 A SU 3775554A SU 1197092 A1 SU1197092 A1 SU 1197092A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- quantizer
- decoder
- input
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
АДАПТИВНЫЙ КВАНТОВАТЕЛЬ, содержащий квантователь, вход которого вл етс входом адаптивного квантовател , а выходы соединены с выходными шинами и входами блока логики адаптации, состо щего из дешифратора, входы которого подключены к выходим квантовател , .отличающий с тем, что, с целью повышени надежности , в блок логики адаптации введены два элемента ИЛИ, два счетчика и реверсивньш регистр, первый и второй выходы дешифратора подключены к информационным входам соответственно первого и второго счетчиков, выходы которых соединены с соответствующими входами реверсивного регистра и первыми входами соответствен Jно первого и второго элементов ИЛИ, вторые входы которых соединены соот§ ветственно с вторым и первым выходами дешифратора, а выходы подключены (Л к установочным входам соответствую™ щих счетчиков, выходы реверсивного . регистра подключены к управл ющим входам квантовател .
Description
1 .
Изобретение относитс к автоматике и вычислительной технике и может быть использовано при построении цифровых систем передачи речи.
Цель изобретени - повышение надежности квантовател за счет упрощени конструкции.
На чертеже приведена функциональна схема квантовател .
Адаптивный квантователь содержит квантователь 1 и блок 2 логики адаптации , который состоит из.дешифратора 3, элементов ИЛИ 4 и 5, счетчиков 6 и 7 и реверсивного регистра 8, Выход квантовател 1 соединен с входом дешифратора 3, имеющего два выхода, которые подключены к информационным входам счетчиков 6 и 7 и к первым входам элементов ИЛИ 4 и 5, выходы которых соединены с входами сброса в нулевое состо ние счетчиков 6 и 7, выходы которых подключены к вторым входам элементов ИЛИ 4 и 5 и к входа реверсивного регистра 8, выход которого соединен с управл ющим входом квантов ател 1,
Квантователь работает следующим образом.
На вход квантовател 1 поступает сигнал от источника информации, например речевой, который преобразуетс в кодовые слова. Последние,в параллельном коде поступают на вход дешифратора 3, В зависимости от абсолютного значени кодового слова
70922
по вл етс импульс на одном из выхо дов дешифратора 3 либо импульс отсутствует на обоих выходах. При
3 -1 -г 2 (где L - номер уровн
шкапы квантовани , N - разр дность квантовател )импульс по вл етс на информационном входе счетчика 6, При
т 1 1 2Г импульс по вл етс на информационном входе счетчика 7, При всех промежуточных значени х L импульс отсутствует.
Когда на выходе дешифратора 3 по
S вл етс пачка импульсов, с по влением последнего импульса на входе счетчика 6, на соответствующий вход реверсивного регистра 8 проходит сигнал об увеличении шага квантовани
0 вдвое, ( сдвиг содержимого регистра 8 вправо на разр д), Пачка импульсов на входе счетчика 7 вызывает по вление на соответствующем входе реверсивного регистра 8 импульса, сдвигающего содержимое последнего на разр д влево и, тем самым, уменьша вдвое шаг квантовани .
Сброс в нулевое состо ние счетчиков 6 и 7 осуществл етс импульсами,
0 по вл ющимис на выходе каждого из них, через -элементы ИЛИ 4 и 5, Кроме того, сброс осуществл етс также с противоположных вькодов дешифратора 3, Диапазон изменени шага определ етс разр дностью регистра 8,
Claims (1)
- АДАПТИВНЫЙ КВАНТОВАТЕЛЬ, содержащий квантователь, вход которого является входом адаптивного тователя, а выходы соединены с ходными шинами и входами блока соответствую— реверсивного . управляющим кв айвы— логики „«SU ..„1197092 адаптации, состоящего из дешифратора, входы которого подключены к выходам квантователя, отличающийся тем, что, с целью повышения надежности, в блок логики адаптации введены два элемента ИЛИ, два счетчика и реверсивный регистр, первый и второй выходы дешифратора подключены к информационным входам соответственно первого и второго счетчиков, выходы которых соединены с соответствующими входами реверсивного регистра и первыми входами соответствен но первого и второго элементов ИЛИ, вторые входы которых соединены соот ветственно с вторым и первым выхода ми дешифратора, а выходы подключены к установочным входам щих счетчиков, выходы регистра подключены к входам квантователя.1 1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843775554A SU1197092A1 (ru) | 1984-07-26 | 1984-07-26 | Адаптивный квантователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843775554A SU1197092A1 (ru) | 1984-07-26 | 1984-07-26 | Адаптивный квантователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1197092A1 true SU1197092A1 (ru) | 1985-12-07 |
Family
ID=21132653
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843775554A SU1197092A1 (ru) | 1984-07-26 | 1984-07-26 | Адаптивный квантователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1197092A1 (ru) |
-
1984
- 1984-07-26 SU SU843775554A patent/SU1197092A1/ru active
Non-Patent Citations (1)
Title |
---|
Гуревич В. Э., Лопушн к Ю. Г., Рабинович Г. В. Импульсно-кодова модул ци в многоканальной телефонной св зи. - М.: Св зь, 1973, с. 336. Cummiskey. В. Р., Jayant N. S. Flanagan 3. L, Adaptive Quamtization in Defferential PCM Coding of Speech. BSTJ, V. 52, 1973, № 7, Sept. p. 1105-1118. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4540973A (en) | Quantizer for a DPCM encoder | |
GB1380167A (en) | Code converters | |
EP0390310A3 (en) | Data packer | |
KR920700404A (ko) | 신호 맥동렬의 타이머 및 위상 위치의 정확한 디지틀 결정 방법과 장치 | |
KR920007360A (ko) | 아나로그-디지탈 변환 시스템 및 아나로그 신호를 디지탈 신호로 변환시키는 방법 | |
CA1214279A (en) | Digital dpcm-coders of high processing speed | |
SU1197092A1 (ru) | Адаптивный квантователь | |
US4544916A (en) | Digital code translator | |
GB1266047A (ru) | ||
SU739509A1 (ru) | Цифровой функциональный преобразователь | |
SU739522A1 (ru) | Устройство дл преобразовани кодов | |
SU1067501A1 (ru) | Устройство дл определени старшего значащего разр да | |
GB1281369A (en) | Improvements in and relating to logic units and analog to digital converters comprising the same | |
SU1481761A1 (ru) | Устройство дл определени старшего значащего разр да | |
SU1305871A1 (ru) | Дешифратор | |
GB1123284A (en) | Improvements in or relating to buffer registers | |
SU1032448A1 (ru) | Преобразователь пр мого кода в обратный | |
SU1064280A1 (ru) | Синусно-косинусный преобразователь | |
KR950022163A (ko) | 디지털/아날로그변환회로 | |
SU1508203A1 (ru) | Двоичный шифратор | |
SU1290529A1 (ru) | Дельта-кодер | |
SU1168922A1 (ru) | Преобразователь кода | |
SU1624697A1 (ru) | Устройство дл преобразовани двоичного кода посто нного веса в недвоичный код посто нной суммы | |
SU1256046A1 (ru) | Аналого-цифровое делительное устройство | |
SU1120319A1 (ru) | Устройство дл логарифмировани |