SU1196928A1 - Устройство дл сравнени чисел с допусками - Google Patents
Устройство дл сравнени чисел с допусками Download PDFInfo
- Publication number
- SU1196928A1 SU1196928A1 SU833613296A SU3613296A SU1196928A1 SU 1196928 A1 SU1196928 A1 SU 1196928A1 SU 833613296 A SU833613296 A SU 833613296A SU 3613296 A SU3613296 A SU 3613296A SU 1196928 A1 SU1196928 A1 SU 1196928A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- tolerances
- input
- outputs
- elements
- Prior art date
Links
- 238000009434 installation Methods 0.000 claims abstract description 6
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ СРАВНЕ НИЯ ЧИСЕЛ С ДОПУСКАМИ, содержащее генератор импульсов, элементы И, триггеры , дешифратор, счетчик модул числа и триггер знакового разр да числа, причем вход начальной установки устройства соединен с входами установки в «О триггеров , единичные выходы которых подключены соответственно к первому и второму входам дешифратора, выходы которого соединены с первыми входами соответственно первого, второго и третьего элементов И, вторые входы которых подключены к входу анализа результата устройства, а выходы вл ютс выходами устройства, вход запуска генератора импульсов вл етс входом запуска устройства, отличающеес тем, что, с целью упрошени схемы, оно содержит счетчики верхнего и нижнего допусков и два элемента ИЛИ, причем выход генератора импульсов подключен к счетным входам счетчиков верхнего и нижнего допусков и счетчика модул числа, установочные входы которых вл ютс входами модулей верхнего и нижнего допусков и анализируемого числа устройства, а выход переполнени счетчика модул числа подключен к входу останова генератора импульсов, информационный вход триггера знакового разр да числа вл етс входом знакового разр да анализируемого числа устройства и подключен к первым входам четвертого и п того элементов И, втбрые входы которых соединены с входами знаковых разр дов счетчиков соответственно нижнего и верхнего допусков, которые вл ютс входами знаковых разS р дов соответственно нижнего и верхнего (Л допусков устройства, выходы четвертого и п того элементов И подключены к первым входам соответственно первого, и второго элементов ИЛИ, вторые входы которых соединены с выходами переполнени счетчиков соответственно нижнего и верхнего допусков , а выходы подключены к счетным входам соответственно первого и второго триггеров. со О5 со ГС ас
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в устройствах ЭВМ и пороговых устройствах .
Цель изобретени - упрощение схемы устройства.
На чертеже представлена схема устройства дл сравнени чисел с допусками.
Устройство содержит генератор 1 импульсов , счетчик 2 модул числа, счетчик 3 нижнего допуска, счетчик 4 верхнего допуска , элементы И 5 и 6, элементы ИЛИ 7 и 8, триггеры 9 и 10, дешифратор И, элементы И 12-14, вход 15 запуска устройства , вход 16 знакового разр да анализируемого числа, вход 17 знакового разр да нижнего допуска, вход 18 знакового разр да верхнего допуска, входы 19-21 модулей анализируемого числа, нижнего и верхнего допусков соответственно, вход 22 начальной установки , вход 23 анализа результата, выходы 24-26 устройства и триггер 27 знакового разр да числа, конструктивно вход щий в счетчик 2.
Устройство работает следующим образом.
На вход 22 поступает сигнал, устанавливающий триггеры 9 и 10 в нулевое состо ние . Затем на входы 16-21 устройства подаютс двоичные коды анализируемого числа, нижнего и верхнего допусков.
Все числа, поступающие в устройство с входов 16-21, представл ютс в счетчиках ,2-4 следующим образом.
Знаковые разр ды анализируемого числа, нижнего и верхнего допусков зaпиcывaюfc соответственно в триггер 27 знакового разр да , числа и знаковые разр ды счетчиков 3 и 4 в пр мом коде: «- - 1, «-(- - 0. Модули чисел записываютс в числовые разр ды счетчиков 2-4 в обратном коде.
Пусть анализируемое число равно -4, нижний допуск равен -6, верхний допуск +1Тогда в счетчике 2 с триггером 27 записан код 1.011, в счетчике 3 - 1.001, в счетчике 4 - 0.110. В момент записи чисел в счетчики 2-4 происходит окончательна установка триггеров 9 и 10, котора зависит от сочетани знаков анализируемого числа и допусков . В данном случае единичные сигналы с входов 16 и 17 устройства поступают на входы элементов И 5. Единичный сигнал с выхода элемента И 5 через элемент ИЛИ 7 поступает на счетный вход триггера 9 и устанавливает его в единичное состо ние. Триггер 10 остаетс в нулевом состо нии, так как с входа 18 устройства
на один из входов элемента И 6 поступает нулевой сигнал. Устройство подготовлено к работе.
На вход 15 подаетс сигнал запуска генератора импульсов. Импульсы с генератора 1 поступают на суммирующие входы счетчиков 2-4. Останов генератора 1 импульсов происходит при поступлении на его вход останова сигнала переполнени со счетчика 2. В данном случае генератор 1 выдает п ть импульсов. При этом счетчики 3 и 4
не переполн ютс , поэтому состо ни триггеров 9 и 10 не измен ютс : триггер 9 находитс в единичном состо нии, триггер 10 - в нулевом, что соответствует попаданию анализируемого числа в диапазон между верхним и нижним допусками. Если анализируемое число меньше нижнего-, допуска, то после останова генератора 1 импульсов триггеры 9 и 10 наход тс в нулевом состо нии , если анализируемое число больше верхнего допуска, то оба триггера наход тс в единичном состо нии.
Дешифратор И, декодиру состо ни триггеров 9 и 10, выдает сигнал на один из элементов И 12-14. После этого на вход 23 анализа результата подаетс сигнал, который через один из элементов И 12-14 поступает на один из выходов 24-26 устройства . По вление сигнала .на одном из выходов 24--26 определ ет положение анализируемого числа относительно допусков.
Предлагаемое устройство вл етс более простым по сравнению с известным, так как
содержит меньшее число элементов, сохран при этом все функции известного устройства .
oNf
0-T
LH
O0-rH
H
o-
M
5$
o-t-3
«41
-
s;
/
Claims (1)
- УСТРОЙСТВО ДЛЯ СРАВНЕ НИЯ ЧИСЕЛ С ДОПУСКАМИ, содержащее генератор импульсов, элементы И, триггеры, дешифратор, счетчик модуля числа и триггер знакового разряда числа, причем вход начальной установки устройства соединен с входами установки в «0» триггеров, единичные выходы которых подключены соответственно к первому и второму входам дешифратора, выходы которого соединены с первыми входами соответственно первого, второго и третьего элементов И, вторые входы которых подключены к входу анализа результата устройства, а выходы являются выходами устройства, вход запуска генератора импульсов является входом запуска устройства, отличающееся тем, что, с целью упрощения схемы, оно содержит счетчики верхнего и нижнего допусков и два . элемента ИЛИ, причем выход генератора импульсов подключен к счетным входам счетчиков верхнего и нижнего допусков и счетчика модуля числа, установочные входы которых являются входами модулей верхнего и нижнего допусков и анализируемого числа устройства, а выход переполнения счетчика модуля числа подключен к входу останова генератора импульсов, информационный вход триггера знакового разряда числа является входом знакового разряда анализируемого числа устройства и подключен к первым входам четвертого и пятого элементов И, вторые входы которых соединены с входами знаковых разрядов счетчиков соответственно нижнего и верхнего допусков, которые являются входами знаковых раз- § рядов соответственно нижнего и верхнего допусков устройства, выходы четвертого и пятого элементов И подключены к первым входам соответственно первого, и второго элементов ИЛИ, вторые входы которых соединены с выходами переполнения счетчиков соответственно нижнего и верхнего допусков, а выходы подключены к счетным входам соответственно первого и второго триггеров.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833613296A SU1196928A1 (ru) | 1983-06-30 | 1983-06-30 | Устройство дл сравнени чисел с допусками |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833613296A SU1196928A1 (ru) | 1983-06-30 | 1983-06-30 | Устройство дл сравнени чисел с допусками |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1196928A1 true SU1196928A1 (ru) | 1985-12-07 |
Family
ID=21071299
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833613296A SU1196928A1 (ru) | 1983-06-30 | 1983-06-30 | Устройство дл сравнени чисел с допусками |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1196928A1 (ru) |
-
1983
- 1983-06-30 SU SU833613296A patent/SU1196928A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 911511, кл. G 06 F 7/04, 1981. Авторское свидетельство СССР № 980089, кл. G 06 F 7/04, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1196928A1 (ru) | Устройство дл сравнени чисел с допусками | |
SU479109A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1273919A1 (ru) | Устройство дл сложени в двоичной и в двоично-дес тичной системе счислени | |
SU1670684A1 (ru) | Устройство дл сравнени двух @ -разр дных чисел | |
SU1183954A1 (ru) | Устройство для сравнения двоичных чисел | |
SU1676104A1 (ru) | Устройство дл определени необнаруживаемых ошибок линейных кодов | |
SU1211741A1 (ru) | Устройство управлени регенерацией пам ти в двухмашинной системе | |
SU1142829A1 (ru) | Устройство дл сортировки чисел | |
SU1285605A1 (ru) | Кодовый преобразователь | |
SU1619396A1 (ru) | Делитель частоты следовани импульсов | |
SU1208547A2 (ru) | Устройство дл ввода информации | |
SU1238056A1 (ru) | Устройство дл сравнени @ -разр дных двоичных чисел | |
RU1784963C (ru) | Преобразователь кода Гре в параллельный двоичный код | |
SU1075255A1 (ru) | Преобразователь параллельного двоичного кода в число-импульсный код | |
SU1302320A1 (ru) | Регистр сдвига | |
SU1591192A1 (ru) | УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КОДА га ИЗ η | |
SU1487050A1 (ru) | Устройство доя контроля переходов | |
SU1080132A1 (ru) | Устройство дл ввода информации | |
SU1501282A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1403059A1 (ru) | Устройство дл сортировки массивов чисел | |
SU1325482A2 (ru) | Устройство дл обнаружени ошибок в параллельном п-разр дном коде | |
SU1148116A1 (ru) | Многовходовое счетное устройство | |
SU1473087A1 (ru) | Дешифратор врем импульсных кодов | |
SU1624701A1 (ru) | Устройство дл контрол Р-кодов Фибоначчи | |
SU1667082A1 (ru) | Устройство мажорировани |