SU1192126A1 - Устройство дл синхронизации импульсов - Google Patents
Устройство дл синхронизации импульсов Download PDFInfo
- Publication number
- SU1192126A1 SU1192126A1 SU823514505A SU3514505A SU1192126A1 SU 1192126 A1 SU1192126 A1 SU 1192126A1 SU 823514505 A SU823514505 A SU 823514505A SU 3514505 A SU3514505 A SU 3514505A SU 1192126 A1 SU1192126 A1 SU 1192126A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- bus
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ, содержащее первый триггер, вход которого соединен с входной , а выход подключен к R -входу второго триггера, С вход которого соединен с шиной синхронизирующих импульсов, и элемент задержки, вход которого соединен с вьг/.одом второго триггера, а выход подключен к -входам первого и второго триггеров, отличающеес тем, что, с целью повышени надежности, в него введены элемент И и дополнительный триггер , D -вход которого соединен с выходом второго триггера, а входы элемента И соединены соответственно с выходом дополнительного триггера и инверсным выходом первого С триггера, 3 -вход которого подключен к выходу элемента И и R-ьхо- (Л ду дополнительного триггера, Г -вход которого соединен с С -входом первого триггера.
Description
1
Изобретение относитс к импульсной технике, и может быть использовано в цифровых устройствах автоматики дл согласовани асинхронного сигнала с тактовой частотой периферийного устройства.
Целью изобретени вл етс повышение на/;ежности устройства.
На фиг, 1 представлена функи оналъна схема устройства дл синхронизации импульсов; на фиг.2 - временные диаграмм, его работы.
Устройство содержит первый 1 и второй 2 триггеры, дополнительный триггер 3, элемент задержки 4, элемент И 5, входную шину 6 синхронизируемых импульсов, шину 7 синхронизирующих импульсов и шину выхода 8, причем входы элемента И 5 соединены с выходами триперов 1,3,, выход соединен с вxoдa ш триггеров 1,3, второй выход триггера 1 соединен с входом триггера 2, выход которого соединен с входом триггера 3 и через элемент задержки 4 - к входу триггера 2,
Устройство работает следующим образом,
В исходном состо нии на еди} кчных (пр мых) выходах триггеров ,3 присуствует низки ; потенциал, а на нулевых (инверсных выходах - высокий потенг иал.
При поступлении импульсов синхронизирую цей частоты по шине 7 (фиг.2а триггер 2 не переключаетс , так как на его информационном входе низкий потенциал.
Входной синхронизируемый ргмпульс по вившийс на шине 6 фи1.2бу, передним фронтом записывает ло1-ическую единицу в триггер 1
На пр мом выходе триггера 1 noHiiл етс логическа единица (фиг,2ву, котора поступает на информационнь й вход три1тера 2. Тем самым подготавливаетс к переключению триггер 2.
21262
Потенциал логического нул с И}1- liepCHoro выхода триггера 1 блокирует по вление сигнала на выходе элеме .чта И 5.
С поступлением на шину 7 очередHoiO си1- хронизируюшего импульса, 2 переключаетс /фиг.2г), на его пр мом выходе устанавливаетс потенциал логической единицы,
О поступающий на выход устройства и на информационный вход триггера и через врем , определ емое элементом 4 задержки, уста}1авливает тригге1 )1.; 1 и 2 в исходное состо ние по
5 К -нходам,.
llnKJi повтор етс с приходом очередного импульса синхронизируемой частоты.
Описанный режим соответствует
0 также случаю, когда входной синхронизируемый импульс поступает на шину 6 после окончани действи импульса на шине выхода 8, т.е. когда триггеры 1 и 2 обнулены.
В случае поступлени входного синхронизируемого импульса во врем действи импульса на шине выхода 8, когда триггеры 1 и 2 установлены
0 в единичное состо ние, в триггер 3 зпписываетс логическа единица (фиг.2д, при этом элемент И 5 подготавливаетс к отпиранию.
После завершени формировани импульса на шине выхода 8, когда триггеры 1 и 2 обнул ютс , на выходе элемента И 5 но вл етс сигнал, который воздеГ ству на R -вход триг1ера 3 и 5 -вход триггера 1 , соотQ ве1ственно устанав-пивает их в нулевое и единичн1)е состо ние.
При поступлении очередно1о им1гульса синхронизирующей частоты 5 10 шине 7 триггер 2 переключаетс , и далее повтор етс процесс формировани имну.гьса на шине ыхода 8.
Claims (1)
- УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ, содержащее первый триггер, вход которого соединен с входной шиной, а выход подключен к К -входу второго триггера, С вход которого соединен с шиной синхронизирующих импульсов, и элемент задержки, вход которого соединен с выходом второго триггера, а выход подключен к R -входам первого и второго триггеров, отличающееся тем, что, с целью повышения надежности, в него введены элемент И и дополнительный триггер, D -вход которого соединен с выходом второго триггера, а входы элемента И соединены соответственно с выходом дополнительного триггера и инверсным выходом первого триггера, 3 —вход которого подключен к выходу элемента И и R-входу дополнительного триггера, С -вход которого соединен с С -входом первого триггера.
-Г F ~L5 у ни ΙΓ- f Lq____ г V 3 • 1п -J 8 г 4 Н _ Фиг. t
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823514505A SU1192126A1 (ru) | 1982-11-09 | 1982-11-09 | Устройство дл синхронизации импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823514505A SU1192126A1 (ru) | 1982-11-09 | 1982-11-09 | Устройство дл синхронизации импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1192126A1 true SU1192126A1 (ru) | 1985-11-15 |
Family
ID=21036725
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823514505A SU1192126A1 (ru) | 1982-11-09 | 1982-11-09 | Устройство дл синхронизации импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1192126A1 (ru) |
-
1982
- 1982-11-09 SU SU823514505A patent/SU1192126A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1070687, кл. Н 03 К 5/135,1981. Авторское сви;1,ете::ьство СССР № 661752, кл. И 03 К 5/153, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1192126A1 (ru) | Устройство дл синхронизации импульсов | |
SU1370750A1 (ru) | Устройство тактовой синхронизации | |
SU1182651A1 (ru) | Устройство дл выделени одиночного импульса | |
SU1269245A1 (ru) | Устройство формировани синхроимпульсов | |
SU1451841A1 (ru) | Устройство дл вычитани и выделени импульсов | |
SU1483617A1 (ru) | Устройство дл синхронизации и формировани серии импульсов | |
SU1531185A1 (ru) | Устройство синхронизации импульсов | |
SU1190491A1 (ru) | Формирователь одиночного импульса | |
SU1177879A1 (ru) | Частотно-фазовый компаратор | |
SU1370751A1 (ru) | Формирователь импульсов | |
SU1374400A1 (ru) | Цифровой частотный дискриминатор | |
SU1368965A2 (ru) | Устройство дл синхронизации импульсов | |
SU1211862A2 (ru) | Формирователь импульсов | |
SU1510074A1 (ru) | Устройство дл синхронизации импульсов | |
SU1085003A1 (ru) | Формирователь сигнала опорной частоты | |
SU1378029A1 (ru) | Устройство дл формировани импульсов | |
SU1725371A1 (ru) | Устройство дл устранени вли ни дребезга сигнала | |
SU1148105A1 (ru) | Устройство дл синхронизации импульсов | |
SU1200401A1 (ru) | Устройство дл временного разделени импульсных сигналов | |
RU1830531C (ru) | Устройство дл вычитани частот двух импульсных последовательностей | |
SU1368962A2 (ru) | Формирователь импульсов по переднему и заднему фронтам входного сигнала | |
SU478429A1 (ru) | Устройство синхронизации | |
SU1293834A1 (ru) | Устройство дл выделени одиночного импульса из серии | |
SU1205280A1 (ru) | Устройство дл синхронизации импульсов | |
SU1128377A1 (ru) | Устройство дл выделени одиночного импульса |