Изобретение относитс к автоматике и вычислительной технике и может быть использовано в устройствах обработки данных. Известно устройство дл сортировки чисел, содержащее сдвигающий регистр, два триггера, дешифратор, элемент И и элемент запрета L1. Недостаток устройства - большие аппаратурные затраты. Наиболее близким к предлагаемому по технической сущности и достигаемому результату вл етс устройство дл сортировки чисел, содержащее регистр сдвига, триггер, дешифратор элемент И и узел запрета , содержащий элемент И, элемент ИЛИ и тригге |причем информационный вход устройст ва соединен с информационным входом регистра сдвига, вход сброса устрой ства подключен к входам установки в нулевое состо ние регистра сдвига и триггера, выход регистра сдвига соединен со счетным входом триггера пр мой и инверсный выходы которого подключены к первому и второму входам дешифратора соответственно, выход регистра сдвига соединен с первым входом элемента И узла запрета , вход управлени устройства подключен к первому входу элемента выход которого соединен с установоч ными входами регистра сдвига и триг гера, вход опроса устройства подключен к третьему входу дешифратора и к первому входу элемента ШШ узла запрета, выход которого соединен с входом установки в нулевое состо ние триггера узла запрета, пр мой выход которого подключен к второму входу элемента И узла запрета, первь1Й выход дешифратора соединен с входом установки в единичное состо ние триггера узла запрета, второй выход дешифратора подключен к второ му входу элемента ИЛИ узла запрета , третий выход дешифратора соединен с вторым входом элемента И, тре тий выход дешифратора соединен с третьим входом элемента ИЛИ узла запрета L2. Недостатком этого устройства так же вл ютс большие аппаратурные за раты. Цель изобретени - сокращение ап паратурных затрат. Поставленна цель достигаетс тем, что устройство дл сортировки чисел, содержащее регистр с.днш , два триггера, элемент И, причем вход начальной установки устройства соединен с установочными входами регистра сдвига и входом установки в ноль первого триггера, вход установки в единичное состо ние которого соединен с выходом последнего разр да регистра сдвига, вход первого разр да которого подключен к информационному входу устройства, содержит элемент задержки, причем тактовый вход устройства соединен с управл ющим входом регистра сдвига, вход начальной установки устройства подключен к входу установки в ноль второго триггера, вьсход которого вл етс выходом разрешени вьщачи сообщений устройства, а вход установки в единичное состо ние соединен с выходом элемента И, первый вход которого соединен с входом признака конца сообщени устройства, а второй вход подключен к пр мому выходу первого триггера, инверсньш выход которого через элемент задержки соединен с третьим входом элемента И, выход последнего разр да регистра сдвига вл етс информационным выходом устройства . На чертеже приведена схема устройства . Устройство содержит регистр сдвига 1, триггеры 2, 3, элемент 4 задержки, элемент И 5, вход признака конца сообщени 6, информационньй вход 7, вход начальной установки 8, тактовый вход 9, выход разрешени выдачи 10 и информационный выход 11. Устройство предназначено дл контрол правильности длины кодированного сообщени при его приеме на регистр последовательным кодом. Количество разр дов регистра 1 должно быть равно числу разр дов сообщени . Устройство работает следующим образом. Перед приемом сообщени устройство импульсом с входа 8 устанавливаетс в исходное состо ние. При этом триггеры 2 и 3 обнул ютс , все разр ды регистра 1, кроме первого, также обнул ютс , а первый разр д регистра 1 устанавливаетс в единичное состо ние. После этого на вход 9 подаетс сери тактоных имThe invention relates to automation and computing and can be used in data processing devices. A device for sorting numbers, containing a shift register, two flip-flops, a decoder, an And element and a prohibition element L1 is known. The disadvantage of the device is high hardware costs. The closest to the proposed technical essence and the achieved result is a device for sorting numbers containing a shift register, a trigger, a decoder for the AND element and a prohibition node containing an AND element, an OR element and a trigger, with the information input of the device , the reset input of the device is connected to the inputs of the installation of the shift register and the trigger in the zero state, the output of the shift register is connected to the counting input of the trigger of the forward and inverse outputs of which are connected to The first and second inputs of the decoder, respectively, the output of the shift register is connected to the first input of the Inhibit node AND, the control input of the device is connected to the first input of the element whose output is connected to the installation inputs of the shift register and the trigger, the polling input of the device is connected to the third input of the decoder and the first input of the ShSh node of the prohibition node, the output of which is connected to the input of setting the prohibition node trigger to the zero state, the direct output of which is connected to the second input of the And node of the prohibition node, the first you the decoder stroke is connected to the input of the prohibition node triggering into a single state, the second output of the decoder is connected to the second input of the OR element of the prohibition node, the third output of the decoder is connected to the second input of the AND element, the third output of the decoder is connected to the third input of the OR element of the prohibition node L2 . A disadvantage of this device is also the large instrumentation. The purpose of the invention is to reduce the upfront costs. The goal is achieved by the fact that a device for sorting numbers, containing a register sdnsh, two triggers, element AND, the input of the initial installation of the device is connected to the installation inputs of the shift register and the installation input to zero of the first trigger, the installation input to the single state of which is connected with the output of the last bit of the shift register, the input of the first bit of which is connected to the information input of the device, contains a delay element, and the clock input of the device is connected to the control input of the register with In the drive, the initial setup input of the device is connected to the setup input of the second trigger zero, the output of which is the output of resolving the device’s messages, and the installation input in one state is connected to the output of the And element, the first input of which is connected to the input of the end sign of the device’s message, and the second input is connected to the forward output of the first trigger, the inverse output of which is connected to the third input of the element I via the delay element, the output of the last digit of the shift register is the information output of the device oystva The drawing shows a diagram of the device. The device contains a shift register 1, triggers 2, 3, delay element 4, element 5, sign indication end of message 6, information input 7, initial setup input 8, clock input 9, output resolution output 10 and information output 11. The device is intended for control of the correctness of the length of the coded message when it is received on the register by a serial code. The number of bits of register 1 must be equal to the number of bits of the message. The device works as follows. Before receiving the message, the device is reset to an initial state by a pulse from input 8. In this case, the triggers 2 and 3 are zeroed, all bits of register 1, except the first, are also zeroed, and the first bit of register 1 is set to a single state. After that, the input 9 is fed to the series