[go: up one dir, main page]

SU1029408A1 - Цифро-аналоговый преобразователь - Google Patents

Цифро-аналоговый преобразователь Download PDF

Info

Publication number
SU1029408A1
SU1029408A1 SU813323562A SU3323562A SU1029408A1 SU 1029408 A1 SU1029408 A1 SU 1029408A1 SU 813323562 A SU813323562 A SU 813323562A SU 3323562 A SU3323562 A SU 3323562A SU 1029408 A1 SU1029408 A1 SU 1029408A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
voltage
input
outputs
converter
Prior art date
Application number
SU813323562A
Other languages
English (en)
Inventor
Юрий Андреевич Медведев
Валерий Тимофеевич Басий
Юрий Владимирович Сташкив
Original Assignee
Предприятие П/Я Р-6149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6149 filed Critical Предприятие П/Я Р-6149
Priority to SU813323562A priority Critical patent/SU1029408A1/ru
Application granted granted Critical
Publication of SU1029408A1 publication Critical patent/SU1029408A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ЦИФРО-АНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ , содержащий источник опорного напр жени , регистр, вход которого соединен с входной шиной, блок управпе ни , преобразователь кода в напр жение, выход которого через последовательно включенные аттенюатор и усилитель соединен с выходной шиной, отличающийс  тем, что, с целью упрощени  и расшгфени  функциональных возможное-, тей в него введены посто нное запомвнающее устройство, мультиплескор, интегратор и коммутатор, первый и второй входы которого соединены соответственно с выходами уснпитеп И источника опориого напр жени , а выход через ингеграт с первым входом преобразовател  кода в напр жение, второй вход которого пощсточен к выходу мультиплексора, первый и второй входы которого соединены соот ветственно с выходами посто нного запоминающего устройства и регистра , причем (Л первый и второй выходы блока утфавпевн  подключены к третьим входам мультиплексора и коммутатора соответственно. О ю CD 4 Р 00

Description

Изобретение относитс  к информационно-йзмеритепьной технике и может быть использовано в технике телевизионных измерений .
Известен цифро-аналоговый преобразотватель ( ЦАГТ) , содержащий преобразователь кЬд - ток, источник опорного напр же1-й1Я и усишггепь 1 .,,
Недостатком датюго устройства  вл етс  значительна  погрешность преобразова и ,- обусловленна  невысокой точностью параметров резистора в обратной св зи усилител  .относительно резисторов в матрице преобразовател  код - ток.
Известен также ЦАП, содержащий источш к опорного напр жени , регистр, вход которого соединен с входной шиной, блок управлени , преобразователь кода в нйпр жение , выход которого , через последовательно в шюченные аттенюатор и усилител соединен с выходной шиной (23 .
Недостаток известного ЦЛП - спож.-гг ность фушсциональной схемы и ограниченные фунвдиональные возмо кности, не позвол ющие мен ть масштаб выходного сигнала при посто нном напр жении на выходе источника опорного напр жени .
Цель изобретени  - упрощезгае и расшиpejffie фушадиональных возможностей устройства .
Поставленна  цель достигаетс  тем, что в цифро-аншюговый преобразователь, содержащий источник опорного напр жени  регистр, вход которого соединен с входной шиной, блок управлени , преобразователь кода в напр жение, выход которого через последовательно включенные аттенюатор и усилитель соединен с выхошгой Ц1ИНОЙ, введены посто нное запомю ающее устройство, мультиплексор, интегратор и коммутатор, первый и второй входы которого соединены соответственно с выхода|МИ усилител  и источника опорного напр жени , а выход через интегратор - с первым входом преобразовател  кода в напр жение , второй вход которого подключен к выходу мультиплексора. Первый и второй входы мультиплексора соединены соответственно с выходами посто нного запоминающего устройства и регистра, причем первый и второй выходы блока управлени  педключены к третьим входам мультиплексора и коммутатора соответственно.
На чертеже представлена блок-схема цифро-аналогового преобразовател .
Цифро-аналоговый преобразователь содержит посто нное запоминающее устройств
во 1, регистр 2 , блок 3 управлешю, мультиплексор 4, преобразователь 5 кода в напр жение (ПКН), интегратор, аттенюатор 7, коммутатор 8, усшгатель 9, источник Ю опорного напр жени .
Цифро-аналоговый преобразователь работает в двух режимах:
1.Режим коррекции погрешностей коэ4фициента передачи последовательно соеш1ненных преобразовател  5 кода в напр жение , аттенюатора 7 и усилител  9.
2.Режим работы - преобразова1ше кодов , поступающих на вход цифро-аналогового преобразовател , в напр жение1 формируемое на его выходе.
В режиме коррекции погрешностей цифровой эквивалент источника 10 опорного напр жени  (параллельнъгй двоичный код, формируемый в посто нном запоминающем устройстве 1 и равный с точностью пены единицы младшего разр да выходному напр жению источника 10 опорного напр жегни ) через мульттшлексор 4 поступает на цифровой вход преобразовател  5 кода в напр жение На выходе преобразовател  5 кода в напр жение по вл етс  импульс напр жени , протдаоположный по знаку напр жению источника 1О опорного напр жени , с точностью, определ емой коэффициентом передачи преобразовател  5 кода в напр жение. Аттенюатор 7 ослабл ет выходное напр жение преобразовател  5 Кода в напр жение до необходимой величины , выходное напр жение аттенюатора 7 инвертируетс  усилителем 9. С выхода усилител  G сигнал поступает на выходную шину цифро-аналогового преобразовател  и на вход коммутатора 8, на второй вход которого поступает выходное напр жение источника 10 опорного напр жени . Коммутатор 8 под воздействием сигналов с бпока 3 управлетда  задает соотношение нагф жений с выходов усилител  9 к источника 10 опорного напр жени  поступающих на интегратор 8, с едующим образом. Пусть, например, выходное напр жение ис1ючника 10 .опорного напрнж9Ш);  составл ет -8В, а ослабление аттенюатора 7 8 раз, тогда на выходе усилител  9 в режиме коррекции формируетс  напр жение +1В (без учета погрещностей коэффициента передачи блоков 5,7,9). Длительности импульсов, вырабатьгоаемых блоком 3 управлени , относ тс  соответственно как 1 : 8. Управление коммутатором 8 производитс  таким образом, что напр жение с выхода усилител  9 (1В) подаетс  на вход интегратора 6 в течение 8 еди . 3, НИЦ времени, и напр жение с выхода источника 10 опорного напр жени  ( -8В) в течение единицы времени. При отсутствйи погрешностей в преобразовани х сигна- ла в блоках 5,7,9 рыходное напр жение интегратора б после коррекции погрешностей останетс  таким же, как и до коррекшш . При наличии указанных погрешностей выходное напр жение инпгегратора 6 после корреюши погрешностей останетс  таким же, как и до коррекции. При наличии укаaaHHbix погрешностей выходное напр жение интегратЬра 6 будет измен тьс  таким образом, что погретиности будут компенсиррватьс  за счет применени  опорного напр жени  ПКН 5, вырабатываемого ин- тегратором 6. Точность коррекции при медленных измерени х погрешностей пре- образовани  в блоках 5,7,9 будет ограничиватьс  тстаько стабильностью напр жени  смещени  операционного усилител  интегратора 6 и выходного напр жени  источни ка 10 опорного напр жени  полной шкалы 84 в диапазоне рабочих температур 10 45°С . В режиме работы комл утатор 8 откгаочает напр жение с выходов усити-еп  9 и источника 10 оперного нащэ жени  от входа интегратора 6, который обеспечивает хранение накопленного напр жени  на врем  работы. Мультиплексор 4 отключает от mnj oвого вхоаа преобразовател  5 кода в напр жение выход посто нного запоминающего устройства 1 и подключает выход регист.ра 2. Использование новых элементов пос то ннсго запоминающего устройства, муль тиллексора, интегратора и коммутатора позвол ет значительно уменьшить погрешность цифро-аналогового преобразовани  и преобразований, вызванных необходимостью сопр жени  выходного напр жени  ЦАП и цены единицы младшего разр да с диапа- зоном и пол рностью измер емого сигнала в рабочем диапазоне температур.

Claims (1)

  1. ЦИФРО-АНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий источник опорного напряжения, регистр, вход которого соединен с входной шиной, блок управпе^ ния, преобразователь кода в напряжение, выход которого через последовательно включенные аттенюатор и усилитель соединен с выходной шиной, отличающийся тем, что, с целью упрощения и расширения функциональных возможное-, тей в него введены постоянное запоминающее устройство, мультиплескор, интегратор и коммутатор, первый и второй входы которого соединены соответственно с выходами усилителя’и источника опорного напряжения, а выход через интегратор с первым входом преобразователя кода в напряжение, второй вход которого подключен к выходу мультиплексора, первый и второй входы которого соединены соот—^ ветственно с выходами постоянного запоминающего устройства и регистра , причем первый и второй выходы блока управления подключены к третьим входам мультиплексора и коммутатора соответственно.
    ... SU „.,1029408 >
SU813323562A 1981-07-23 1981-07-23 Цифро-аналоговый преобразователь SU1029408A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813323562A SU1029408A1 (ru) 1981-07-23 1981-07-23 Цифро-аналоговый преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813323562A SU1029408A1 (ru) 1981-07-23 1981-07-23 Цифро-аналоговый преобразователь

Publications (1)

Publication Number Publication Date
SU1029408A1 true SU1029408A1 (ru) 1983-07-15

Family

ID=20971369

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813323562A SU1029408A1 (ru) 1981-07-23 1981-07-23 Цифро-аналоговый преобразователь

Country Status (1)

Country Link
SU (1) SU1029408A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Шило В.Л. Линейные шггегральные схемы в радиоэлектроннй аппаратуре. М., Сов. радио, 1979 с. 344 рис.8.27. . 2. Микроэлектронные цифро-аналоговые и аналого -т1фровые преобразователи информации. Под ред. В. Б. Смол она, Л., Энерги , 1976, с. 197, рис.7 - 9 (прототип). *

Similar Documents

Publication Publication Date Title
US4315254A (en) Self-compensating A-D converter
US3889255A (en) Digital calibration system for an electronic instrument
GB1598783A (en) Analogue-digital converter and conversion method
SU1029408A1 (ru) Цифро-аналоговый преобразователь
SU813382A1 (ru) Калибратор напр жени
SU1374143A1 (ru) Измеритель электрических свойств горных пород и руд
SU1583757A1 (ru) Цифровой измеритель температуры
SU999134A1 (ru) Преобразователь кода
SU949802A1 (ru) Устройство дл измерени нелинейности цифроаналоговых преобразователей
SU1224725A1 (ru) Измеритель скорости линейных перемещений
SU748453A1 (ru) Масштабно-временной преобразователь
SU1406559A1 (ru) Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей
SU1719926A1 (ru) Устройство дл измерени температуры
SU1538254A1 (ru) Цифроаналоговый преобразователь
SU805490A1 (ru) Аналого-цифровой преобразователь сАВТОМАТичЕСКОй КОРРЕКциЕй Нул
SU1654657A1 (ru) Устройство дл коррекции погрешностей измерений
SU1531173A1 (ru) Аналоговое запоминающее устройство
SU839042A1 (ru) Устройство дл автоматическойуСТАНОВКи Нул
SU945978A1 (ru) Аналого-цифровой преобразователь
SU951242A1 (ru) Устройство дл настройки систем автоматического регулировани
SU993045A1 (ru) Цифровой измеритель температуры
SU1218333A1 (ru) Стробоскопический цифровой измеритель с автоматической коррекцией нелинейности преобразовател
SU1559405A2 (ru) Устройство аналого-цифрового преобразовани
SU957169A1 (ru) Устройство дл управлени пропорциональными механизмами
SU957274A1 (ru) Аналоговое запоминающее устройство